powerpc: Prevent memory corruption due to cache invalidation of unaligned DMA buffer
authorAndrew Lewis <andrew-lewis@netspace.net.au>
Thu, 26 Jun 2008 09:29:05 +0000 (19:29 +1000)
committerPaul Mackerras <paulus@samba.org>
Tue, 1 Jul 2008 01:28:54 +0000 (11:28 +1000)
commit03d70617b8a789c3721afaafde06fcbba7c7ebf1
tree36d43d9ec14d21cb74813b4aeb0d784e3f0b7303
parent9d4ae9fc92f347b93b42c9c0ccde7138c1202e36
powerpc: Prevent memory corruption due to cache invalidation of unaligned DMA buffer

On PowerPC processors with non-coherent cache architectures the DMA
subsystem calls invalidate_dcache_range() before performing a DMA read
operation.  If the address and length of the DMA buffer are not aligned
to a cache-line boundary this can result in memory outside of the DMA
buffer being invalidated in the cache.  If this memory has an
uncommitted store then the data will be lost and a subsequent read of
that address will result in an old value being returned from main memory.

Only when the DMA buffer starts on a cache-line boundary and is an exact
mutiple of the cache-line size can invalidate_dcache_range() be called,
otherwise flush_dcache_range() must be called.  flush_dcache_range()
will first flush uncommitted writes, and then invalidate the cache.

Signed-off-by: Andrew Lewis <andrew-lewis at netspace.net.au>
Signed-off-by: Paul Mackerras <paulus@samba.org>
arch/powerpc/lib/dma-noncoherent.c