2  * Copyright (C) 1997-1998      Mark Lord <mlord@pobox.com>
 
   3  * Copyright (C) 1998           Eddie C. Dost <ecd@skynet.be>
 
   4  * Copyright (C) 1999-2000      Andre Hedrick <andre@linux-ide.org>
 
   5  * Copyright (C) 2004           Grant Grundler <grundler at parisc-linux.org>
 
   7  * Inspired by an earlier effort from David S. Miller <davem@redhat.com>
 
  10 #include <linux/module.h>
 
  11 #include <linux/types.h>
 
  12 #include <linux/kernel.h>
 
  13 #include <linux/interrupt.h>
 
  14 #include <linux/pci.h>
 
  15 #include <linux/delay.h>
 
  16 #include <linux/ide.h>
 
  17 #include <linux/init.h>
 
  21 #define DRV_NAME "ns87415"
 
  24 /* SUPERIO 87560 is a PoS chip that NatSem denies exists.
 
  25  * Unfortunately, it's built-in on all Astro-based PA-RISC workstations
 
  26  * which use the integrated NS87514 cell for CD-ROM support.
 
  27  * i.e we have to support for CD-ROM installs.
 
  28  * See drivers/parisc/superio.c for more gory details.
 
  30 #include <asm/superio.h>
 
  32 #define SUPERIO_IDE_MAX_RETRIES 25
 
  34 /* Because of a defect in Super I/O, all reads of the PCI DMA status 
 
  35  * registers, IDE status register and the IDE select register need to be 
 
  38 static u8 superio_ide_inb (unsigned long port)
 
  41         int retries = SUPERIO_IDE_MAX_RETRIES;
 
  43         /* printk(" [ reading port 0x%x with retry ] ", port); */
 
  49         } while (tmp == 0 && retries-- > 0);
 
  54 static u8 superio_read_status(ide_hwif_t *hwif)
 
  56         return superio_ide_inb(hwif->io_ports.status_addr);
 
  59 static u8 superio_read_sff_dma_status(ide_hwif_t *hwif)
 
  61         return superio_ide_inb(hwif->dma_base + ATA_DMA_STATUS);
 
  64 static void superio_tf_read(ide_drive_t *drive, ide_task_t *task)
 
  66         struct ide_io_ports *io_ports = &drive->hwif->io_ports;
 
  67         struct ide_taskfile *tf = &task->tf;
 
  69         if (task->tf_flags & IDE_TFLAG_IN_DATA) {
 
  70                 u16 data = inw(io_ports->data_addr);
 
  72                 tf->data = data & 0xff;
 
  73                 tf->hob_data = (data >> 8) & 0xff;
 
  76         /* be sure we're looking at the low order bits */
 
  77         outb(ATA_DEVCTL_OBS & ~0x80, io_ports->ctl_addr);
 
  79         if (task->tf_flags & IDE_TFLAG_IN_FEATURE)
 
  80                 tf->feature = inb(io_ports->feature_addr);
 
  81         if (task->tf_flags & IDE_TFLAG_IN_NSECT)
 
  82                 tf->nsect  = inb(io_ports->nsect_addr);
 
  83         if (task->tf_flags & IDE_TFLAG_IN_LBAL)
 
  84                 tf->lbal   = inb(io_ports->lbal_addr);
 
  85         if (task->tf_flags & IDE_TFLAG_IN_LBAM)
 
  86                 tf->lbam   = inb(io_ports->lbam_addr);
 
  87         if (task->tf_flags & IDE_TFLAG_IN_LBAH)
 
  88                 tf->lbah   = inb(io_ports->lbah_addr);
 
  89         if (task->tf_flags & IDE_TFLAG_IN_DEVICE)
 
  90                 tf->device = superio_ide_inb(io_ports->device_addr);
 
  92         if (task->tf_flags & IDE_TFLAG_LBA48) {
 
  93                 outb(ATA_DEVCTL_OBS | 0x80, io_ports->ctl_addr);
 
  95                 if (task->tf_flags & IDE_TFLAG_IN_HOB_FEATURE)
 
  96                         tf->hob_feature = inb(io_ports->feature_addr);
 
  97                 if (task->tf_flags & IDE_TFLAG_IN_HOB_NSECT)
 
  98                         tf->hob_nsect   = inb(io_ports->nsect_addr);
 
  99                 if (task->tf_flags & IDE_TFLAG_IN_HOB_LBAL)
 
 100                         tf->hob_lbal    = inb(io_ports->lbal_addr);
 
 101                 if (task->tf_flags & IDE_TFLAG_IN_HOB_LBAM)
 
 102                         tf->hob_lbam    = inb(io_ports->lbam_addr);
 
 103                 if (task->tf_flags & IDE_TFLAG_IN_HOB_LBAH)
 
 104                         tf->hob_lbah    = inb(io_ports->lbah_addr);
 
 108 static const struct ide_tp_ops superio_tp_ops = {
 
 109         .exec_command           = ide_exec_command,
 
 110         .read_status            = superio_read_status,
 
 111         .read_altstatus         = ide_read_altstatus,
 
 112         .read_sff_dma_status    = superio_read_sff_dma_status,
 
 114         .set_irq                = ide_set_irq,
 
 116         .tf_load                = ide_tf_load,
 
 117         .tf_read                = superio_tf_read,
 
 119         .input_data             = ide_input_data,
 
 120         .output_data            = ide_output_data,
 
 123 static void __devinit superio_init_iops(struct hwif_s *hwif)
 
 125         struct pci_dev *pdev = to_pci_dev(hwif->dev);
 
 127         u8 port = hwif->channel, tmp;
 
 129         dma_stat = (pci_resource_start(pdev, 4) & ~3) + (!port ? 2 : 0xa);
 
 131         /* Clear error/interrupt, enable dma */
 
 132         tmp = superio_ide_inb(dma_stat);
 
 133         outb(tmp | 0x66, dma_stat);
 
 137 static unsigned int ns87415_count = 0, ns87415_control[MAX_HWIFS] = { 0 };
 
 140  * This routine either enables/disables (according to IDE_DFLAG_PRESENT)
 
 141  * the IRQ associated with the port (HWIF(drive)),
 
 142  * and selects either PIO or DMA handshaking for the next I/O operation.
 
 144 static void ns87415_prepare_drive (ide_drive_t *drive, unsigned int use_dma)
 
 146         ide_hwif_t *hwif = HWIF(drive);
 
 147         struct pci_dev *dev = to_pci_dev(hwif->dev);
 
 148         unsigned int bit, other, new, *old = (unsigned int *) hwif->select_data;
 
 151         local_irq_save(flags);
 
 154         /* Adjust IRQ enable bit */
 
 155         bit = 1 << (8 + hwif->channel);
 
 157         if (drive->dev_flags & IDE_DFLAG_PRESENT)
 
 162         /* Select PIO or DMA, DMA may only be selected for one drive/channel. */
 
 163         bit   = 1 << (20 + (drive->dn & 1) + (hwif->channel << 1));
 
 164         other = 1 << (20 + (1 - (drive->dn & 1)) + (hwif->channel << 1));
 
 165         new = use_dma ? ((new & ~other) | bit) : (new & ~bit);
 
 171                  * Don't change DMA engine settings while Write Buffers
 
 174                 (void) pci_read_config_byte(dev, 0x43, &stat);
 
 175                 while (stat & 0x03) {
 
 177                         (void) pci_read_config_byte(dev, 0x43, &stat);
 
 181                 (void) pci_write_config_dword(dev, 0x40, new);
 
 184                  * And let things settle...
 
 189         local_irq_restore(flags);
 
 192 static void ns87415_selectproc (ide_drive_t *drive)
 
 194         ns87415_prepare_drive(drive,
 
 195                               !!(drive->dev_flags & IDE_DFLAG_USING_DMA));
 
 198 static int ns87415_dma_end(ide_drive_t *drive)
 
 200         ide_hwif_t      *hwif = HWIF(drive);
 
 201         u8 dma_stat = 0, dma_cmd = 0;
 
 203         drive->waiting_for_dma = 0;
 
 204         dma_stat = hwif->tp_ops->read_sff_dma_status(hwif);
 
 205         /* get DMA command mode */
 
 206         dma_cmd = inb(hwif->dma_base + ATA_DMA_CMD);
 
 208         outb(dma_cmd & ~1, hwif->dma_base + ATA_DMA_CMD);
 
 209         /* from ERRATA: clear the INTR & ERROR bits */
 
 210         dma_cmd = inb(hwif->dma_base + ATA_DMA_CMD);
 
 211         outb(dma_cmd | 6, hwif->dma_base + ATA_DMA_CMD);
 
 212         /* and free any DMA resources */
 
 213         ide_destroy_dmatable(drive);
 
 214         /* verify good DMA status */
 
 215         return (dma_stat & 7) != 4;
 
 218 static int ns87415_dma_setup(ide_drive_t *drive)
 
 220         /* select DMA xfer */
 
 221         ns87415_prepare_drive(drive, 1);
 
 222         if (!ide_dma_setup(drive))
 
 224         /* DMA failed: select PIO xfer */
 
 225         ns87415_prepare_drive(drive, 0);
 
 229 static void __devinit init_hwif_ns87415 (ide_hwif_t *hwif)
 
 231         struct pci_dev *dev = to_pci_dev(hwif->dev);
 
 232         unsigned int ctrl, using_inta;
 
 240          * We cannot probe for IRQ: both ports share common IRQ on INTA.
 
 241          * Also, leave IRQ masked during drive probing, to prevent infinite
 
 242          * interrupts from a potentially floating INTA..
 
 244          * IRQs get unmasked in selectproc when drive is first used.
 
 246         (void) pci_read_config_dword(dev, 0x40, &ctrl);
 
 247         (void) pci_read_config_byte(dev, 0x09, &progif);
 
 248         /* is irq in "native" mode? */
 
 249         using_inta = progif & (1 << (hwif->channel << 1));
 
 251                 using_inta = ctrl & (1 << (4 + hwif->channel));
 
 253                 hwif->select_data = hwif->mate->select_data;
 
 255                 hwif->select_data = (unsigned long)
 
 256                                         &ns87415_control[ns87415_count++];
 
 257                 ctrl |= (1 << 8) | (1 << 9);    /* mask both IRQs */
 
 259                         ctrl &= ~(1 << 6);      /* unmask INTA */
 
 260                 *((unsigned int *)hwif->select_data) = ctrl;
 
 261                 (void) pci_write_config_dword(dev, 0x40, ctrl);
 
 264                  * Set prefetch size to 512 bytes for both ports,
 
 265                  * but don't turn on/off prefetching here.
 
 267                 pci_write_config_byte(dev, 0x55, 0xee);
 
 271                  * XXX: Reset the device, if we don't it will not respond to
 
 272                  *      SELECT_DRIVE() properly during first ide_probe_port().
 
 275                 outb(12, hwif->io_ports.ctl_addr);
 
 277                 outb(8, hwif->io_ports.ctl_addr);
 
 280                         stat = hwif->tp_ops->read_status(hwif);
 
 283                 } while ((stat & ATA_BUSY) && --timeout);
 
 288                 hwif->irq = __ide_default_irq(hwif->io_ports.data_addr);
 
 289         else if (!hwif->irq && hwif->mate && hwif->mate->irq)
 
 290                 hwif->irq = hwif->mate->irq;    /* share IRQ with mate */
 
 295         outb(0x60, hwif->dma_base + ATA_DMA_STATUS);
 
 298 static const struct ide_port_ops ns87415_port_ops = {
 
 299         .selectproc             = ns87415_selectproc,
 
 302 static const struct ide_dma_ops ns87415_dma_ops = {
 
 303         .dma_host_set           = ide_dma_host_set,
 
 304         .dma_setup              = ns87415_dma_setup,
 
 305         .dma_exec_cmd           = ide_dma_exec_cmd,
 
 306         .dma_start              = ide_dma_start,
 
 307         .dma_end                = ns87415_dma_end,
 
 308         .dma_test_irq           = ide_dma_test_irq,
 
 309         .dma_lost_irq           = ide_dma_lost_irq,
 
 310         .dma_timeout            = ide_dma_timeout,
 
 313 static const struct ide_port_info ns87415_chipset __devinitdata = {
 
 315         .init_hwif      = init_hwif_ns87415,
 
 316         .port_ops       = &ns87415_port_ops,
 
 317         .dma_ops        = &ns87415_dma_ops,
 
 318         .host_flags     = IDE_HFLAG_TRUST_BIOS_FOR_DMA |
 
 319                           IDE_HFLAG_NO_ATAPI_DMA,
 
 322 static int __devinit ns87415_init_one(struct pci_dev *dev, const struct pci_device_id *id)
 
 324         struct ide_port_info d = ns87415_chipset;
 
 326 #ifdef CONFIG_SUPERIO
 
 327         if (PCI_SLOT(dev->devfn) == 0xE) {
 
 328                 /* Built-in - assume it's under superio. */
 
 329                 d.init_iops = superio_init_iops;
 
 330                 d.tp_ops = &superio_tp_ops;
 
 333         return ide_pci_init_one(dev, &d, NULL);
 
 336 static const struct pci_device_id ns87415_pci_tbl[] = {
 
 337         { PCI_VDEVICE(NS, PCI_DEVICE_ID_NS_87415), 0 },
 
 340 MODULE_DEVICE_TABLE(pci, ns87415_pci_tbl);
 
 342 static struct pci_driver ns87415_pci_driver = {
 
 343         .name           = "NS87415_IDE",
 
 344         .id_table       = ns87415_pci_tbl,
 
 345         .probe          = ns87415_init_one,
 
 346         .remove         = ide_pci_remove,
 
 347         .suspend        = ide_pci_suspend,
 
 348         .resume         = ide_pci_resume,
 
 351 static int __init ns87415_ide_init(void)
 
 353         return ide_pci_register_driver(&ns87415_pci_driver);
 
 356 static void __exit ns87415_ide_exit(void)
 
 358         pci_unregister_driver(&ns87415_pci_driver);
 
 361 module_init(ns87415_ide_init);
 
 362 module_exit(ns87415_ide_exit);
 
 364 MODULE_AUTHOR("Mark Lord, Eddie Dost, Andre Hedrick");
 
 365 MODULE_DESCRIPTION("PCI driver module for NS87415 IDE");
 
 366 MODULE_LICENSE("GPL");