Merge branch 'bugfixes' of git://git.linux-nfs.org/projects/trondmy/nfs-2.6
[linux-2.6] / drivers / net / 8139cp.c
1 /* 8139cp.c: A Linux PCI Ethernet driver for the RealTek 8139C+ chips. */
2 /*
3         Copyright 2001-2004 Jeff Garzik <jgarzik@pobox.com>
4
5         Copyright (C) 2001, 2002 David S. Miller (davem@redhat.com) [tg3.c]
6         Copyright (C) 2000, 2001 David S. Miller (davem@redhat.com) [sungem.c]
7         Copyright 2001 Manfred Spraul                               [natsemi.c]
8         Copyright 1999-2001 by Donald Becker.                       [natsemi.c]
9         Written 1997-2001 by Donald Becker.                         [8139too.c]
10         Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>. [acenic.c]
11
12         This software may be used and distributed according to the terms of
13         the GNU General Public License (GPL), incorporated herein by reference.
14         Drivers based on or derived from this code fall under the GPL and must
15         retain the authorship, copyright and license notice.  This file is not
16         a complete program and may only be used when the entire operating
17         system is licensed under the GPL.
18
19         See the file COPYING in this distribution for more information.
20
21         Contributors:
22
23                 Wake-on-LAN support - Felipe Damasio <felipewd@terra.com.br>
24                 PCI suspend/resume  - Felipe Damasio <felipewd@terra.com.br>
25                 LinkChg interrupt   - Felipe Damasio <felipewd@terra.com.br>
26
27         TODO:
28         * Test Tx checksumming thoroughly
29
30         Low priority TODO:
31         * Complete reset on PciErr
32         * Consider Rx interrupt mitigation using TimerIntr
33         * Investigate using skb->priority with h/w VLAN priority
34         * Investigate using High Priority Tx Queue with skb->priority
35         * Adjust Rx FIFO threshold and Max Rx DMA burst on Rx FIFO error
36         * Adjust Tx FIFO threshold and Max Tx DMA burst on Tx FIFO error
37         * Implement Tx software interrupt mitigation via
38           Tx descriptor bit
39         * The real minimum of CP_MIN_MTU is 4 bytes.  However,
40           for this to be supported, one must(?) turn on packet padding.
41         * Support external MII transceivers (patch available)
42
43         NOTES:
44         * TX checksumming is considered experimental.  It is off by
45           default, use ethtool to turn it on.
46
47  */
48
49 #define DRV_NAME                "8139cp"
50 #define DRV_VERSION             "1.3"
51 #define DRV_RELDATE             "Mar 22, 2004"
52
53
54 #include <linux/module.h>
55 #include <linux/moduleparam.h>
56 #include <linux/kernel.h>
57 #include <linux/compiler.h>
58 #include <linux/netdevice.h>
59 #include <linux/etherdevice.h>
60 #include <linux/init.h>
61 #include <linux/pci.h>
62 #include <linux/dma-mapping.h>
63 #include <linux/delay.h>
64 #include <linux/ethtool.h>
65 #include <linux/mii.h>
66 #include <linux/if_vlan.h>
67 #include <linux/crc32.h>
68 #include <linux/in.h>
69 #include <linux/ip.h>
70 #include <linux/tcp.h>
71 #include <linux/udp.h>
72 #include <linux/cache.h>
73 #include <asm/io.h>
74 #include <asm/irq.h>
75 #include <asm/uaccess.h>
76
77 /* VLAN tagging feature enable/disable */
78 #if defined(CONFIG_VLAN_8021Q) || defined(CONFIG_VLAN_8021Q_MODULE)
79 #define CP_VLAN_TAG_USED 1
80 #define CP_VLAN_TX_TAG(tx_desc,vlan_tag_value) \
81         do { (tx_desc)->opts2 = cpu_to_le32(vlan_tag_value); } while (0)
82 #else
83 #define CP_VLAN_TAG_USED 0
84 #define CP_VLAN_TX_TAG(tx_desc,vlan_tag_value) \
85         do { (tx_desc)->opts2 = 0; } while (0)
86 #endif
87
88 /* These identify the driver base version and may not be removed. */
89 static char version[] =
90 KERN_INFO DRV_NAME ": 10/100 PCI Ethernet driver v" DRV_VERSION " (" DRV_RELDATE ")\n";
91
92 MODULE_AUTHOR("Jeff Garzik <jgarzik@pobox.com>");
93 MODULE_DESCRIPTION("RealTek RTL-8139C+ series 10/100 PCI Ethernet driver");
94 MODULE_VERSION(DRV_VERSION);
95 MODULE_LICENSE("GPL");
96
97 static int debug = -1;
98 module_param(debug, int, 0);
99 MODULE_PARM_DESC (debug, "8139cp: bitmapped message enable number");
100
101 /* Maximum number of multicast addresses to filter (vs. Rx-all-multicast).
102    The RTL chips use a 64 element hash table based on the Ethernet CRC.  */
103 static int multicast_filter_limit = 32;
104 module_param(multicast_filter_limit, int, 0);
105 MODULE_PARM_DESC (multicast_filter_limit, "8139cp: maximum number of filtered multicast addresses");
106
107 #define PFX                     DRV_NAME ": "
108
109 #define CP_DEF_MSG_ENABLE       (NETIF_MSG_DRV          | \
110                                  NETIF_MSG_PROBE        | \
111                                  NETIF_MSG_LINK)
112 #define CP_NUM_STATS            14      /* struct cp_dma_stats, plus one */
113 #define CP_STATS_SIZE           64      /* size in bytes of DMA stats block */
114 #define CP_REGS_SIZE            (0xff + 1)
115 #define CP_REGS_VER             1               /* version 1 */
116 #define CP_RX_RING_SIZE         64
117 #define CP_TX_RING_SIZE         64
118 #define CP_RING_BYTES           \
119                 ((sizeof(struct cp_desc) * CP_RX_RING_SIZE) +   \
120                  (sizeof(struct cp_desc) * CP_TX_RING_SIZE) +   \
121                  CP_STATS_SIZE)
122 #define NEXT_TX(N)              (((N) + 1) & (CP_TX_RING_SIZE - 1))
123 #define NEXT_RX(N)              (((N) + 1) & (CP_RX_RING_SIZE - 1))
124 #define TX_BUFFS_AVAIL(CP)                                      \
125         (((CP)->tx_tail <= (CP)->tx_head) ?                     \
126           (CP)->tx_tail + (CP_TX_RING_SIZE - 1) - (CP)->tx_head :       \
127           (CP)->tx_tail - (CP)->tx_head - 1)
128
129 #define PKT_BUF_SZ              1536    /* Size of each temporary Rx buffer.*/
130 #define CP_INTERNAL_PHY         32
131
132 /* The following settings are log_2(bytes)-4:  0 == 16 bytes .. 6==1024, 7==end of packet. */
133 #define RX_FIFO_THRESH          5       /* Rx buffer level before first PCI xfer.  */
134 #define RX_DMA_BURST            4       /* Maximum PCI burst, '4' is 256 */
135 #define TX_DMA_BURST            6       /* Maximum PCI burst, '6' is 1024 */
136 #define TX_EARLY_THRESH         256     /* Early Tx threshold, in bytes */
137
138 /* Time in jiffies before concluding the transmitter is hung. */
139 #define TX_TIMEOUT              (6*HZ)
140
141 /* hardware minimum and maximum for a single frame's data payload */
142 #define CP_MIN_MTU              60      /* TODO: allow lower, but pad */
143 #define CP_MAX_MTU              4096
144
145 enum {
146         /* NIC register offsets */
147         MAC0            = 0x00, /* Ethernet hardware address. */
148         MAR0            = 0x08, /* Multicast filter. */
149         StatsAddr       = 0x10, /* 64-bit start addr of 64-byte DMA stats blk */
150         TxRingAddr      = 0x20, /* 64-bit start addr of Tx ring */
151         HiTxRingAddr    = 0x28, /* 64-bit start addr of high priority Tx ring */
152         Cmd             = 0x37, /* Command register */
153         IntrMask        = 0x3C, /* Interrupt mask */
154         IntrStatus      = 0x3E, /* Interrupt status */
155         TxConfig        = 0x40, /* Tx configuration */
156         ChipVersion     = 0x43, /* 8-bit chip version, inside TxConfig */
157         RxConfig        = 0x44, /* Rx configuration */
158         RxMissed        = 0x4C, /* 24 bits valid, write clears */
159         Cfg9346         = 0x50, /* EEPROM select/control; Cfg reg [un]lock */
160         Config1         = 0x52, /* Config1 */
161         Config3         = 0x59, /* Config3 */
162         Config4         = 0x5A, /* Config4 */
163         MultiIntr       = 0x5C, /* Multiple interrupt select */
164         BasicModeCtrl   = 0x62, /* MII BMCR */
165         BasicModeStatus = 0x64, /* MII BMSR */
166         NWayAdvert      = 0x66, /* MII ADVERTISE */
167         NWayLPAR        = 0x68, /* MII LPA */
168         NWayExpansion   = 0x6A, /* MII Expansion */
169         Config5         = 0xD8, /* Config5 */
170         TxPoll          = 0xD9, /* Tell chip to check Tx descriptors for work */
171         RxMaxSize       = 0xDA, /* Max size of an Rx packet (8169 only) */
172         CpCmd           = 0xE0, /* C+ Command register (C+ mode only) */
173         IntrMitigate    = 0xE2, /* rx/tx interrupt mitigation control */
174         RxRingAddr      = 0xE4, /* 64-bit start addr of Rx ring */
175         TxThresh        = 0xEC, /* Early Tx threshold */
176         OldRxBufAddr    = 0x30, /* DMA address of Rx ring buffer (C mode) */
177         OldTSD0         = 0x10, /* DMA address of first Tx desc (C mode) */
178
179         /* Tx and Rx status descriptors */
180         DescOwn         = (1 << 31), /* Descriptor is owned by NIC */
181         RingEnd         = (1 << 30), /* End of descriptor ring */
182         FirstFrag       = (1 << 29), /* First segment of a packet */
183         LastFrag        = (1 << 28), /* Final segment of a packet */
184         LargeSend       = (1 << 27), /* TCP Large Send Offload (TSO) */
185         MSSShift        = 16,        /* MSS value position */
186         MSSMask         = 0xfff,     /* MSS value: 11 bits */
187         TxError         = (1 << 23), /* Tx error summary */
188         RxError         = (1 << 20), /* Rx error summary */
189         IPCS            = (1 << 18), /* Calculate IP checksum */
190         UDPCS           = (1 << 17), /* Calculate UDP/IP checksum */
191         TCPCS           = (1 << 16), /* Calculate TCP/IP checksum */
192         TxVlanTag       = (1 << 17), /* Add VLAN tag */
193         RxVlanTagged    = (1 << 16), /* Rx VLAN tag available */
194         IPFail          = (1 << 15), /* IP checksum failed */
195         UDPFail         = (1 << 14), /* UDP/IP checksum failed */
196         TCPFail         = (1 << 13), /* TCP/IP checksum failed */
197         NormalTxPoll    = (1 << 6),  /* One or more normal Tx packets to send */
198         PID1            = (1 << 17), /* 2 protocol id bits:  0==non-IP, */
199         PID0            = (1 << 16), /* 1==UDP/IP, 2==TCP/IP, 3==IP */
200         RxProtoTCP      = 1,
201         RxProtoUDP      = 2,
202         RxProtoIP       = 3,
203         TxFIFOUnder     = (1 << 25), /* Tx FIFO underrun */
204         TxOWC           = (1 << 22), /* Tx Out-of-window collision */
205         TxLinkFail      = (1 << 21), /* Link failed during Tx of packet */
206         TxMaxCol        = (1 << 20), /* Tx aborted due to excessive collisions */
207         TxColCntShift   = 16,        /* Shift, to get 4-bit Tx collision cnt */
208         TxColCntMask    = 0x01 | 0x02 | 0x04 | 0x08, /* 4-bit collision count */
209         RxErrFrame      = (1 << 27), /* Rx frame alignment error */
210         RxMcast         = (1 << 26), /* Rx multicast packet rcv'd */
211         RxErrCRC        = (1 << 18), /* Rx CRC error */
212         RxErrRunt       = (1 << 19), /* Rx error, packet < 64 bytes */
213         RxErrLong       = (1 << 21), /* Rx error, packet > 4096 bytes */
214         RxErrFIFO       = (1 << 22), /* Rx error, FIFO overflowed, pkt bad */
215
216         /* StatsAddr register */
217         DumpStats       = (1 << 3),  /* Begin stats dump */
218
219         /* RxConfig register */
220         RxCfgFIFOShift  = 13,        /* Shift, to get Rx FIFO thresh value */
221         RxCfgDMAShift   = 8,         /* Shift, to get Rx Max DMA value */
222         AcceptErr       = 0x20,      /* Accept packets with CRC errors */
223         AcceptRunt      = 0x10,      /* Accept runt (<64 bytes) packets */
224         AcceptBroadcast = 0x08,      /* Accept broadcast packets */
225         AcceptMulticast = 0x04,      /* Accept multicast packets */
226         AcceptMyPhys    = 0x02,      /* Accept pkts with our MAC as dest */
227         AcceptAllPhys   = 0x01,      /* Accept all pkts w/ physical dest */
228
229         /* IntrMask / IntrStatus registers */
230         PciErr          = (1 << 15), /* System error on the PCI bus */
231         TimerIntr       = (1 << 14), /* Asserted when TCTR reaches TimerInt value */
232         LenChg          = (1 << 13), /* Cable length change */
233         SWInt           = (1 << 8),  /* Software-requested interrupt */
234         TxEmpty         = (1 << 7),  /* No Tx descriptors available */
235         RxFIFOOvr       = (1 << 6),  /* Rx FIFO Overflow */
236         LinkChg         = (1 << 5),  /* Packet underrun, or link change */
237         RxEmpty         = (1 << 4),  /* No Rx descriptors available */
238         TxErr           = (1 << 3),  /* Tx error */
239         TxOK            = (1 << 2),  /* Tx packet sent */
240         RxErr           = (1 << 1),  /* Rx error */
241         RxOK            = (1 << 0),  /* Rx packet received */
242         IntrResvd       = (1 << 10), /* reserved, according to RealTek engineers,
243                                         but hardware likes to raise it */
244
245         IntrAll         = PciErr | TimerIntr | LenChg | SWInt | TxEmpty |
246                           RxFIFOOvr | LinkChg | RxEmpty | TxErr | TxOK |
247                           RxErr | RxOK | IntrResvd,
248
249         /* C mode command register */
250         CmdReset        = (1 << 4),  /* Enable to reset; self-clearing */
251         RxOn            = (1 << 3),  /* Rx mode enable */
252         TxOn            = (1 << 2),  /* Tx mode enable */
253
254         /* C+ mode command register */
255         RxVlanOn        = (1 << 6),  /* Rx VLAN de-tagging enable */
256         RxChkSum        = (1 << 5),  /* Rx checksum offload enable */
257         PCIDAC          = (1 << 4),  /* PCI Dual Address Cycle (64-bit PCI) */
258         PCIMulRW        = (1 << 3),  /* Enable PCI read/write multiple */
259         CpRxOn          = (1 << 1),  /* Rx mode enable */
260         CpTxOn          = (1 << 0),  /* Tx mode enable */
261
262         /* Cfg9436 EEPROM control register */
263         Cfg9346_Lock    = 0x00,      /* Lock ConfigX/MII register access */
264         Cfg9346_Unlock  = 0xC0,      /* Unlock ConfigX/MII register access */
265
266         /* TxConfig register */
267         IFG             = (1 << 25) | (1 << 24), /* standard IEEE interframe gap */
268         TxDMAShift      = 8,         /* DMA burst value (0-7) is shift this many bits */
269
270         /* Early Tx Threshold register */
271         TxThreshMask    = 0x3f,      /* Mask bits 5-0 */
272         TxThreshMax     = 2048,      /* Max early Tx threshold */
273
274         /* Config1 register */
275         DriverLoaded    = (1 << 5),  /* Software marker, driver is loaded */
276         LWACT           = (1 << 4),  /* LWAKE active mode */
277         PMEnable        = (1 << 0),  /* Enable various PM features of chip */
278
279         /* Config3 register */
280         PARMEnable      = (1 << 6),  /* Enable auto-loading of PHY parms */
281         MagicPacket     = (1 << 5),  /* Wake up when receives a Magic Packet */
282         LinkUp          = (1 << 4),  /* Wake up when the cable connection is re-established */
283
284         /* Config4 register */
285         LWPTN           = (1 << 1),  /* LWAKE Pattern */
286         LWPME           = (1 << 4),  /* LANWAKE vs PMEB */
287
288         /* Config5 register */
289         BWF             = (1 << 6),  /* Accept Broadcast wakeup frame */
290         MWF             = (1 << 5),  /* Accept Multicast wakeup frame */
291         UWF             = (1 << 4),  /* Accept Unicast wakeup frame */
292         LANWake         = (1 << 1),  /* Enable LANWake signal */
293         PMEStatus       = (1 << 0),  /* PME status can be reset by PCI RST# */
294
295         cp_norx_intr_mask = PciErr | LinkChg | TxOK | TxErr | TxEmpty,
296         cp_rx_intr_mask = RxOK | RxErr | RxEmpty | RxFIFOOvr,
297         cp_intr_mask = cp_rx_intr_mask | cp_norx_intr_mask,
298 };
299
300 static const unsigned int cp_rx_config =
301           (RX_FIFO_THRESH << RxCfgFIFOShift) |
302           (RX_DMA_BURST << RxCfgDMAShift);
303
304 struct cp_desc {
305         __le32          opts1;
306         __le32          opts2;
307         __le64          addr;
308 };
309
310 struct cp_dma_stats {
311         __le64                  tx_ok;
312         __le64                  rx_ok;
313         __le64                  tx_err;
314         __le32                  rx_err;
315         __le16                  rx_fifo;
316         __le16                  frame_align;
317         __le32                  tx_ok_1col;
318         __le32                  tx_ok_mcol;
319         __le64                  rx_ok_phys;
320         __le64                  rx_ok_bcast;
321         __le32                  rx_ok_mcast;
322         __le16                  tx_abort;
323         __le16                  tx_underrun;
324 } __attribute__((packed));
325
326 struct cp_extra_stats {
327         unsigned long           rx_frags;
328 };
329
330 struct cp_private {
331         void                    __iomem *regs;
332         struct net_device       *dev;
333         spinlock_t              lock;
334         u32                     msg_enable;
335
336         struct napi_struct      napi;
337
338         struct pci_dev          *pdev;
339         u32                     rx_config;
340         u16                     cpcmd;
341
342         struct cp_extra_stats   cp_stats;
343
344         unsigned                rx_head         ____cacheline_aligned;
345         unsigned                rx_tail;
346         struct cp_desc          *rx_ring;
347         struct sk_buff          *rx_skb[CP_RX_RING_SIZE];
348
349         unsigned                tx_head         ____cacheline_aligned;
350         unsigned                tx_tail;
351         struct cp_desc          *tx_ring;
352         struct sk_buff          *tx_skb[CP_TX_RING_SIZE];
353
354         unsigned                rx_buf_sz;
355         unsigned                wol_enabled : 1; /* Is Wake-on-LAN enabled? */
356
357 #if CP_VLAN_TAG_USED
358         struct vlan_group       *vlgrp;
359 #endif
360         dma_addr_t              ring_dma;
361
362         struct mii_if_info      mii_if;
363 };
364
365 #define cpr8(reg)       readb(cp->regs + (reg))
366 #define cpr16(reg)      readw(cp->regs + (reg))
367 #define cpr32(reg)      readl(cp->regs + (reg))
368 #define cpw8(reg,val)   writeb((val), cp->regs + (reg))
369 #define cpw16(reg,val)  writew((val), cp->regs + (reg))
370 #define cpw32(reg,val)  writel((val), cp->regs + (reg))
371 #define cpw8_f(reg,val) do {                    \
372         writeb((val), cp->regs + (reg));        \
373         readb(cp->regs + (reg));                \
374         } while (0)
375 #define cpw16_f(reg,val) do {                   \
376         writew((val), cp->regs + (reg));        \
377         readw(cp->regs + (reg));                \
378         } while (0)
379 #define cpw32_f(reg,val) do {                   \
380         writel((val), cp->regs + (reg));        \
381         readl(cp->regs + (reg));                \
382         } while (0)
383
384
385 static void __cp_set_rx_mode (struct net_device *dev);
386 static void cp_tx (struct cp_private *cp);
387 static void cp_clean_rings (struct cp_private *cp);
388 #ifdef CONFIG_NET_POLL_CONTROLLER
389 static void cp_poll_controller(struct net_device *dev);
390 #endif
391 static int cp_get_eeprom_len(struct net_device *dev);
392 static int cp_get_eeprom(struct net_device *dev,
393                          struct ethtool_eeprom *eeprom, u8 *data);
394 static int cp_set_eeprom(struct net_device *dev,
395                          struct ethtool_eeprom *eeprom, u8 *data);
396
397 static struct pci_device_id cp_pci_tbl[] = {
398         { PCI_DEVICE(PCI_VENDOR_ID_REALTEK,     PCI_DEVICE_ID_REALTEK_8139), },
399         { PCI_DEVICE(PCI_VENDOR_ID_TTTECH,      PCI_DEVICE_ID_TTTECH_MC322), },
400         { },
401 };
402 MODULE_DEVICE_TABLE(pci, cp_pci_tbl);
403
404 static struct {
405         const char str[ETH_GSTRING_LEN];
406 } ethtool_stats_keys[] = {
407         { "tx_ok" },
408         { "rx_ok" },
409         { "tx_err" },
410         { "rx_err" },
411         { "rx_fifo" },
412         { "frame_align" },
413         { "tx_ok_1col" },
414         { "tx_ok_mcol" },
415         { "rx_ok_phys" },
416         { "rx_ok_bcast" },
417         { "rx_ok_mcast" },
418         { "tx_abort" },
419         { "tx_underrun" },
420         { "rx_frags" },
421 };
422
423
424 #if CP_VLAN_TAG_USED
425 static void cp_vlan_rx_register(struct net_device *dev, struct vlan_group *grp)
426 {
427         struct cp_private *cp = netdev_priv(dev);
428         unsigned long flags;
429
430         spin_lock_irqsave(&cp->lock, flags);
431         cp->vlgrp = grp;
432         if (grp)
433                 cp->cpcmd |= RxVlanOn;
434         else
435                 cp->cpcmd &= ~RxVlanOn;
436
437         cpw16(CpCmd, cp->cpcmd);
438         spin_unlock_irqrestore(&cp->lock, flags);
439 }
440 #endif /* CP_VLAN_TAG_USED */
441
442 static inline void cp_set_rxbufsize (struct cp_private *cp)
443 {
444         unsigned int mtu = cp->dev->mtu;
445
446         if (mtu > ETH_DATA_LEN)
447                 /* MTU + ethernet header + FCS + optional VLAN tag */
448                 cp->rx_buf_sz = mtu + ETH_HLEN + 8;
449         else
450                 cp->rx_buf_sz = PKT_BUF_SZ;
451 }
452
453 static inline void cp_rx_skb (struct cp_private *cp, struct sk_buff *skb,
454                               struct cp_desc *desc)
455 {
456         skb->protocol = eth_type_trans (skb, cp->dev);
457
458         cp->dev->stats.rx_packets++;
459         cp->dev->stats.rx_bytes += skb->len;
460         cp->dev->last_rx = jiffies;
461
462 #if CP_VLAN_TAG_USED
463         if (cp->vlgrp && (desc->opts2 & cpu_to_le32(RxVlanTagged))) {
464                 vlan_hwaccel_receive_skb(skb, cp->vlgrp,
465                                          swab16(le32_to_cpu(desc->opts2) & 0xffff));
466         } else
467 #endif
468                 netif_receive_skb(skb);
469 }
470
471 static void cp_rx_err_acct (struct cp_private *cp, unsigned rx_tail,
472                             u32 status, u32 len)
473 {
474         if (netif_msg_rx_err (cp))
475                 printk (KERN_DEBUG
476                         "%s: rx err, slot %d status 0x%x len %d\n",
477                         cp->dev->name, rx_tail, status, len);
478         cp->dev->stats.rx_errors++;
479         if (status & RxErrFrame)
480                 cp->dev->stats.rx_frame_errors++;
481         if (status & RxErrCRC)
482                 cp->dev->stats.rx_crc_errors++;
483         if ((status & RxErrRunt) || (status & RxErrLong))
484                 cp->dev->stats.rx_length_errors++;
485         if ((status & (FirstFrag | LastFrag)) != (FirstFrag | LastFrag))
486                 cp->dev->stats.rx_length_errors++;
487         if (status & RxErrFIFO)
488                 cp->dev->stats.rx_fifo_errors++;
489 }
490
491 static inline unsigned int cp_rx_csum_ok (u32 status)
492 {
493         unsigned int protocol = (status >> 16) & 0x3;
494
495         if (likely((protocol == RxProtoTCP) && (!(status & TCPFail))))
496                 return 1;
497         else if ((protocol == RxProtoUDP) && (!(status & UDPFail)))
498                 return 1;
499         else if ((protocol == RxProtoIP) && (!(status & IPFail)))
500                 return 1;
501         return 0;
502 }
503
504 static int cp_rx_poll(struct napi_struct *napi, int budget)
505 {
506         struct cp_private *cp = container_of(napi, struct cp_private, napi);
507         struct net_device *dev = cp->dev;
508         unsigned int rx_tail = cp->rx_tail;
509         int rx;
510
511 rx_status_loop:
512         rx = 0;
513         cpw16(IntrStatus, cp_rx_intr_mask);
514
515         while (1) {
516                 u32 status, len;
517                 dma_addr_t mapping;
518                 struct sk_buff *skb, *new_skb;
519                 struct cp_desc *desc;
520                 unsigned buflen;
521
522                 skb = cp->rx_skb[rx_tail];
523                 BUG_ON(!skb);
524
525                 desc = &cp->rx_ring[rx_tail];
526                 status = le32_to_cpu(desc->opts1);
527                 if (status & DescOwn)
528                         break;
529
530                 len = (status & 0x1fff) - 4;
531                 mapping = le64_to_cpu(desc->addr);
532
533                 if ((status & (FirstFrag | LastFrag)) != (FirstFrag | LastFrag)) {
534                         /* we don't support incoming fragmented frames.
535                          * instead, we attempt to ensure that the
536                          * pre-allocated RX skbs are properly sized such
537                          * that RX fragments are never encountered
538                          */
539                         cp_rx_err_acct(cp, rx_tail, status, len);
540                         dev->stats.rx_dropped++;
541                         cp->cp_stats.rx_frags++;
542                         goto rx_next;
543                 }
544
545                 if (status & (RxError | RxErrFIFO)) {
546                         cp_rx_err_acct(cp, rx_tail, status, len);
547                         goto rx_next;
548                 }
549
550                 if (netif_msg_rx_status(cp))
551                         printk(KERN_DEBUG "%s: rx slot %d status 0x%x len %d\n",
552                                dev->name, rx_tail, status, len);
553
554                 buflen = cp->rx_buf_sz + NET_IP_ALIGN;
555                 new_skb = netdev_alloc_skb(dev, buflen);
556                 if (!new_skb) {
557                         dev->stats.rx_dropped++;
558                         goto rx_next;
559                 }
560
561                 skb_reserve(new_skb, NET_IP_ALIGN);
562
563                 dma_unmap_single(&cp->pdev->dev, mapping,
564                                  buflen, PCI_DMA_FROMDEVICE);
565
566                 /* Handle checksum offloading for incoming packets. */
567                 if (cp_rx_csum_ok(status))
568                         skb->ip_summed = CHECKSUM_UNNECESSARY;
569                 else
570                         skb->ip_summed = CHECKSUM_NONE;
571
572                 skb_put(skb, len);
573
574                 mapping = dma_map_single(&cp->pdev->dev, new_skb->data, buflen,
575                                          PCI_DMA_FROMDEVICE);
576                 cp->rx_skb[rx_tail] = new_skb;
577
578                 cp_rx_skb(cp, skb, desc);
579                 rx++;
580
581 rx_next:
582                 cp->rx_ring[rx_tail].opts2 = 0;
583                 cp->rx_ring[rx_tail].addr = cpu_to_le64(mapping);
584                 if (rx_tail == (CP_RX_RING_SIZE - 1))
585                         desc->opts1 = cpu_to_le32(DescOwn | RingEnd |
586                                                   cp->rx_buf_sz);
587                 else
588                         desc->opts1 = cpu_to_le32(DescOwn | cp->rx_buf_sz);
589                 rx_tail = NEXT_RX(rx_tail);
590
591                 if (rx >= budget)
592                         break;
593         }
594
595         cp->rx_tail = rx_tail;
596
597         /* if we did not reach work limit, then we're done with
598          * this round of polling
599          */
600         if (rx < budget) {
601                 unsigned long flags;
602
603                 if (cpr16(IntrStatus) & cp_rx_intr_mask)
604                         goto rx_status_loop;
605
606                 spin_lock_irqsave(&cp->lock, flags);
607                 cpw16_f(IntrMask, cp_intr_mask);
608                 __netif_rx_complete(dev, napi);
609                 spin_unlock_irqrestore(&cp->lock, flags);
610         }
611
612         return rx;
613 }
614
615 static irqreturn_t cp_interrupt (int irq, void *dev_instance)
616 {
617         struct net_device *dev = dev_instance;
618         struct cp_private *cp;
619         u16 status;
620
621         if (unlikely(dev == NULL))
622                 return IRQ_NONE;
623         cp = netdev_priv(dev);
624
625         status = cpr16(IntrStatus);
626         if (!status || (status == 0xFFFF))
627                 return IRQ_NONE;
628
629         if (netif_msg_intr(cp))
630                 printk(KERN_DEBUG "%s: intr, status %04x cmd %02x cpcmd %04x\n",
631                         dev->name, status, cpr8(Cmd), cpr16(CpCmd));
632
633         cpw16(IntrStatus, status & ~cp_rx_intr_mask);
634
635         spin_lock(&cp->lock);
636
637         /* close possible race's with dev_close */
638         if (unlikely(!netif_running(dev))) {
639                 cpw16(IntrMask, 0);
640                 spin_unlock(&cp->lock);
641                 return IRQ_HANDLED;
642         }
643
644         if (status & (RxOK | RxErr | RxEmpty | RxFIFOOvr))
645                 if (netif_rx_schedule_prep(dev, &cp->napi)) {
646                         cpw16_f(IntrMask, cp_norx_intr_mask);
647                         __netif_rx_schedule(dev, &cp->napi);
648                 }
649
650         if (status & (TxOK | TxErr | TxEmpty | SWInt))
651                 cp_tx(cp);
652         if (status & LinkChg)
653                 mii_check_media(&cp->mii_if, netif_msg_link(cp), false);
654
655         spin_unlock(&cp->lock);
656
657         if (status & PciErr) {
658                 u16 pci_status;
659
660                 pci_read_config_word(cp->pdev, PCI_STATUS, &pci_status);
661                 pci_write_config_word(cp->pdev, PCI_STATUS, pci_status);
662                 printk(KERN_ERR "%s: PCI bus error, status=%04x, PCI status=%04x\n",
663                        dev->name, status, pci_status);
664
665                 /* TODO: reset hardware */
666         }
667
668         return IRQ_HANDLED;
669 }
670
671 #ifdef CONFIG_NET_POLL_CONTROLLER
672 /*
673  * Polling receive - used by netconsole and other diagnostic tools
674  * to allow network i/o with interrupts disabled.
675  */
676 static void cp_poll_controller(struct net_device *dev)
677 {
678         disable_irq(dev->irq);
679         cp_interrupt(dev->irq, dev);
680         enable_irq(dev->irq);
681 }
682 #endif
683
684 static void cp_tx (struct cp_private *cp)
685 {
686         unsigned tx_head = cp->tx_head;
687         unsigned tx_tail = cp->tx_tail;
688
689         while (tx_tail != tx_head) {
690                 struct cp_desc *txd = cp->tx_ring + tx_tail;
691                 struct sk_buff *skb;
692                 u32 status;
693
694                 rmb();
695                 status = le32_to_cpu(txd->opts1);
696                 if (status & DescOwn)
697                         break;
698
699                 skb = cp->tx_skb[tx_tail];
700                 BUG_ON(!skb);
701
702                 dma_unmap_single(&cp->pdev->dev, le64_to_cpu(txd->addr),
703                                  le32_to_cpu(txd->opts1) & 0xffff,
704                                  PCI_DMA_TODEVICE);
705
706                 if (status & LastFrag) {
707                         if (status & (TxError | TxFIFOUnder)) {
708                                 if (netif_msg_tx_err(cp))
709                                         printk(KERN_DEBUG "%s: tx err, status 0x%x\n",
710                                                cp->dev->name, status);
711                                 cp->dev->stats.tx_errors++;
712                                 if (status & TxOWC)
713                                         cp->dev->stats.tx_window_errors++;
714                                 if (status & TxMaxCol)
715                                         cp->dev->stats.tx_aborted_errors++;
716                                 if (status & TxLinkFail)
717                                         cp->dev->stats.tx_carrier_errors++;
718                                 if (status & TxFIFOUnder)
719                                         cp->dev->stats.tx_fifo_errors++;
720                         } else {
721                                 cp->dev->stats.collisions +=
722                                         ((status >> TxColCntShift) & TxColCntMask);
723                                 cp->dev->stats.tx_packets++;
724                                 cp->dev->stats.tx_bytes += skb->len;
725                                 if (netif_msg_tx_done(cp))
726                                         printk(KERN_DEBUG "%s: tx done, slot %d\n", cp->dev->name, tx_tail);
727                         }
728                         dev_kfree_skb_irq(skb);
729                 }
730
731                 cp->tx_skb[tx_tail] = NULL;
732
733                 tx_tail = NEXT_TX(tx_tail);
734         }
735
736         cp->tx_tail = tx_tail;
737
738         if (TX_BUFFS_AVAIL(cp) > (MAX_SKB_FRAGS + 1))
739                 netif_wake_queue(cp->dev);
740 }
741
742 static int cp_start_xmit (struct sk_buff *skb, struct net_device *dev)
743 {
744         struct cp_private *cp = netdev_priv(dev);
745         unsigned entry;
746         u32 eor, flags;
747         unsigned long intr_flags;
748 #if CP_VLAN_TAG_USED
749         u32 vlan_tag = 0;
750 #endif
751         int mss = 0;
752
753         spin_lock_irqsave(&cp->lock, intr_flags);
754
755         /* This is a hard error, log it. */
756         if (TX_BUFFS_AVAIL(cp) <= (skb_shinfo(skb)->nr_frags + 1)) {
757                 netif_stop_queue(dev);
758                 spin_unlock_irqrestore(&cp->lock, intr_flags);
759                 printk(KERN_ERR PFX "%s: BUG! Tx Ring full when queue awake!\n",
760                        dev->name);
761                 return 1;
762         }
763
764 #if CP_VLAN_TAG_USED
765         if (cp->vlgrp && vlan_tx_tag_present(skb))
766                 vlan_tag = TxVlanTag | swab16(vlan_tx_tag_get(skb));
767 #endif
768
769         entry = cp->tx_head;
770         eor = (entry == (CP_TX_RING_SIZE - 1)) ? RingEnd : 0;
771         if (dev->features & NETIF_F_TSO)
772                 mss = skb_shinfo(skb)->gso_size;
773
774         if (skb_shinfo(skb)->nr_frags == 0) {
775                 struct cp_desc *txd = &cp->tx_ring[entry];
776                 u32 len;
777                 dma_addr_t mapping;
778
779                 len = skb->len;
780                 mapping = dma_map_single(&cp->pdev->dev, skb->data, len, PCI_DMA_TODEVICE);
781                 CP_VLAN_TX_TAG(txd, vlan_tag);
782                 txd->addr = cpu_to_le64(mapping);
783                 wmb();
784
785                 flags = eor | len | DescOwn | FirstFrag | LastFrag;
786
787                 if (mss)
788                         flags |= LargeSend | ((mss & MSSMask) << MSSShift);
789                 else if (skb->ip_summed == CHECKSUM_PARTIAL) {
790                         const struct iphdr *ip = ip_hdr(skb);
791                         if (ip->protocol == IPPROTO_TCP)
792                                 flags |= IPCS | TCPCS;
793                         else if (ip->protocol == IPPROTO_UDP)
794                                 flags |= IPCS | UDPCS;
795                         else
796                                 WARN_ON(1);     /* we need a WARN() */
797                 }
798
799                 txd->opts1 = cpu_to_le32(flags);
800                 wmb();
801
802                 cp->tx_skb[entry] = skb;
803                 entry = NEXT_TX(entry);
804         } else {
805                 struct cp_desc *txd;
806                 u32 first_len, first_eor;
807                 dma_addr_t first_mapping;
808                 int frag, first_entry = entry;
809                 const struct iphdr *ip = ip_hdr(skb);
810
811                 /* We must give this initial chunk to the device last.
812                  * Otherwise we could race with the device.
813                  */
814                 first_eor = eor;
815                 first_len = skb_headlen(skb);
816                 first_mapping = dma_map_single(&cp->pdev->dev, skb->data,
817                                                first_len, PCI_DMA_TODEVICE);
818                 cp->tx_skb[entry] = skb;
819                 entry = NEXT_TX(entry);
820
821                 for (frag = 0; frag < skb_shinfo(skb)->nr_frags; frag++) {
822                         skb_frag_t *this_frag = &skb_shinfo(skb)->frags[frag];
823                         u32 len;
824                         u32 ctrl;
825                         dma_addr_t mapping;
826
827                         len = this_frag->size;
828                         mapping = dma_map_single(&cp->pdev->dev,
829                                                  ((void *) page_address(this_frag->page) +
830                                                   this_frag->page_offset),
831                                                  len, PCI_DMA_TODEVICE);
832                         eor = (entry == (CP_TX_RING_SIZE - 1)) ? RingEnd : 0;
833
834                         ctrl = eor | len | DescOwn;
835
836                         if (mss)
837                                 ctrl |= LargeSend |
838                                         ((mss & MSSMask) << MSSShift);
839                         else if (skb->ip_summed == CHECKSUM_PARTIAL) {
840                                 if (ip->protocol == IPPROTO_TCP)
841                                         ctrl |= IPCS | TCPCS;
842                                 else if (ip->protocol == IPPROTO_UDP)
843                                         ctrl |= IPCS | UDPCS;
844                                 else
845                                         BUG();
846                         }
847
848                         if (frag == skb_shinfo(skb)->nr_frags - 1)
849                                 ctrl |= LastFrag;
850
851                         txd = &cp->tx_ring[entry];
852                         CP_VLAN_TX_TAG(txd, vlan_tag);
853                         txd->addr = cpu_to_le64(mapping);
854                         wmb();
855
856                         txd->opts1 = cpu_to_le32(ctrl);
857                         wmb();
858
859                         cp->tx_skb[entry] = skb;
860                         entry = NEXT_TX(entry);
861                 }
862
863                 txd = &cp->tx_ring[first_entry];
864                 CP_VLAN_TX_TAG(txd, vlan_tag);
865                 txd->addr = cpu_to_le64(first_mapping);
866                 wmb();
867
868                 if (skb->ip_summed == CHECKSUM_PARTIAL) {
869                         if (ip->protocol == IPPROTO_TCP)
870                                 txd->opts1 = cpu_to_le32(first_eor | first_len |
871                                                          FirstFrag | DescOwn |
872                                                          IPCS | TCPCS);
873                         else if (ip->protocol == IPPROTO_UDP)
874                                 txd->opts1 = cpu_to_le32(first_eor | first_len |
875                                                          FirstFrag | DescOwn |
876                                                          IPCS | UDPCS);
877                         else
878                                 BUG();
879                 } else
880                         txd->opts1 = cpu_to_le32(first_eor | first_len |
881                                                  FirstFrag | DescOwn);
882                 wmb();
883         }
884         cp->tx_head = entry;
885         if (netif_msg_tx_queued(cp))
886                 printk(KERN_DEBUG "%s: tx queued, slot %d, skblen %d\n",
887                        dev->name, entry, skb->len);
888         if (TX_BUFFS_AVAIL(cp) <= (MAX_SKB_FRAGS + 1))
889                 netif_stop_queue(dev);
890
891         spin_unlock_irqrestore(&cp->lock, intr_flags);
892
893         cpw8(TxPoll, NormalTxPoll);
894         dev->trans_start = jiffies;
895
896         return 0;
897 }
898
899 /* Set or clear the multicast filter for this adaptor.
900    This routine is not state sensitive and need not be SMP locked. */
901
902 static void __cp_set_rx_mode (struct net_device *dev)
903 {
904         struct cp_private *cp = netdev_priv(dev);
905         u32 mc_filter[2];       /* Multicast hash filter */
906         int i, rx_mode;
907         u32 tmp;
908
909         /* Note: do not reorder, GCC is clever about common statements. */
910         if (dev->flags & IFF_PROMISC) {
911                 /* Unconditionally log net taps. */
912                 rx_mode =
913                     AcceptBroadcast | AcceptMulticast | AcceptMyPhys |
914                     AcceptAllPhys;
915                 mc_filter[1] = mc_filter[0] = 0xffffffff;
916         } else if ((dev->mc_count > multicast_filter_limit)
917                    || (dev->flags & IFF_ALLMULTI)) {
918                 /* Too many to filter perfectly -- accept all multicasts. */
919                 rx_mode = AcceptBroadcast | AcceptMulticast | AcceptMyPhys;
920                 mc_filter[1] = mc_filter[0] = 0xffffffff;
921         } else {
922                 struct dev_mc_list *mclist;
923                 rx_mode = AcceptBroadcast | AcceptMyPhys;
924                 mc_filter[1] = mc_filter[0] = 0;
925                 for (i = 0, mclist = dev->mc_list; mclist && i < dev->mc_count;
926                      i++, mclist = mclist->next) {
927                         int bit_nr = ether_crc(ETH_ALEN, mclist->dmi_addr) >> 26;
928
929                         mc_filter[bit_nr >> 5] |= 1 << (bit_nr & 31);
930                         rx_mode |= AcceptMulticast;
931                 }
932         }
933
934         /* We can safely update without stopping the chip. */
935         tmp = cp_rx_config | rx_mode;
936         if (cp->rx_config != tmp) {
937                 cpw32_f (RxConfig, tmp);
938                 cp->rx_config = tmp;
939         }
940         cpw32_f (MAR0 + 0, mc_filter[0]);
941         cpw32_f (MAR0 + 4, mc_filter[1]);
942 }
943
944 static void cp_set_rx_mode (struct net_device *dev)
945 {
946         unsigned long flags;
947         struct cp_private *cp = netdev_priv(dev);
948
949         spin_lock_irqsave (&cp->lock, flags);
950         __cp_set_rx_mode(dev);
951         spin_unlock_irqrestore (&cp->lock, flags);
952 }
953
954 static void __cp_get_stats(struct cp_private *cp)
955 {
956         /* only lower 24 bits valid; write any value to clear */
957         cp->dev->stats.rx_missed_errors += (cpr32 (RxMissed) & 0xffffff);
958         cpw32 (RxMissed, 0);
959 }
960
961 static struct net_device_stats *cp_get_stats(struct net_device *dev)
962 {
963         struct cp_private *cp = netdev_priv(dev);
964         unsigned long flags;
965
966         /* The chip only need report frame silently dropped. */
967         spin_lock_irqsave(&cp->lock, flags);
968         if (netif_running(dev) && netif_device_present(dev))
969                 __cp_get_stats(cp);
970         spin_unlock_irqrestore(&cp->lock, flags);
971
972         return &dev->stats;
973 }
974
975 static void cp_stop_hw (struct cp_private *cp)
976 {
977         cpw16(IntrStatus, ~(cpr16(IntrStatus)));
978         cpw16_f(IntrMask, 0);
979         cpw8(Cmd, 0);
980         cpw16_f(CpCmd, 0);
981         cpw16_f(IntrStatus, ~(cpr16(IntrStatus)));
982
983         cp->rx_tail = 0;
984         cp->tx_head = cp->tx_tail = 0;
985 }
986
987 static void cp_reset_hw (struct cp_private *cp)
988 {
989         unsigned work = 1000;
990
991         cpw8(Cmd, CmdReset);
992
993         while (work--) {
994                 if (!(cpr8(Cmd) & CmdReset))
995                         return;
996
997                 schedule_timeout_uninterruptible(10);
998         }
999
1000         printk(KERN_ERR "%s: hardware reset timeout\n", cp->dev->name);
1001 }
1002
1003 static inline void cp_start_hw (struct cp_private *cp)
1004 {
1005         cpw16(CpCmd, cp->cpcmd);
1006         cpw8(Cmd, RxOn | TxOn);
1007 }
1008
1009 static void cp_init_hw (struct cp_private *cp)
1010 {
1011         struct net_device *dev = cp->dev;
1012         dma_addr_t ring_dma;
1013
1014         cp_reset_hw(cp);
1015
1016         cpw8_f (Cfg9346, Cfg9346_Unlock);
1017
1018         /* Restore our idea of the MAC address. */
1019         cpw32_f (MAC0 + 0, le32_to_cpu (*(__le32 *) (dev->dev_addr + 0)));
1020         cpw32_f (MAC0 + 4, le32_to_cpu (*(__le32 *) (dev->dev_addr + 4)));
1021
1022         cp_start_hw(cp);
1023         cpw8(TxThresh, 0x06); /* XXX convert magic num to a constant */
1024
1025         __cp_set_rx_mode(dev);
1026         cpw32_f (TxConfig, IFG | (TX_DMA_BURST << TxDMAShift));
1027
1028         cpw8(Config1, cpr8(Config1) | DriverLoaded | PMEnable);
1029         /* Disable Wake-on-LAN. Can be turned on with ETHTOOL_SWOL */
1030         cpw8(Config3, PARMEnable);
1031         cp->wol_enabled = 0;
1032
1033         cpw8(Config5, cpr8(Config5) & PMEStatus);
1034
1035         cpw32_f(HiTxRingAddr, 0);
1036         cpw32_f(HiTxRingAddr + 4, 0);
1037
1038         ring_dma = cp->ring_dma;
1039         cpw32_f(RxRingAddr, ring_dma & 0xffffffff);
1040         cpw32_f(RxRingAddr + 4, (ring_dma >> 16) >> 16);
1041
1042         ring_dma += sizeof(struct cp_desc) * CP_RX_RING_SIZE;
1043         cpw32_f(TxRingAddr, ring_dma & 0xffffffff);
1044         cpw32_f(TxRingAddr + 4, (ring_dma >> 16) >> 16);
1045
1046         cpw16(MultiIntr, 0);
1047
1048         cpw16_f(IntrMask, cp_intr_mask);
1049
1050         cpw8_f(Cfg9346, Cfg9346_Lock);
1051 }
1052
1053 static int cp_refill_rx(struct cp_private *cp)
1054 {
1055         struct net_device *dev = cp->dev;
1056         unsigned i;
1057
1058         for (i = 0; i < CP_RX_RING_SIZE; i++) {
1059                 struct sk_buff *skb;
1060                 dma_addr_t mapping;
1061
1062                 skb = netdev_alloc_skb(dev, cp->rx_buf_sz + NET_IP_ALIGN);
1063                 if (!skb)
1064                         goto err_out;
1065
1066                 skb_reserve(skb, NET_IP_ALIGN);
1067
1068                 mapping = dma_map_single(&cp->pdev->dev, skb->data,
1069                                          cp->rx_buf_sz, PCI_DMA_FROMDEVICE);
1070                 cp->rx_skb[i] = skb;
1071
1072                 cp->rx_ring[i].opts2 = 0;
1073                 cp->rx_ring[i].addr = cpu_to_le64(mapping);
1074                 if (i == (CP_RX_RING_SIZE - 1))
1075                         cp->rx_ring[i].opts1 =
1076                                 cpu_to_le32(DescOwn | RingEnd | cp->rx_buf_sz);
1077                 else
1078                         cp->rx_ring[i].opts1 =
1079                                 cpu_to_le32(DescOwn | cp->rx_buf_sz);
1080         }
1081
1082         return 0;
1083
1084 err_out:
1085         cp_clean_rings(cp);
1086         return -ENOMEM;
1087 }
1088
1089 static void cp_init_rings_index (struct cp_private *cp)
1090 {
1091         cp->rx_tail = 0;
1092         cp->tx_head = cp->tx_tail = 0;
1093 }
1094
1095 static int cp_init_rings (struct cp_private *cp)
1096 {
1097         memset(cp->tx_ring, 0, sizeof(struct cp_desc) * CP_TX_RING_SIZE);
1098         cp->tx_ring[CP_TX_RING_SIZE - 1].opts1 = cpu_to_le32(RingEnd);
1099
1100         cp_init_rings_index(cp);
1101
1102         return cp_refill_rx (cp);
1103 }
1104
1105 static int cp_alloc_rings (struct cp_private *cp)
1106 {
1107         void *mem;
1108
1109         mem = dma_alloc_coherent(&cp->pdev->dev, CP_RING_BYTES,
1110                                  &cp->ring_dma, GFP_KERNEL);
1111         if (!mem)
1112                 return -ENOMEM;
1113
1114         cp->rx_ring = mem;
1115         cp->tx_ring = &cp->rx_ring[CP_RX_RING_SIZE];
1116
1117         return cp_init_rings(cp);
1118 }
1119
1120 static void cp_clean_rings (struct cp_private *cp)
1121 {
1122         struct cp_desc *desc;
1123         unsigned i;
1124
1125         for (i = 0; i < CP_RX_RING_SIZE; i++) {
1126                 if (cp->rx_skb[i]) {
1127                         desc = cp->rx_ring + i;
1128                         dma_unmap_single(&cp->pdev->dev,le64_to_cpu(desc->addr),
1129                                          cp->rx_buf_sz, PCI_DMA_FROMDEVICE);
1130                         dev_kfree_skb(cp->rx_skb[i]);
1131                 }
1132         }
1133
1134         for (i = 0; i < CP_TX_RING_SIZE; i++) {
1135                 if (cp->tx_skb[i]) {
1136                         struct sk_buff *skb = cp->tx_skb[i];
1137
1138                         desc = cp->tx_ring + i;
1139                         dma_unmap_single(&cp->pdev->dev,le64_to_cpu(desc->addr),
1140                                          le32_to_cpu(desc->opts1) & 0xffff,
1141                                          PCI_DMA_TODEVICE);
1142                         if (le32_to_cpu(desc->opts1) & LastFrag)
1143                                 dev_kfree_skb(skb);
1144                         cp->dev->stats.tx_dropped++;
1145                 }
1146         }
1147
1148         memset(cp->rx_ring, 0, sizeof(struct cp_desc) * CP_RX_RING_SIZE);
1149         memset(cp->tx_ring, 0, sizeof(struct cp_desc) * CP_TX_RING_SIZE);
1150
1151         memset(cp->rx_skb, 0, sizeof(struct sk_buff *) * CP_RX_RING_SIZE);
1152         memset(cp->tx_skb, 0, sizeof(struct sk_buff *) * CP_TX_RING_SIZE);
1153 }
1154
1155 static void cp_free_rings (struct cp_private *cp)
1156 {
1157         cp_clean_rings(cp);
1158         dma_free_coherent(&cp->pdev->dev, CP_RING_BYTES, cp->rx_ring,
1159                           cp->ring_dma);
1160         cp->rx_ring = NULL;
1161         cp->tx_ring = NULL;
1162 }
1163
1164 static int cp_open (struct net_device *dev)
1165 {
1166         struct cp_private *cp = netdev_priv(dev);
1167         int rc;
1168
1169         if (netif_msg_ifup(cp))
1170                 printk(KERN_DEBUG "%s: enabling interface\n", dev->name);
1171
1172         rc = cp_alloc_rings(cp);
1173         if (rc)
1174                 return rc;
1175
1176         napi_enable(&cp->napi);
1177
1178         cp_init_hw(cp);
1179
1180         rc = request_irq(dev->irq, cp_interrupt, IRQF_SHARED, dev->name, dev);
1181         if (rc)
1182                 goto err_out_hw;
1183
1184         netif_carrier_off(dev);
1185         mii_check_media(&cp->mii_if, netif_msg_link(cp), true);
1186         netif_start_queue(dev);
1187
1188         return 0;
1189
1190 err_out_hw:
1191         napi_disable(&cp->napi);
1192         cp_stop_hw(cp);
1193         cp_free_rings(cp);
1194         return rc;
1195 }
1196
1197 static int cp_close (struct net_device *dev)
1198 {
1199         struct cp_private *cp = netdev_priv(dev);
1200         unsigned long flags;
1201
1202         napi_disable(&cp->napi);
1203
1204         if (netif_msg_ifdown(cp))
1205                 printk(KERN_DEBUG "%s: disabling interface\n", dev->name);
1206
1207         spin_lock_irqsave(&cp->lock, flags);
1208
1209         netif_stop_queue(dev);
1210         netif_carrier_off(dev);
1211
1212         cp_stop_hw(cp);
1213
1214         spin_unlock_irqrestore(&cp->lock, flags);
1215
1216         free_irq(dev->irq, dev);
1217
1218         cp_free_rings(cp);
1219         return 0;
1220 }
1221
1222 static void cp_tx_timeout(struct net_device *dev)
1223 {
1224         struct cp_private *cp = netdev_priv(dev);
1225         unsigned long flags;
1226         int rc;
1227
1228         printk(KERN_WARNING "%s: Transmit timeout, status %2x %4x %4x %4x\n",
1229                dev->name, cpr8(Cmd), cpr16(CpCmd),
1230                cpr16(IntrStatus), cpr16(IntrMask));
1231
1232         spin_lock_irqsave(&cp->lock, flags);
1233
1234         cp_stop_hw(cp);
1235         cp_clean_rings(cp);
1236         rc = cp_init_rings(cp);
1237         cp_start_hw(cp);
1238
1239         netif_wake_queue(dev);
1240
1241         spin_unlock_irqrestore(&cp->lock, flags);
1242
1243         return;
1244 }
1245
1246 #ifdef BROKEN
1247 static int cp_change_mtu(struct net_device *dev, int new_mtu)
1248 {
1249         struct cp_private *cp = netdev_priv(dev);
1250         int rc;
1251         unsigned long flags;
1252
1253         /* check for invalid MTU, according to hardware limits */
1254         if (new_mtu < CP_MIN_MTU || new_mtu > CP_MAX_MTU)
1255                 return -EINVAL;
1256
1257         /* if network interface not up, no need for complexity */
1258         if (!netif_running(dev)) {
1259                 dev->mtu = new_mtu;
1260                 cp_set_rxbufsize(cp);   /* set new rx buf size */
1261                 return 0;
1262         }
1263
1264         spin_lock_irqsave(&cp->lock, flags);
1265
1266         cp_stop_hw(cp);                 /* stop h/w and free rings */
1267         cp_clean_rings(cp);
1268
1269         dev->mtu = new_mtu;
1270         cp_set_rxbufsize(cp);           /* set new rx buf size */
1271
1272         rc = cp_init_rings(cp);         /* realloc and restart h/w */
1273         cp_start_hw(cp);
1274
1275         spin_unlock_irqrestore(&cp->lock, flags);
1276
1277         return rc;
1278 }
1279 #endif /* BROKEN */
1280
1281 static const char mii_2_8139_map[8] = {
1282         BasicModeCtrl,
1283         BasicModeStatus,
1284         0,
1285         0,
1286         NWayAdvert,
1287         NWayLPAR,
1288         NWayExpansion,
1289         0
1290 };
1291
1292 static int mdio_read(struct net_device *dev, int phy_id, int location)
1293 {
1294         struct cp_private *cp = netdev_priv(dev);
1295
1296         return location < 8 && mii_2_8139_map[location] ?
1297                readw(cp->regs + mii_2_8139_map[location]) : 0;
1298 }
1299
1300
1301 static void mdio_write(struct net_device *dev, int phy_id, int location,
1302                        int value)
1303 {
1304         struct cp_private *cp = netdev_priv(dev);
1305
1306         if (location == 0) {
1307                 cpw8(Cfg9346, Cfg9346_Unlock);
1308                 cpw16(BasicModeCtrl, value);
1309                 cpw8(Cfg9346, Cfg9346_Lock);
1310         } else if (location < 8 && mii_2_8139_map[location])
1311                 cpw16(mii_2_8139_map[location], value);
1312 }
1313
1314 /* Set the ethtool Wake-on-LAN settings */
1315 static int netdev_set_wol (struct cp_private *cp,
1316                            const struct ethtool_wolinfo *wol)
1317 {
1318         u8 options;
1319
1320         options = cpr8 (Config3) & ~(LinkUp | MagicPacket);
1321         /* If WOL is being disabled, no need for complexity */
1322         if (wol->wolopts) {
1323                 if (wol->wolopts & WAKE_PHY)    options |= LinkUp;
1324                 if (wol->wolopts & WAKE_MAGIC)  options |= MagicPacket;
1325         }
1326
1327         cpw8 (Cfg9346, Cfg9346_Unlock);
1328         cpw8 (Config3, options);
1329         cpw8 (Cfg9346, Cfg9346_Lock);
1330
1331         options = 0; /* Paranoia setting */
1332         options = cpr8 (Config5) & ~(UWF | MWF | BWF);
1333         /* If WOL is being disabled, no need for complexity */
1334         if (wol->wolopts) {
1335                 if (wol->wolopts & WAKE_UCAST)  options |= UWF;
1336                 if (wol->wolopts & WAKE_BCAST)  options |= BWF;
1337                 if (wol->wolopts & WAKE_MCAST)  options |= MWF;
1338         }
1339
1340         cpw8 (Config5, options);
1341
1342         cp->wol_enabled = (wol->wolopts) ? 1 : 0;
1343
1344         return 0;
1345 }
1346
1347 /* Get the ethtool Wake-on-LAN settings */
1348 static void netdev_get_wol (struct cp_private *cp,
1349                      struct ethtool_wolinfo *wol)
1350 {
1351         u8 options;
1352
1353         wol->wolopts   = 0; /* Start from scratch */
1354         wol->supported = WAKE_PHY   | WAKE_BCAST | WAKE_MAGIC |
1355                          WAKE_MCAST | WAKE_UCAST;
1356         /* We don't need to go on if WOL is disabled */
1357         if (!cp->wol_enabled) return;
1358
1359         options        = cpr8 (Config3);
1360         if (options & LinkUp)        wol->wolopts |= WAKE_PHY;
1361         if (options & MagicPacket)   wol->wolopts |= WAKE_MAGIC;
1362
1363         options        = 0; /* Paranoia setting */
1364         options        = cpr8 (Config5);
1365         if (options & UWF)           wol->wolopts |= WAKE_UCAST;
1366         if (options & BWF)           wol->wolopts |= WAKE_BCAST;
1367         if (options & MWF)           wol->wolopts |= WAKE_MCAST;
1368 }
1369
1370 static void cp_get_drvinfo (struct net_device *dev, struct ethtool_drvinfo *info)
1371 {
1372         struct cp_private *cp = netdev_priv(dev);
1373
1374         strcpy (info->driver, DRV_NAME);
1375         strcpy (info->version, DRV_VERSION);
1376         strcpy (info->bus_info, pci_name(cp->pdev));
1377 }
1378
1379 static int cp_get_regs_len(struct net_device *dev)
1380 {
1381         return CP_REGS_SIZE;
1382 }
1383
1384 static int cp_get_sset_count (struct net_device *dev, int sset)
1385 {
1386         switch (sset) {
1387         case ETH_SS_STATS:
1388                 return CP_NUM_STATS;
1389         default:
1390                 return -EOPNOTSUPP;
1391         }
1392 }
1393
1394 static int cp_get_settings(struct net_device *dev, struct ethtool_cmd *cmd)
1395 {
1396         struct cp_private *cp = netdev_priv(dev);
1397         int rc;
1398         unsigned long flags;
1399
1400         spin_lock_irqsave(&cp->lock, flags);
1401         rc = mii_ethtool_gset(&cp->mii_if, cmd);
1402         spin_unlock_irqrestore(&cp->lock, flags);
1403
1404         return rc;
1405 }
1406
1407 static int cp_set_settings(struct net_device *dev, struct ethtool_cmd *cmd)
1408 {
1409         struct cp_private *cp = netdev_priv(dev);
1410         int rc;
1411         unsigned long flags;
1412
1413         spin_lock_irqsave(&cp->lock, flags);
1414         rc = mii_ethtool_sset(&cp->mii_if, cmd);
1415         spin_unlock_irqrestore(&cp->lock, flags);
1416
1417         return rc;
1418 }
1419
1420 static int cp_nway_reset(struct net_device *dev)
1421 {
1422         struct cp_private *cp = netdev_priv(dev);
1423         return mii_nway_restart(&cp->mii_if);
1424 }
1425
1426 static u32 cp_get_msglevel(struct net_device *dev)
1427 {
1428         struct cp_private *cp = netdev_priv(dev);
1429         return cp->msg_enable;
1430 }
1431
1432 static void cp_set_msglevel(struct net_device *dev, u32 value)
1433 {
1434         struct cp_private *cp = netdev_priv(dev);
1435         cp->msg_enable = value;
1436 }
1437
1438 static u32 cp_get_rx_csum(struct net_device *dev)
1439 {
1440         struct cp_private *cp = netdev_priv(dev);
1441         return (cpr16(CpCmd) & RxChkSum) ? 1 : 0;
1442 }
1443
1444 static int cp_set_rx_csum(struct net_device *dev, u32 data)
1445 {
1446         struct cp_private *cp = netdev_priv(dev);
1447         u16 cmd = cp->cpcmd, newcmd;
1448
1449         newcmd = cmd;
1450
1451         if (data)
1452                 newcmd |= RxChkSum;
1453         else
1454                 newcmd &= ~RxChkSum;
1455
1456         if (newcmd != cmd) {
1457                 unsigned long flags;
1458
1459                 spin_lock_irqsave(&cp->lock, flags);
1460                 cp->cpcmd = newcmd;
1461                 cpw16_f(CpCmd, newcmd);
1462                 spin_unlock_irqrestore(&cp->lock, flags);
1463         }
1464
1465         return 0;
1466 }
1467
1468 static void cp_get_regs(struct net_device *dev, struct ethtool_regs *regs,
1469                         void *p)
1470 {
1471         struct cp_private *cp = netdev_priv(dev);
1472         unsigned long flags;
1473
1474         if (regs->len < CP_REGS_SIZE)
1475                 return /* -EINVAL */;
1476
1477         regs->version = CP_REGS_VER;
1478
1479         spin_lock_irqsave(&cp->lock, flags);
1480         memcpy_fromio(p, cp->regs, CP_REGS_SIZE);
1481         spin_unlock_irqrestore(&cp->lock, flags);
1482 }
1483
1484 static void cp_get_wol (struct net_device *dev, struct ethtool_wolinfo *wol)
1485 {
1486         struct cp_private *cp = netdev_priv(dev);
1487         unsigned long flags;
1488
1489         spin_lock_irqsave (&cp->lock, flags);
1490         netdev_get_wol (cp, wol);
1491         spin_unlock_irqrestore (&cp->lock, flags);
1492 }
1493
1494 static int cp_set_wol (struct net_device *dev, struct ethtool_wolinfo *wol)
1495 {
1496         struct cp_private *cp = netdev_priv(dev);
1497         unsigned long flags;
1498         int rc;
1499
1500         spin_lock_irqsave (&cp->lock, flags);
1501         rc = netdev_set_wol (cp, wol);
1502         spin_unlock_irqrestore (&cp->lock, flags);
1503
1504         return rc;
1505 }
1506
1507 static void cp_get_strings (struct net_device *dev, u32 stringset, u8 *buf)
1508 {
1509         switch (stringset) {
1510         case ETH_SS_STATS:
1511                 memcpy(buf, &ethtool_stats_keys, sizeof(ethtool_stats_keys));
1512                 break;
1513         default:
1514                 BUG();
1515                 break;
1516         }
1517 }
1518
1519 static void cp_get_ethtool_stats (struct net_device *dev,
1520                                   struct ethtool_stats *estats, u64 *tmp_stats)
1521 {
1522         struct cp_private *cp = netdev_priv(dev);
1523         struct cp_dma_stats *nic_stats;
1524         dma_addr_t dma;
1525         int i;
1526
1527         nic_stats = dma_alloc_coherent(&cp->pdev->dev, sizeof(*nic_stats),
1528                                        &dma, GFP_KERNEL);
1529         if (!nic_stats)
1530                 return;
1531
1532         /* begin NIC statistics dump */
1533         cpw32(StatsAddr + 4, (u64)dma >> 32);
1534         cpw32(StatsAddr, ((u64)dma & DMA_32BIT_MASK) | DumpStats);
1535         cpr32(StatsAddr);
1536
1537         for (i = 0; i < 1000; i++) {
1538                 if ((cpr32(StatsAddr) & DumpStats) == 0)
1539                         break;
1540                 udelay(10);
1541         }
1542         cpw32(StatsAddr, 0);
1543         cpw32(StatsAddr + 4, 0);
1544         cpr32(StatsAddr);
1545
1546         i = 0;
1547         tmp_stats[i++] = le64_to_cpu(nic_stats->tx_ok);
1548         tmp_stats[i++] = le64_to_cpu(nic_stats->rx_ok);
1549         tmp_stats[i++] = le64_to_cpu(nic_stats->tx_err);
1550         tmp_stats[i++] = le32_to_cpu(nic_stats->rx_err);
1551         tmp_stats[i++] = le16_to_cpu(nic_stats->rx_fifo);
1552         tmp_stats[i++] = le16_to_cpu(nic_stats->frame_align);
1553         tmp_stats[i++] = le32_to_cpu(nic_stats->tx_ok_1col);
1554         tmp_stats[i++] = le32_to_cpu(nic_stats->tx_ok_mcol);
1555         tmp_stats[i++] = le64_to_cpu(nic_stats->rx_ok_phys);
1556         tmp_stats[i++] = le64_to_cpu(nic_stats->rx_ok_bcast);
1557         tmp_stats[i++] = le32_to_cpu(nic_stats->rx_ok_mcast);
1558         tmp_stats[i++] = le16_to_cpu(nic_stats->tx_abort);
1559         tmp_stats[i++] = le16_to_cpu(nic_stats->tx_underrun);
1560         tmp_stats[i++] = cp->cp_stats.rx_frags;
1561         BUG_ON(i != CP_NUM_STATS);
1562
1563         dma_free_coherent(&cp->pdev->dev, sizeof(*nic_stats), nic_stats, dma);
1564 }
1565
1566 static const struct ethtool_ops cp_ethtool_ops = {
1567         .get_drvinfo            = cp_get_drvinfo,
1568         .get_regs_len           = cp_get_regs_len,
1569         .get_sset_count         = cp_get_sset_count,
1570         .get_settings           = cp_get_settings,
1571         .set_settings           = cp_set_settings,
1572         .nway_reset             = cp_nway_reset,
1573         .get_link               = ethtool_op_get_link,
1574         .get_msglevel           = cp_get_msglevel,
1575         .set_msglevel           = cp_set_msglevel,
1576         .get_rx_csum            = cp_get_rx_csum,
1577         .set_rx_csum            = cp_set_rx_csum,
1578         .set_tx_csum            = ethtool_op_set_tx_csum, /* local! */
1579         .set_sg                 = ethtool_op_set_sg,
1580         .set_tso                = ethtool_op_set_tso,
1581         .get_regs               = cp_get_regs,
1582         .get_wol                = cp_get_wol,
1583         .set_wol                = cp_set_wol,
1584         .get_strings            = cp_get_strings,
1585         .get_ethtool_stats      = cp_get_ethtool_stats,
1586         .get_eeprom_len         = cp_get_eeprom_len,
1587         .get_eeprom             = cp_get_eeprom,
1588         .set_eeprom             = cp_set_eeprom,
1589 };
1590
1591 static int cp_ioctl (struct net_device *dev, struct ifreq *rq, int cmd)
1592 {
1593         struct cp_private *cp = netdev_priv(dev);
1594         int rc;
1595         unsigned long flags;
1596
1597         if (!netif_running(dev))
1598                 return -EINVAL;
1599
1600         spin_lock_irqsave(&cp->lock, flags);
1601         rc = generic_mii_ioctl(&cp->mii_if, if_mii(rq), cmd, NULL);
1602         spin_unlock_irqrestore(&cp->lock, flags);
1603         return rc;
1604 }
1605
1606 /* Serial EEPROM section. */
1607
1608 /*  EEPROM_Ctrl bits. */
1609 #define EE_SHIFT_CLK    0x04    /* EEPROM shift clock. */
1610 #define EE_CS                   0x08    /* EEPROM chip select. */
1611 #define EE_DATA_WRITE   0x02    /* EEPROM chip data in. */
1612 #define EE_WRITE_0              0x00
1613 #define EE_WRITE_1              0x02
1614 #define EE_DATA_READ    0x01    /* EEPROM chip data out. */
1615 #define EE_ENB                  (0x80 | EE_CS)
1616
1617 /* Delay between EEPROM clock transitions.
1618    No extra delay is needed with 33Mhz PCI, but 66Mhz may change this.
1619  */
1620
1621 #define eeprom_delay()  readl(ee_addr)
1622
1623 /* The EEPROM commands include the alway-set leading bit. */
1624 #define EE_EXTEND_CMD   (4)
1625 #define EE_WRITE_CMD    (5)
1626 #define EE_READ_CMD             (6)
1627 #define EE_ERASE_CMD    (7)
1628
1629 #define EE_EWDS_ADDR    (0)
1630 #define EE_WRAL_ADDR    (1)
1631 #define EE_ERAL_ADDR    (2)
1632 #define EE_EWEN_ADDR    (3)
1633
1634 #define CP_EEPROM_MAGIC PCI_DEVICE_ID_REALTEK_8139
1635
1636 static void eeprom_cmd_start(void __iomem *ee_addr)
1637 {
1638         writeb (EE_ENB & ~EE_CS, ee_addr);
1639         writeb (EE_ENB, ee_addr);
1640         eeprom_delay ();
1641 }
1642
1643 static void eeprom_cmd(void __iomem *ee_addr, int cmd, int cmd_len)
1644 {
1645         int i;
1646
1647         /* Shift the command bits out. */
1648         for (i = cmd_len - 1; i >= 0; i--) {
1649                 int dataval = (cmd & (1 << i)) ? EE_DATA_WRITE : 0;
1650                 writeb (EE_ENB | dataval, ee_addr);
1651                 eeprom_delay ();
1652                 writeb (EE_ENB | dataval | EE_SHIFT_CLK, ee_addr);
1653                 eeprom_delay ();
1654         }
1655         writeb (EE_ENB, ee_addr);
1656         eeprom_delay ();
1657 }
1658
1659 static void eeprom_cmd_end(void __iomem *ee_addr)
1660 {
1661         writeb (~EE_CS, ee_addr);
1662         eeprom_delay ();
1663 }
1664
1665 static void eeprom_extend_cmd(void __iomem *ee_addr, int extend_cmd,
1666                               int addr_len)
1667 {
1668         int cmd = (EE_EXTEND_CMD << addr_len) | (extend_cmd << (addr_len - 2));
1669
1670         eeprom_cmd_start(ee_addr);
1671         eeprom_cmd(ee_addr, cmd, 3 + addr_len);
1672         eeprom_cmd_end(ee_addr);
1673 }
1674
1675 static u16 read_eeprom (void __iomem *ioaddr, int location, int addr_len)
1676 {
1677         int i;
1678         u16 retval = 0;
1679         void __iomem *ee_addr = ioaddr + Cfg9346;
1680         int read_cmd = location | (EE_READ_CMD << addr_len);
1681
1682         eeprom_cmd_start(ee_addr);
1683         eeprom_cmd(ee_addr, read_cmd, 3 + addr_len);
1684
1685         for (i = 16; i > 0; i--) {
1686                 writeb (EE_ENB | EE_SHIFT_CLK, ee_addr);
1687                 eeprom_delay ();
1688                 retval =
1689                     (retval << 1) | ((readb (ee_addr) & EE_DATA_READ) ? 1 :
1690                                      0);
1691                 writeb (EE_ENB, ee_addr);
1692                 eeprom_delay ();
1693         }
1694
1695         eeprom_cmd_end(ee_addr);
1696
1697         return retval;
1698 }
1699
1700 static void write_eeprom(void __iomem *ioaddr, int location, u16 val,
1701                          int addr_len)
1702 {
1703         int i;
1704         void __iomem *ee_addr = ioaddr + Cfg9346;
1705         int write_cmd = location | (EE_WRITE_CMD << addr_len);
1706
1707         eeprom_extend_cmd(ee_addr, EE_EWEN_ADDR, addr_len);
1708
1709         eeprom_cmd_start(ee_addr);
1710         eeprom_cmd(ee_addr, write_cmd, 3 + addr_len);
1711         eeprom_cmd(ee_addr, val, 16);
1712         eeprom_cmd_end(ee_addr);
1713
1714         eeprom_cmd_start(ee_addr);
1715         for (i = 0; i < 20000; i++)
1716                 if (readb(ee_addr) & EE_DATA_READ)
1717                         break;
1718         eeprom_cmd_end(ee_addr);
1719
1720         eeprom_extend_cmd(ee_addr, EE_EWDS_ADDR, addr_len);
1721 }
1722
1723 static int cp_get_eeprom_len(struct net_device *dev)
1724 {
1725         struct cp_private *cp = netdev_priv(dev);
1726         int size;
1727
1728         spin_lock_irq(&cp->lock);
1729         size = read_eeprom(cp->regs, 0, 8) == 0x8129 ? 256 : 128;
1730         spin_unlock_irq(&cp->lock);
1731
1732         return size;
1733 }
1734
1735 static int cp_get_eeprom(struct net_device *dev,
1736                          struct ethtool_eeprom *eeprom, u8 *data)
1737 {
1738         struct cp_private *cp = netdev_priv(dev);
1739         unsigned int addr_len;
1740         u16 val;
1741         u32 offset = eeprom->offset >> 1;
1742         u32 len = eeprom->len;
1743         u32 i = 0;
1744
1745         eeprom->magic = CP_EEPROM_MAGIC;
1746
1747         spin_lock_irq(&cp->lock);
1748
1749         addr_len = read_eeprom(cp->regs, 0, 8) == 0x8129 ? 8 : 6;
1750
1751         if (eeprom->offset & 1) {
1752                 val = read_eeprom(cp->regs, offset, addr_len);
1753                 data[i++] = (u8)(val >> 8);
1754                 offset++;
1755         }
1756
1757         while (i < len - 1) {
1758                 val = read_eeprom(cp->regs, offset, addr_len);
1759                 data[i++] = (u8)val;
1760                 data[i++] = (u8)(val >> 8);
1761                 offset++;
1762         }
1763
1764         if (i < len) {
1765                 val = read_eeprom(cp->regs, offset, addr_len);
1766                 data[i] = (u8)val;
1767         }
1768
1769         spin_unlock_irq(&cp->lock);
1770         return 0;
1771 }
1772
1773 static int cp_set_eeprom(struct net_device *dev,
1774                          struct ethtool_eeprom *eeprom, u8 *data)
1775 {
1776         struct cp_private *cp = netdev_priv(dev);
1777         unsigned int addr_len;
1778         u16 val;
1779         u32 offset = eeprom->offset >> 1;
1780         u32 len = eeprom->len;
1781         u32 i = 0;
1782
1783         if (eeprom->magic != CP_EEPROM_MAGIC)
1784                 return -EINVAL;
1785
1786         spin_lock_irq(&cp->lock);
1787
1788         addr_len = read_eeprom(cp->regs, 0, 8) == 0x8129 ? 8 : 6;
1789
1790         if (eeprom->offset & 1) {
1791                 val = read_eeprom(cp->regs, offset, addr_len) & 0xff;
1792                 val |= (u16)data[i++] << 8;
1793                 write_eeprom(cp->regs, offset, val, addr_len);
1794                 offset++;
1795         }
1796
1797         while (i < len - 1) {
1798                 val = (u16)data[i++];
1799                 val |= (u16)data[i++] << 8;
1800                 write_eeprom(cp->regs, offset, val, addr_len);
1801                 offset++;
1802         }
1803
1804         if (i < len) {
1805                 val = read_eeprom(cp->regs, offset, addr_len) & 0xff00;
1806                 val |= (u16)data[i];
1807                 write_eeprom(cp->regs, offset, val, addr_len);
1808         }
1809
1810         spin_unlock_irq(&cp->lock);
1811         return 0;
1812 }
1813
1814 /* Put the board into D3cold state and wait for WakeUp signal */
1815 static void cp_set_d3_state (struct cp_private *cp)
1816 {
1817         pci_enable_wake (cp->pdev, 0, 1); /* Enable PME# generation */
1818         pci_set_power_state (cp->pdev, PCI_D3hot);
1819 }
1820
1821 static int cp_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
1822 {
1823         struct net_device *dev;
1824         struct cp_private *cp;
1825         int rc;
1826         void __iomem *regs;
1827         resource_size_t pciaddr;
1828         unsigned int addr_len, i, pci_using_dac;
1829         DECLARE_MAC_BUF(mac);
1830
1831 #ifndef MODULE
1832         static int version_printed;
1833         if (version_printed++ == 0)
1834                 printk("%s", version);
1835 #endif
1836
1837         if (pdev->vendor == PCI_VENDOR_ID_REALTEK &&
1838             pdev->device == PCI_DEVICE_ID_REALTEK_8139 && pdev->revision < 0x20) {
1839                 dev_info(&pdev->dev,
1840                            "This (id %04x:%04x rev %02x) is not an 8139C+ compatible chip, use 8139too\n",
1841                            pdev->vendor, pdev->device, pdev->revision);
1842                 return -ENODEV;
1843         }
1844
1845         dev = alloc_etherdev(sizeof(struct cp_private));
1846         if (!dev)
1847                 return -ENOMEM;
1848         SET_NETDEV_DEV(dev, &pdev->dev);
1849
1850         cp = netdev_priv(dev);
1851         cp->pdev = pdev;
1852         cp->dev = dev;
1853         cp->msg_enable = (debug < 0 ? CP_DEF_MSG_ENABLE : debug);
1854         spin_lock_init (&cp->lock);
1855         cp->mii_if.dev = dev;
1856         cp->mii_if.mdio_read = mdio_read;
1857         cp->mii_if.mdio_write = mdio_write;
1858         cp->mii_if.phy_id = CP_INTERNAL_PHY;
1859         cp->mii_if.phy_id_mask = 0x1f;
1860         cp->mii_if.reg_num_mask = 0x1f;
1861         cp_set_rxbufsize(cp);
1862
1863         rc = pci_enable_device(pdev);
1864         if (rc)
1865                 goto err_out_free;
1866
1867         rc = pci_set_mwi(pdev);
1868         if (rc)
1869                 goto err_out_disable;
1870
1871         rc = pci_request_regions(pdev, DRV_NAME);
1872         if (rc)
1873                 goto err_out_mwi;
1874
1875         pciaddr = pci_resource_start(pdev, 1);
1876         if (!pciaddr) {
1877                 rc = -EIO;
1878                 dev_err(&pdev->dev, "no MMIO resource\n");
1879                 goto err_out_res;
1880         }
1881         if (pci_resource_len(pdev, 1) < CP_REGS_SIZE) {
1882                 rc = -EIO;
1883                 dev_err(&pdev->dev, "MMIO resource (%llx) too small\n",
1884                        (unsigned long long)pci_resource_len(pdev, 1));
1885                 goto err_out_res;
1886         }
1887
1888         /* Configure DMA attributes. */
1889         if ((sizeof(dma_addr_t) > 4) &&
1890             !pci_set_consistent_dma_mask(pdev, DMA_64BIT_MASK) &&
1891             !pci_set_dma_mask(pdev, DMA_64BIT_MASK)) {
1892                 pci_using_dac = 1;
1893         } else {
1894                 pci_using_dac = 0;
1895
1896                 rc = pci_set_dma_mask(pdev, DMA_32BIT_MASK);
1897                 if (rc) {
1898                         dev_err(&pdev->dev,
1899                                    "No usable DMA configuration, aborting.\n");
1900                         goto err_out_res;
1901                 }
1902                 rc = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
1903                 if (rc) {
1904                         dev_err(&pdev->dev,
1905                                    "No usable consistent DMA configuration, "
1906                                    "aborting.\n");
1907                         goto err_out_res;
1908                 }
1909         }
1910
1911         cp->cpcmd = (pci_using_dac ? PCIDAC : 0) |
1912                     PCIMulRW | RxChkSum | CpRxOn | CpTxOn;
1913
1914         regs = ioremap(pciaddr, CP_REGS_SIZE);
1915         if (!regs) {
1916                 rc = -EIO;
1917                 dev_err(&pdev->dev, "Cannot map PCI MMIO (%Lx@%Lx)\n",
1918                        (unsigned long long)pci_resource_len(pdev, 1),
1919                        (unsigned long long)pciaddr);
1920                 goto err_out_res;
1921         }
1922         dev->base_addr = (unsigned long) regs;
1923         cp->regs = regs;
1924
1925         cp_stop_hw(cp);
1926
1927         /* read MAC address from EEPROM */
1928         addr_len = read_eeprom (regs, 0, 8) == 0x8129 ? 8 : 6;
1929         for (i = 0; i < 3; i++)
1930                 ((__le16 *) (dev->dev_addr))[i] =
1931                     cpu_to_le16(read_eeprom (regs, i + 7, addr_len));
1932         memcpy(dev->perm_addr, dev->dev_addr, dev->addr_len);
1933
1934         dev->open = cp_open;
1935         dev->stop = cp_close;
1936         dev->set_multicast_list = cp_set_rx_mode;
1937         dev->hard_start_xmit = cp_start_xmit;
1938         dev->get_stats = cp_get_stats;
1939         dev->do_ioctl = cp_ioctl;
1940 #ifdef CONFIG_NET_POLL_CONTROLLER
1941         dev->poll_controller = cp_poll_controller;
1942 #endif
1943         netif_napi_add(dev, &cp->napi, cp_rx_poll, 16);
1944 #ifdef BROKEN
1945         dev->change_mtu = cp_change_mtu;
1946 #endif
1947         dev->ethtool_ops = &cp_ethtool_ops;
1948         dev->tx_timeout = cp_tx_timeout;
1949         dev->watchdog_timeo = TX_TIMEOUT;
1950
1951 #if CP_VLAN_TAG_USED
1952         dev->features |= NETIF_F_HW_VLAN_TX | NETIF_F_HW_VLAN_RX;
1953         dev->vlan_rx_register = cp_vlan_rx_register;
1954 #endif
1955
1956         if (pci_using_dac)
1957                 dev->features |= NETIF_F_HIGHDMA;
1958
1959 #if 0 /* disabled by default until verified */
1960         dev->features |= NETIF_F_TSO;
1961 #endif
1962
1963         dev->irq = pdev->irq;
1964
1965         rc = register_netdev(dev);
1966         if (rc)
1967                 goto err_out_iomap;
1968
1969         printk (KERN_INFO "%s: RTL-8139C+ at 0x%lx, "
1970                 "%s, IRQ %d\n",
1971                 dev->name,
1972                 dev->base_addr,
1973                 print_mac(mac, dev->dev_addr),
1974                 dev->irq);
1975
1976         pci_set_drvdata(pdev, dev);
1977
1978         /* enable busmastering and memory-write-invalidate */
1979         pci_set_master(pdev);
1980
1981         if (cp->wol_enabled)
1982                 cp_set_d3_state (cp);
1983
1984         return 0;
1985
1986 err_out_iomap:
1987         iounmap(regs);
1988 err_out_res:
1989         pci_release_regions(pdev);
1990 err_out_mwi:
1991         pci_clear_mwi(pdev);
1992 err_out_disable:
1993         pci_disable_device(pdev);
1994 err_out_free:
1995         free_netdev(dev);
1996         return rc;
1997 }
1998
1999 static void cp_remove_one (struct pci_dev *pdev)
2000 {
2001         struct net_device *dev = pci_get_drvdata(pdev);
2002         struct cp_private *cp = netdev_priv(dev);
2003
2004         unregister_netdev(dev);
2005         iounmap(cp->regs);
2006         if (cp->wol_enabled)
2007                 pci_set_power_state (pdev, PCI_D0);
2008         pci_release_regions(pdev);
2009         pci_clear_mwi(pdev);
2010         pci_disable_device(pdev);
2011         pci_set_drvdata(pdev, NULL);
2012         free_netdev(dev);
2013 }
2014
2015 #ifdef CONFIG_PM
2016 static int cp_suspend (struct pci_dev *pdev, pm_message_t state)
2017 {
2018         struct net_device *dev = pci_get_drvdata(pdev);
2019         struct cp_private *cp = netdev_priv(dev);
2020         unsigned long flags;
2021
2022         if (!netif_running(dev))
2023                 return 0;
2024
2025         netif_device_detach (dev);
2026         netif_stop_queue (dev);
2027
2028         spin_lock_irqsave (&cp->lock, flags);
2029
2030         /* Disable Rx and Tx */
2031         cpw16 (IntrMask, 0);
2032         cpw8  (Cmd, cpr8 (Cmd) & (~RxOn | ~TxOn));
2033
2034         spin_unlock_irqrestore (&cp->lock, flags);
2035
2036         pci_save_state(pdev);
2037         pci_enable_wake(pdev, pci_choose_state(pdev, state), cp->wol_enabled);
2038         pci_set_power_state(pdev, pci_choose_state(pdev, state));
2039
2040         return 0;
2041 }
2042
2043 static int cp_resume (struct pci_dev *pdev)
2044 {
2045         struct net_device *dev = pci_get_drvdata (pdev);
2046         struct cp_private *cp = netdev_priv(dev);
2047         unsigned long flags;
2048
2049         if (!netif_running(dev))
2050                 return 0;
2051
2052         netif_device_attach (dev);
2053
2054         pci_set_power_state(pdev, PCI_D0);
2055         pci_restore_state(pdev);
2056         pci_enable_wake(pdev, PCI_D0, 0);
2057
2058         /* FIXME: sh*t may happen if the Rx ring buffer is depleted */
2059         cp_init_rings_index (cp);
2060         cp_init_hw (cp);
2061         netif_start_queue (dev);
2062
2063         spin_lock_irqsave (&cp->lock, flags);
2064
2065         mii_check_media(&cp->mii_if, netif_msg_link(cp), false);
2066
2067         spin_unlock_irqrestore (&cp->lock, flags);
2068
2069         return 0;
2070 }
2071 #endif /* CONFIG_PM */
2072
2073 static struct pci_driver cp_driver = {
2074         .name         = DRV_NAME,
2075         .id_table     = cp_pci_tbl,
2076         .probe        = cp_init_one,
2077         .remove       = cp_remove_one,
2078 #ifdef CONFIG_PM
2079         .resume       = cp_resume,
2080         .suspend      = cp_suspend,
2081 #endif
2082 };
2083
2084 static int __init cp_init (void)
2085 {
2086 #ifdef MODULE
2087         printk("%s", version);
2088 #endif
2089         return pci_register_driver(&cp_driver);
2090 }
2091
2092 static void __exit cp_exit (void)
2093 {
2094         pci_unregister_driver (&cp_driver);
2095 }
2096
2097 module_init(cp_init);
2098 module_exit(cp_exit);