Merge branch 'for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git/mszeredi...
[linux-2.6] / arch / arm / plat-omap / include / mach / io.h
1 /*
2  * arch/arm/plat-omap/include/mach/io.h
3  *
4  * IO definitions for TI OMAP processors and boards
5  *
6  * Copied from arch/arm/mach-sa1100/include/mach/io.h
7  * Copyright (C) 1997-1999 Russell King
8  *
9  * This program is free software; you can redistribute it and/or modify it
10  * under the terms of the GNU General Public License as published by the
11  * Free Software Foundation; either version 2 of the License, or (at your
12  * option) any later version.
13  *
14  * THIS SOFTWARE IS PROVIDED ``AS IS'' AND ANY EXPRESS OR IMPLIED
15  * WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
16  * MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED. IN
17  * NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
18  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
19  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF
20  * USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
21  * ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
22  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
23  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
24  *
25  * You should have received a copy of the GNU General Public License along
26  * with this program; if not, write to the Free Software Foundation, Inc.,
27  * 675 Mass Ave, Cambridge, MA 02139, USA.
28  *
29  * Modifications:
30  *  06-12-1997  RMK     Created.
31  *  07-04-1999  RMK     Major cleanup
32  */
33
34 #ifndef __ASM_ARM_ARCH_IO_H
35 #define __ASM_ARM_ARCH_IO_H
36
37 #include <mach/hardware.h>
38
39 #define IO_SPACE_LIMIT 0xffffffff
40
41 /*
42  * We don't actually have real ISA nor PCI buses, but there is so many
43  * drivers out there that might just work if we fake them...
44  */
45 #define __io(a)                 ((void __iomem *)(PCIO_BASE + (a)))
46 #define __mem_pci(a)            (a)
47
48 /*
49  * ----------------------------------------------------------------------------
50  * I/O mapping
51  * ----------------------------------------------------------------------------
52  */
53
54 #define PCIO_BASE       0
55
56 #if defined(CONFIG_ARCH_OMAP1)
57
58 #define IO_PHYS                 0xFFFB0000
59 #define IO_OFFSET               0x01000000      /* Virtual IO = 0xfefb0000 */
60 #define IO_SIZE                 0x40000
61 #define IO_VIRT                 (IO_PHYS - IO_OFFSET)
62 #define __IO_ADDRESS(pa)        ((pa) - IO_OFFSET)
63 #define __OMAP1_IO_ADDRESS(pa)  ((pa) - IO_OFFSET)
64 #define io_v2p(va)              ((va) + IO_OFFSET)
65
66 #elif defined(CONFIG_ARCH_OMAP2)
67
68 /* We map both L3 and L4 on OMAP2 */
69 #define L3_24XX_PHYS    L3_24XX_BASE    /* 0x68000000 */
70 #define L3_24XX_VIRT    0xf8000000
71 #define L3_24XX_SIZE    SZ_1M           /* 44kB of 128MB used, want 1MB sect */
72 #define L4_24XX_PHYS    L4_24XX_BASE    /* 0x48000000 */
73 #define L4_24XX_VIRT    0xd8000000
74 #define L4_24XX_SIZE    SZ_1M           /* 1MB of 128MB used, want 1MB sect */
75
76 #define L4_WK_243X_PHYS         L4_WK_243X_BASE         /* 0x49000000 */
77 #define L4_WK_243X_VIRT         0xd9000000
78 #define L4_WK_243X_SIZE         SZ_1M
79 #define OMAP243X_GPMC_PHYS      OMAP243X_GPMC_BASE      /* 0x49000000 */
80 #define OMAP243X_GPMC_VIRT      0xFE000000
81 #define OMAP243X_GPMC_SIZE      SZ_1M
82 #define OMAP243X_SDRC_PHYS      OMAP243X_SDRC_BASE
83 #define OMAP243X_SDRC_VIRT      0xFD000000
84 #define OMAP243X_SDRC_SIZE      SZ_1M
85 #define OMAP243X_SMS_PHYS       OMAP243X_SMS_BASE
86 #define OMAP243X_SMS_VIRT       0xFC000000
87 #define OMAP243X_SMS_SIZE       SZ_1M
88
89 #define IO_OFFSET               0x90000000
90 #define __IO_ADDRESS(pa)        ((pa) + IO_OFFSET)      /* Works for L3 and L4 */
91 #define __OMAP2_IO_ADDRESS(pa)  ((pa) + IO_OFFSET)      /* Works for L3 and L4 */
92 #define io_v2p(va)              ((va) - IO_OFFSET)      /* Works for L3 and L4 */
93
94 /* DSP */
95 #define DSP_MEM_24XX_PHYS       OMAP2420_DSP_MEM_BASE   /* 0x58000000 */
96 #define DSP_MEM_24XX_VIRT       0xe0000000
97 #define DSP_MEM_24XX_SIZE       0x28000
98 #define DSP_IPI_24XX_PHYS       OMAP2420_DSP_IPI_BASE   /* 0x59000000 */
99 #define DSP_IPI_24XX_VIRT       0xe1000000
100 #define DSP_IPI_24XX_SIZE       SZ_4K
101 #define DSP_MMU_24XX_PHYS       OMAP2420_DSP_MMU_BASE   /* 0x5a000000 */
102 #define DSP_MMU_24XX_VIRT       0xe2000000
103 #define DSP_MMU_24XX_SIZE       SZ_4K
104
105 #elif defined(CONFIG_ARCH_OMAP3)
106
107 /* We map both L3 and L4 on OMAP3 */
108 #define L3_34XX_PHYS            L3_34XX_BASE    /* 0x68000000 */
109 #define L3_34XX_VIRT            0xf8000000
110 #define L3_34XX_SIZE            SZ_1M   /* 44kB of 128MB used, want 1MB sect */
111
112 #define L4_34XX_PHYS            L4_34XX_BASE    /* 0x48000000 */
113 #define L4_34XX_VIRT            0xd8000000
114 #define L4_34XX_SIZE            SZ_4M   /* 1MB of 128MB used, want 1MB sect */
115
116 /*
117  * Need to look at the Size 4M for L4.
118  * VPOM3430 was not working for Int controller
119  */
120
121 #define L4_WK_34XX_PHYS         L4_WK_34XX_BASE /* 0x48300000 */
122 #define L4_WK_34XX_VIRT         0xd8300000
123 #define L4_WK_34XX_SIZE         SZ_1M
124
125 #define L4_PER_34XX_PHYS        L4_PER_34XX_BASE /* 0x49000000 */
126 #define L4_PER_34XX_VIRT        0xd9000000
127 #define L4_PER_34XX_SIZE        SZ_1M
128
129 #define L4_EMU_34XX_PHYS        L4_EMU_34XX_BASE /* 0x54000000 */
130 #define L4_EMU_34XX_VIRT        0xe4000000
131 #define L4_EMU_34XX_SIZE        SZ_64M
132
133 #define OMAP34XX_GPMC_PHYS      OMAP34XX_GPMC_BASE /* 0x6E000000 */
134 #define OMAP34XX_GPMC_VIRT      0xFE000000
135 #define OMAP34XX_GPMC_SIZE      SZ_1M
136
137 #define OMAP343X_SMS_PHYS       OMAP343X_SMS_BASE /* 0x6C000000 */
138 #define OMAP343X_SMS_VIRT       0xFC000000
139 #define OMAP343X_SMS_SIZE       SZ_1M
140
141 #define OMAP343X_SDRC_PHYS      OMAP343X_SDRC_BASE /* 0x6D000000 */
142 #define OMAP343X_SDRC_VIRT      0xFD000000
143 #define OMAP343X_SDRC_SIZE      SZ_1M
144
145
146 #define IO_OFFSET               0x90000000
147 #define __IO_ADDRESS(pa)        ((pa) + IO_OFFSET)/* Works for L3 and L4 */
148 #define __OMAP2_IO_ADDRESS(pa)  ((pa) + IO_OFFSET)/* Works for L3 and L4 */
149 #define io_v2p(va)              ((va) - IO_OFFSET)/* Works for L3 and L4 */
150
151 /* DSP */
152 #define DSP_MEM_34XX_PHYS       OMAP34XX_DSP_MEM_BASE   /* 0x58000000 */
153 #define DSP_MEM_34XX_VIRT       0xe0000000
154 #define DSP_MEM_34XX_SIZE       0x28000
155 #define DSP_IPI_34XX_PHYS       OMAP34XX_DSP_IPI_BASE   /* 0x59000000 */
156 #define DSP_IPI_34XX_VIRT       0xe1000000
157 #define DSP_IPI_34XX_SIZE       SZ_4K
158 #define DSP_MMU_34XX_PHYS       OMAP34XX_DSP_MMU_BASE   /* 0x5a000000 */
159 #define DSP_MMU_34XX_VIRT       0xe2000000
160 #define DSP_MMU_34XX_SIZE       SZ_4K
161
162 #endif
163
164 #define IO_ADDRESS(pa)          IOMEM(__IO_ADDRESS(pa))
165 #define OMAP1_IO_ADDRESS(pa)    IOMEM(__OMAP1_IO_ADDRESS(pa))
166 #define OMAP2_IO_ADDRESS(pa)    IOMEM(__OMAP2_IO_ADDRESS(pa))
167
168 #ifdef __ASSEMBLER__
169 #define IOMEM(x)                x
170 #else
171 #define IOMEM(x)                ((void __force __iomem *)(x))
172
173 /*
174  * Functions to access the OMAP IO region
175  *
176  * NOTE: - Use omap_read/write[bwl] for physical register addresses
177  *       - Use __raw_read/write[bwl]() for virtual register addresses
178  *       - Use IO_ADDRESS(phys_addr) to convert registers to virtual addresses
179  *       - DO NOT use hardcoded virtual addresses to allow changing the
180  *         IO address space again if needed
181  */
182 #define omap_readb(a)           __raw_readb(IO_ADDRESS(a))
183 #define omap_readw(a)           __raw_readw(IO_ADDRESS(a))
184 #define omap_readl(a)           __raw_readl(IO_ADDRESS(a))
185
186 #define omap_writeb(v,a)        __raw_writeb(v, IO_ADDRESS(a))
187 #define omap_writew(v,a)        __raw_writew(v, IO_ADDRESS(a))
188 #define omap_writel(v,a)        __raw_writel(v, IO_ADDRESS(a))
189
190 extern void omap1_map_common_io(void);
191 extern void omap1_init_common_hw(void);
192
193 extern void omap2_map_common_io(void);
194 extern void omap2_init_common_hw(void);
195
196 #define __arch_ioremap(p,s,t)   omap_ioremap(p,s,t)
197 #define __arch_iounmap(v)       omap_iounmap(v)
198
199 void __iomem *omap_ioremap(unsigned long phys, size_t size, unsigned int type);
200 void omap_iounmap(volatile void __iomem *addr);
201
202 #endif
203
204 #endif