Merge branch 'master' of master.kernel.org:/pub/scm/linux/kernel/git/torvalds/linux-2.6
[linux-2.6] / include / asm-mips / mach-db1x00 / db1200.h
1 /*
2  * AMD Alchemy DB1200 Referrence Board
3  * Board Registers defines.
4  *
5  * ########################################################################
6  *
7  *  This program is free software; you can distribute it and/or modify it
8  *  under the terms of the GNU General Public License (Version 2) as
9  *  published by the Free Software Foundation.
10  *
11  *  This program is distributed in the hope it will be useful, but WITHOUT
12  *  ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
13  *  FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
14  *  for more details.
15  *
16  *  You should have received a copy of the GNU General Public License along
17  *  with this program; if not, write to the Free Software Foundation, Inc.,
18  *  59 Temple Place - Suite 330, Boston MA 02111-1307, USA.
19  *
20  * ########################################################################
21  *
22  *
23  */
24 #ifndef __ASM_DB1200_H
25 #define __ASM_DB1200_H
26
27 #include <linux/types.h>
28 #include <asm/mach-au1x00/au1xxx_psc.h>
29
30 // This is defined in au1000.h with bogus value
31 #undef AU1X00_EXTERNAL_INT
32
33 #define DBDMA_AC97_TX_CHAN DSCR_CMD0_PSC1_TX
34 #define DBDMA_AC97_RX_CHAN DSCR_CMD0_PSC1_RX
35 #define DBDMA_I2S_TX_CHAN DSCR_CMD0_PSC1_TX
36 #define DBDMA_I2S_RX_CHAN DSCR_CMD0_PSC1_RX
37
38 /* SPI and SMB are muxed on the Pb1200 board.
39    Refer to board documentation.
40  */
41 #define SPI_PSC_BASE        PSC0_BASE_ADDR
42 #define SMBUS_PSC_BASE      PSC0_BASE_ADDR
43 /* AC97 and I2S are muxed on the Pb1200 board.
44    Refer to board documentation.
45  */
46 #define AC97_PSC_BASE       PSC1_BASE_ADDR
47 #define I2S_PSC_BASE            PSC1_BASE_ADDR
48
49 #define BCSR_KSEG1_ADDR 0xB9800000
50
51 typedef volatile struct
52 {
53         /*00*/  u16 whoami;
54                 u16 reserved0;
55         /*04*/  u16 status;
56                 u16 reserved1;
57         /*08*/  u16 switches;
58                 u16 reserved2;
59         /*0C*/  u16 resets;
60                 u16 reserved3;
61
62         /*10*/  u16 pcmcia;
63                 u16 reserved4;
64         /*14*/  u16 board;
65                 u16 reserved5;
66         /*18*/  u16 disk_leds;
67                 u16 reserved6;
68         /*1C*/  u16 system;
69                 u16 reserved7;
70
71         /*20*/  u16 intclr;
72                 u16 reserved8;
73         /*24*/  u16 intset;
74                 u16 reserved9;
75         /*28*/  u16 intclr_mask;
76                 u16 reserved10;
77         /*2C*/  u16 intset_mask;
78                 u16 reserved11;
79
80         /*30*/  u16 sig_status;
81                 u16 reserved12;
82         /*34*/  u16 int_status;
83                 u16 reserved13;
84         /*38*/  u16 reserved14;
85                 u16 reserved15;
86         /*3C*/  u16 reserved16;
87                 u16 reserved17;
88
89 } BCSR;
90
91 static BCSR * const bcsr = (BCSR *)BCSR_KSEG1_ADDR;
92
93 /*
94  * Register bit definitions for the BCSRs
95  */
96 #define BCSR_WHOAMI_DCID        0x000F
97 #define BCSR_WHOAMI_CPLD        0x00F0
98 #define BCSR_WHOAMI_BOARD       0x0F00
99
100 #define BCSR_STATUS_PCMCIA0VS   0x0003
101 #define BCSR_STATUS_PCMCIA1VS   0x000C
102 #define BCSR_STATUS_SWAPBOOT    0x0040
103 #define BCSR_STATUS_FLASHBUSY   0x0100
104 #define BCSR_STATUS_IDECBLID    0x0200
105 #define BCSR_STATUS_SD0WP               0x0400
106 #define BCSR_STATUS_U0RXD               0x1000
107 #define BCSR_STATUS_U1RXD               0x2000
108
109 #define BCSR_SWITCHES_OCTAL     0x00FF
110 #define BCSR_SWITCHES_DIP_1     0x0080
111 #define BCSR_SWITCHES_DIP_2     0x0040
112 #define BCSR_SWITCHES_DIP_3     0x0020
113 #define BCSR_SWITCHES_DIP_4     0x0010
114 #define BCSR_SWITCHES_DIP_5     0x0008
115 #define BCSR_SWITCHES_DIP_6     0x0004
116 #define BCSR_SWITCHES_DIP_7     0x0002
117 #define BCSR_SWITCHES_DIP_8     0x0001
118 #define BCSR_SWITCHES_ROTARY    0x0F00
119
120 #define BCSR_RESETS_ETH         0x0001
121 #define BCSR_RESETS_CAMERA      0x0002
122 #define BCSR_RESETS_DC          0x0004
123 #define BCSR_RESETS_IDE         0x0008
124 #define BCSR_RESETS_TV          0x0010
125 /* not resets but in the same register */
126 #define BCSR_RESETS_PWMR1mUX 0x0800
127 #define BCSR_RESETS_PCS0MUX     0x1000
128 #define BCSR_RESETS_PCS1MUX     0x2000
129 #define BCSR_RESETS_SPISEL      0x4000
130
131 #define BCSR_PCMCIA_PC0VPP      0x0003
132 #define BCSR_PCMCIA_PC0VCC      0x000C
133 #define BCSR_PCMCIA_PC0DRVEN    0x0010
134 #define BCSR_PCMCIA_PC0RST      0x0080
135 #define BCSR_PCMCIA_PC1VPP      0x0300
136 #define BCSR_PCMCIA_PC1VCC      0x0C00
137 #define BCSR_PCMCIA_PC1DRVEN    0x1000
138 #define BCSR_PCMCIA_PC1RST      0x8000
139
140 #define BCSR_BOARD_LCDVEE       0x0001
141 #define BCSR_BOARD_LCDVDD       0x0002
142 #define BCSR_BOARD_LCDBL        0x0004
143 #define BCSR_BOARD_CAMSNAP      0x0010
144 #define BCSR_BOARD_CAMPWR       0x0020
145 #define BCSR_BOARD_SD0PWR       0x0040
146
147 #define BCSR_LEDS_DECIMALS      0x0003
148 #define BCSR_LEDS_LED0          0x0100
149 #define BCSR_LEDS_LED1          0x0200
150 #define BCSR_LEDS_LED2          0x0400
151 #define BCSR_LEDS_LED3          0x0800
152
153 #define BCSR_SYSTEM_POWEROFF    0x4000
154 #define BCSR_SYSTEM_RESET       0x8000
155
156 /* Bit positions for the different interrupt sources */
157 #define BCSR_INT_IDE            0x0001
158 #define BCSR_INT_ETH            0x0002
159 #define BCSR_INT_PC0            0x0004
160 #define BCSR_INT_PC0STSCHG      0x0008
161 #define BCSR_INT_PC1            0x0010
162 #define BCSR_INT_PC1STSCHG      0x0020
163 #define BCSR_INT_DC                     0x0040
164 #define BCSR_INT_FLASHBUSY      0x0080
165 #define BCSR_INT_PC0INSERT      0x0100
166 #define BCSR_INT_PC0EJECT       0x0200
167 #define BCSR_INT_PC1INSERT      0x0400
168 #define BCSR_INT_PC1EJECT       0x0800
169 #define BCSR_INT_SD0INSERT      0x1000
170 #define BCSR_INT_SD0EJECT       0x2000
171
172 #define AU1XXX_SMC91111_PHYS_ADDR       (0x19000300)
173 #define AU1XXX_SMC91111_IRQ                     DB1200_ETH_INT
174
175 #define AU1XXX_ATA_PHYS_ADDR            (0x18800000)
176 #define AU1XXX_ATA_REG_OFFSET           (5)
177 #define AU1XXX_ATA_PHYS_LEN             (16 << AU1XXX_ATA_REG_OFFSET)
178 #define AU1XXX_ATA_INT                  DB1200_IDE_INT
179 #define AU1XXX_ATA_DDMA_REQ             DSCR_CMD0_DMA_REQ1;
180 #define AU1XXX_ATA_RQSIZE               128
181
182 #define NAND_PHYS_ADDR   0x20000000
183
184 /*
185  * External Interrupts for Pb1200 as of 8/6/2004.
186  * Bit positions in the CPLD registers can be calculated by taking
187  * the interrupt define and subtracting the DB1200_INT_BEGIN value.
188  *
189  *   Example: IDE bis pos is  = 64 - 64
190  *            ETH bit pos is  = 65 - 64
191  */
192 enum external_pb1200_ints {
193         DB1200_INT_BEGIN        = AU1000_MAX_INTR + 1,
194
195         DB1200_IDE_INT          = DB1200_INT_BEGIN,
196         DB1200_ETH_INT,
197         DB1200_PC0_INT,
198         DB1200_PC0_STSCHG_INT,
199         DB1200_PC1_INT,
200         DB1200_PC1_STSCHG_INT,
201         DB1200_DC_INT,
202         DB1200_FLASHBUSY_INT,
203         DB1200_PC0_INSERT_INT,
204         DB1200_PC0_EJECT_INT,
205         DB1200_PC1_INSERT_INT,
206         DB1200_PC1_EJECT_INT,
207         DB1200_SD0_INSERT_INT,
208         DB1200_SD0_EJECT_INT,
209
210         DB1200_INT_END          = DB1200_INT_BEGIN + 15,
211 };
212
213
214 /* For drivers/pcmcia/au1000_db1x00.c */
215
216 /* PCMCIA Db1x00 specific defines */
217
218 #define PCMCIA_MAX_SOCK 1
219 #define PCMCIA_NUM_SOCKS (PCMCIA_MAX_SOCK+1)
220
221 /* VPP/VCC */
222 #define SET_VCC_VPP(VCC, VPP, SLOT)\
223         ((((VCC)<<2) | ((VPP)<<0)) << ((SLOT)*8))
224
225 #define BOARD_PC0_INT DB1200_PC0_INT
226 #define BOARD_PC1_INT DB1200_PC1_INT
227 #define BOARD_CARD_INSERTED(SOCKET) bcsr->sig_status & (1<<(8+(2*SOCKET)))
228
229 /* Nand chip select */
230 #define NAND_CS 1
231
232 #endif /* __ASM_DB1200_H */
233