2  *      linux/arch/alpha/kernel/sys_ruffian.c
 
   4  *      Copyright (C) 1995 David A Rusling
 
   5  *      Copyright (C) 1996 Jay A Estabrook
 
   6  *      Copyright (C) 1998, 1999, 2000 Richard Henderson
 
   8  * Code supporting the RUFFIAN.
 
  11 #include <linux/kernel.h>
 
  12 #include <linux/types.h>
 
  14 #include <linux/sched.h>
 
  15 #include <linux/pci.h>
 
  16 #include <linux/ioport.h>
 
  17 #include <linux/init.h>
 
  19 #include <asm/ptrace.h>
 
  20 #include <asm/system.h>
 
  23 #include <asm/mmu_context.h>
 
  25 #include <asm/pgtable.h>
 
  26 #include <asm/core_cia.h>
 
  27 #include <asm/tlbflush.h>
 
  28 #include <asm/8253pit.h>
 
  33 #include "machvec_impl.h"
 
  37 ruffian_init_irq(void)
 
  39         /* Invert 6&7 for i82371 */
 
  40         *(vulp)PYXIS_INT_HILO  = 0x000000c0UL; mb();
 
  41         *(vulp)PYXIS_INT_CNFG  = 0x00002064UL; mb();     /* all clear */
 
  55         /* Finish writing the 82C59A PIC Operation Control Words */
 
  61         /* Not interested in the bogus interrupts (0,3,6),
 
  62            NMI (1), HALT (2), flash (5), or 21142 (8).  */
 
  63         init_pyxis_irqs(0x16f0000);
 
  65         common_init_isa_dma();
 
  68 #define RUFFIAN_LATCH   ((PIT_TICK_RATE + HZ / 2) / HZ)
 
  71 ruffian_init_rtc(void)
 
  73         /* Ruffian does not have the RTC connected to the CPU timer
 
  74            interrupt.  Instead, it uses the PIT connected to IRQ 0.  */
 
  76         /* Setup interval timer.  */
 
  77         outb(0x34, 0x43);               /* binary, mode 2, LSB/MSB, ch 0 */
 
  78         outb(RUFFIAN_LATCH & 0xff, 0x40);       /* LSB */
 
  79         outb(RUFFIAN_LATCH >> 8, 0x40);         /* MSB */
 
  81         outb(0xb6, 0x43);               /* pit counter 2: speaker */
 
  85         setup_irq(0, &timer_irqaction);
 
  89 ruffian_kill_arch (int mode)
 
  93         /* This only causes re-entry to ARCSBIOS */
 
  94         /* Perhaps this works for other PYXIS as well?  */
 
  95         *(vuip) PYXIS_RESET = 0x0000dead;
 
 104  *        IdSel         INTA    INTB    INTC    INTD
 
 108  * Slot 0  17            43      42      41      40
 
 111  *        IdSel         INTA    INTB    INTC    INTD
 
 112  * Slot 0   8 (18)       19      18      17      16
 
 113  * Slot 1   9 (19)       31      30      29      28
 
 114  * Slot 2  10 (20)       27      26      25      24
 
 115  * Slot 3  11 (21)       39      38      37      36
 
 116  * Slot 4  12 (22)       35      34      33      32
 
 117  * 53c875  13 (23)       20       -       -       -
 
 122 ruffian_map_irq(struct pci_dev *dev, u8 slot, u8 pin)
 
 124         static char irq_tab[11][5] __initdata = {
 
 125               /*INT  INTA INTB INTC INTD */
 
 126                 {-1,  -1,  -1,  -1,  -1},  /* IdSel 13,  21052       */
 
 127                 {-1,  -1,  -1,  -1,  -1},  /* IdSel 14,  SIO         */
 
 128                 {44,  44,  44,  44,  44},  /* IdSel 15,  21143       */
 
 129                 {-1,  -1,  -1,  -1,  -1},  /* IdSel 16,  none        */
 
 130                 {43,  43,  42,  41,  40},  /* IdSel 17,  64-bit slot */
 
 131                 /* the next 6 are actually on PCI bus 1, across the bridge */
 
 132                 {19,  19,  18,  17,  16},  /* IdSel  8,  slot 0      */
 
 133                 {31,  31,  30,  29,  28},  /* IdSel  9,  slot 1      */
 
 134                 {27,  27,  26,  25,  24},  /* IdSel 10,  slot 2      */
 
 135                 {39,  39,  38,  37,  36},  /* IdSel 11,  slot 3      */
 
 136                 {35,  35,  34,  33,  32},  /* IdSel 12,  slot 4      */
 
 137                 {20,  20,  20,  20,  20},  /* IdSel 13,  53c875      */
 
 139         const long min_idsel = 13, max_idsel = 23, irqs_per_slot = 5;
 
 140         return COMMON_TABLE_LOOKUP;
 
 144 ruffian_swizzle(struct pci_dev *dev, u8 *pinp)
 
 146         int slot, pin = *pinp;
 
 148         if (dev->bus->number == 0) {
 
 149                 slot = PCI_SLOT(dev->devfn);
 
 151         /* Check for the built-in bridge.  */
 
 152         else if (PCI_SLOT(dev->bus->self->devfn) == 13) {
 
 153                 slot = PCI_SLOT(dev->devfn) + 10;
 
 157                 /* Must be a card-based bridge.  */
 
 159                         if (PCI_SLOT(dev->bus->self->devfn) == 13) {
 
 160                                 slot = PCI_SLOT(dev->devfn) + 10;
 
 163                         pin = bridge_swizzle(pin, PCI_SLOT(dev->devfn));
 
 165                         /* Move up the chain of bridges.  */
 
 166                         dev = dev->bus->self;
 
 167                         /* Slot of the next bridge.  */
 
 168                         slot = PCI_SLOT(dev->devfn);
 
 169                 } while (dev->bus->self);
 
 175 #ifdef BUILDING_FOR_MILO
 
 177  * The DeskStation Ruffian motherboard firmware does not place
 
 178  * the memory size in the PALimpure area.  Therefore, we use
 
 179  * the Bank Configuration Registers in PYXIS to obtain the size.
 
 181 static unsigned long __init
 
 182 ruffian_get_bank_size(unsigned long offset)
 
 184         unsigned long bank_addr, bank, ret = 0;
 
 186         /* Valid offsets are: 0x800, 0x840 and 0x880
 
 187            since Ruffian only uses three banks.  */
 
 188         bank_addr = (unsigned long)PYXIS_MCR + offset;
 
 189         bank = *(vulp)bank_addr;
 
 191         /* Check BANK_ENABLE */
 
 193                 static unsigned long size[] __initdata = {
 
 194                         0x40000000UL, /* 0x00,   1G */
 
 195                         0x20000000UL, /* 0x02, 512M */
 
 196                         0x10000000UL, /* 0x04, 256M */
 
 197                         0x08000000UL, /* 0x06, 128M */
 
 198                         0x04000000UL, /* 0x08,  64M */
 
 199                         0x02000000UL, /* 0x0a,  32M */
 
 200                         0x01000000UL, /* 0x0c,  16M */
 
 201                         0x00800000UL, /* 0x0e,   8M */
 
 202                         0x80000000UL, /* 0x10,   2G */
 
 205                 bank = (bank & 0x1e) >> 1;
 
 206                 if (bank < ARRAY_SIZE(size))
 
 212 #endif /* BUILDING_FOR_MILO */
 
 218 struct alpha_machine_vector ruffian_mv __initmv = {
 
 219         .vector_name            = "Ruffian",
 
 223         .machine_check          = cia_machine_check,
 
 224         .max_isa_dma_address    = ALPHA_RUFFIAN_MAX_ISA_DMA_ADDRESS,
 
 225         .min_io_address         = DEFAULT_IO_BASE,
 
 226         .min_mem_address        = DEFAULT_MEM_BASE,
 
 227         .pci_dac_offset         = PYXIS_DAC_OFFSET,
 
 230         .device_interrupt       = pyxis_device_interrupt,
 
 232         .init_arch              = pyxis_init_arch,
 
 233         .init_irq               = ruffian_init_irq,
 
 234         .init_rtc               = ruffian_init_rtc,
 
 235         .init_pci               = cia_init_pci,
 
 236         .kill_arch              = ruffian_kill_arch,
 
 237         .pci_map_irq            = ruffian_map_irq,
 
 238         .pci_swizzle            = ruffian_swizzle,