netxen: trivial register access cleanup
[linux-2.6] / drivers / net / netxen / netxen_nic_init.c
1 /*
2  * Copyright (C) 2003 - 2009 NetXen, Inc.
3  * All rights reserved.
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License
7  * as published by the Free Software Foundation; either version 2
8  * of the License, or (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful, but
11  * WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place - Suite 330, Boston,
18  * MA  02111-1307, USA.
19  *
20  * The full GNU General Public License is included in this distribution
21  * in the file called LICENSE.
22  *
23  * Contact Information:
24  *    info@netxen.com
25  * NetXen Inc,
26  * 18922 Forge Drive
27  * Cupertino, CA 95014-0701
28  *
29  */
30
31 #include <linux/netdevice.h>
32 #include <linux/delay.h>
33 #include "netxen_nic.h"
34 #include "netxen_nic_hw.h"
35 #include "netxen_nic_phan_reg.h"
36
37 struct crb_addr_pair {
38         u32 addr;
39         u32 data;
40 };
41
42 #define NETXEN_MAX_CRB_XFORM 60
43 static unsigned int crb_addr_xform[NETXEN_MAX_CRB_XFORM];
44 #define NETXEN_ADDR_ERROR (0xffffffff)
45
46 #define crb_addr_transform(name) \
47         crb_addr_xform[NETXEN_HW_PX_MAP_CRB_##name] = \
48         NETXEN_HW_CRB_HUB_AGT_ADR_##name << 20
49
50 #define NETXEN_NIC_XDMA_RESET 0x8000ff
51
52 static void
53 netxen_post_rx_buffers_nodb(struct netxen_adapter *adapter,
54                 struct nx_host_rds_ring *rds_ring);
55
56 static void crb_addr_transform_setup(void)
57 {
58         crb_addr_transform(XDMA);
59         crb_addr_transform(TIMR);
60         crb_addr_transform(SRE);
61         crb_addr_transform(SQN3);
62         crb_addr_transform(SQN2);
63         crb_addr_transform(SQN1);
64         crb_addr_transform(SQN0);
65         crb_addr_transform(SQS3);
66         crb_addr_transform(SQS2);
67         crb_addr_transform(SQS1);
68         crb_addr_transform(SQS0);
69         crb_addr_transform(RPMX7);
70         crb_addr_transform(RPMX6);
71         crb_addr_transform(RPMX5);
72         crb_addr_transform(RPMX4);
73         crb_addr_transform(RPMX3);
74         crb_addr_transform(RPMX2);
75         crb_addr_transform(RPMX1);
76         crb_addr_transform(RPMX0);
77         crb_addr_transform(ROMUSB);
78         crb_addr_transform(SN);
79         crb_addr_transform(QMN);
80         crb_addr_transform(QMS);
81         crb_addr_transform(PGNI);
82         crb_addr_transform(PGND);
83         crb_addr_transform(PGN3);
84         crb_addr_transform(PGN2);
85         crb_addr_transform(PGN1);
86         crb_addr_transform(PGN0);
87         crb_addr_transform(PGSI);
88         crb_addr_transform(PGSD);
89         crb_addr_transform(PGS3);
90         crb_addr_transform(PGS2);
91         crb_addr_transform(PGS1);
92         crb_addr_transform(PGS0);
93         crb_addr_transform(PS);
94         crb_addr_transform(PH);
95         crb_addr_transform(NIU);
96         crb_addr_transform(I2Q);
97         crb_addr_transform(EG);
98         crb_addr_transform(MN);
99         crb_addr_transform(MS);
100         crb_addr_transform(CAS2);
101         crb_addr_transform(CAS1);
102         crb_addr_transform(CAS0);
103         crb_addr_transform(CAM);
104         crb_addr_transform(C2C1);
105         crb_addr_transform(C2C0);
106         crb_addr_transform(SMB);
107         crb_addr_transform(OCM0);
108         crb_addr_transform(I2C0);
109 }
110
111 void netxen_release_rx_buffers(struct netxen_adapter *adapter)
112 {
113         struct netxen_recv_context *recv_ctx;
114         struct nx_host_rds_ring *rds_ring;
115         struct netxen_rx_buffer *rx_buf;
116         int i, ring;
117
118         recv_ctx = &adapter->recv_ctx;
119         for (ring = 0; ring < adapter->max_rds_rings; ring++) {
120                 rds_ring = &recv_ctx->rds_rings[ring];
121                 for (i = 0; i < rds_ring->num_desc; ++i) {
122                         rx_buf = &(rds_ring->rx_buf_arr[i]);
123                         if (rx_buf->state == NETXEN_BUFFER_FREE)
124                                 continue;
125                         pci_unmap_single(adapter->pdev,
126                                         rx_buf->dma,
127                                         rds_ring->dma_size,
128                                         PCI_DMA_FROMDEVICE);
129                         if (rx_buf->skb != NULL)
130                                 dev_kfree_skb_any(rx_buf->skb);
131                 }
132         }
133 }
134
135 void netxen_release_tx_buffers(struct netxen_adapter *adapter)
136 {
137         struct netxen_cmd_buffer *cmd_buf;
138         struct netxen_skb_frag *buffrag;
139         int i, j;
140         struct nx_host_tx_ring *tx_ring = adapter->tx_ring;
141
142         cmd_buf = tx_ring->cmd_buf_arr;
143         for (i = 0; i < tx_ring->num_desc; i++) {
144                 buffrag = cmd_buf->frag_array;
145                 if (buffrag->dma) {
146                         pci_unmap_single(adapter->pdev, buffrag->dma,
147                                          buffrag->length, PCI_DMA_TODEVICE);
148                         buffrag->dma = 0ULL;
149                 }
150                 for (j = 0; j < cmd_buf->frag_count; j++) {
151                         buffrag++;
152                         if (buffrag->dma) {
153                                 pci_unmap_page(adapter->pdev, buffrag->dma,
154                                                buffrag->length,
155                                                PCI_DMA_TODEVICE);
156                                 buffrag->dma = 0ULL;
157                         }
158                 }
159                 if (cmd_buf->skb) {
160                         dev_kfree_skb_any(cmd_buf->skb);
161                         cmd_buf->skb = NULL;
162                 }
163                 cmd_buf++;
164         }
165 }
166
167 void netxen_free_sw_resources(struct netxen_adapter *adapter)
168 {
169         struct netxen_recv_context *recv_ctx;
170         struct nx_host_rds_ring *rds_ring;
171         struct nx_host_tx_ring *tx_ring;
172         int ring;
173
174         recv_ctx = &adapter->recv_ctx;
175
176         if (recv_ctx->rds_rings == NULL)
177                 goto skip_rds;
178
179         for (ring = 0; ring < adapter->max_rds_rings; ring++) {
180                 rds_ring = &recv_ctx->rds_rings[ring];
181                 if (rds_ring->rx_buf_arr) {
182                         vfree(rds_ring->rx_buf_arr);
183                         rds_ring->rx_buf_arr = NULL;
184                 }
185         }
186         kfree(recv_ctx->rds_rings);
187
188 skip_rds:
189         if (adapter->tx_ring == NULL)
190                 return;
191
192         tx_ring = adapter->tx_ring;
193         if (tx_ring->cmd_buf_arr)
194                 vfree(tx_ring->cmd_buf_arr);
195 }
196
197 int netxen_alloc_sw_resources(struct netxen_adapter *adapter)
198 {
199         struct netxen_recv_context *recv_ctx;
200         struct nx_host_rds_ring *rds_ring;
201         struct nx_host_sds_ring *sds_ring;
202         struct nx_host_tx_ring *tx_ring;
203         struct netxen_rx_buffer *rx_buf;
204         int ring, i, size;
205
206         struct netxen_cmd_buffer *cmd_buf_arr;
207         struct net_device *netdev = adapter->netdev;
208         struct pci_dev *pdev = adapter->pdev;
209
210         size = sizeof(struct nx_host_tx_ring);
211         tx_ring = kzalloc(size, GFP_KERNEL);
212         if (tx_ring == NULL) {
213                 dev_err(&pdev->dev, "%s: failed to allocate tx ring struct\n",
214                        netdev->name);
215                 return -ENOMEM;
216         }
217         adapter->tx_ring = tx_ring;
218
219         tx_ring->num_desc = adapter->num_txd;
220
221         cmd_buf_arr = vmalloc(TX_BUFF_RINGSIZE(tx_ring));
222         if (cmd_buf_arr == NULL) {
223                 dev_err(&pdev->dev, "%s: failed to allocate cmd buffer ring\n",
224                        netdev->name);
225                 return -ENOMEM;
226         }
227         memset(cmd_buf_arr, 0, TX_BUFF_RINGSIZE(tx_ring));
228         tx_ring->cmd_buf_arr = cmd_buf_arr;
229
230         recv_ctx = &adapter->recv_ctx;
231
232         size = adapter->max_rds_rings * sizeof (struct nx_host_rds_ring);
233         rds_ring = kzalloc(size, GFP_KERNEL);
234         if (rds_ring == NULL) {
235                 dev_err(&pdev->dev, "%s: failed to allocate rds ring struct\n",
236                        netdev->name);
237                 return -ENOMEM;
238         }
239         recv_ctx->rds_rings = rds_ring;
240
241         for (ring = 0; ring < adapter->max_rds_rings; ring++) {
242                 rds_ring = &recv_ctx->rds_rings[ring];
243                 switch (ring) {
244                 case RCV_RING_NORMAL:
245                         rds_ring->num_desc = adapter->num_rxd;
246                         if (adapter->ahw.cut_through) {
247                                 rds_ring->dma_size =
248                                         NX_CT_DEFAULT_RX_BUF_LEN;
249                                 rds_ring->skb_size =
250                                         NX_CT_DEFAULT_RX_BUF_LEN;
251                         } else {
252                                 rds_ring->dma_size = RX_DMA_MAP_LEN;
253                                 rds_ring->skb_size =
254                                         MAX_RX_BUFFER_LENGTH;
255                         }
256                         break;
257
258                 case RCV_RING_JUMBO:
259                         rds_ring->num_desc = adapter->num_jumbo_rxd;
260                         if (NX_IS_REVISION_P3(adapter->ahw.revision_id))
261                                 rds_ring->dma_size =
262                                         NX_P3_RX_JUMBO_BUF_MAX_LEN;
263                         else
264                                 rds_ring->dma_size =
265                                         NX_P2_RX_JUMBO_BUF_MAX_LEN;
266                         rds_ring->skb_size =
267                                 rds_ring->dma_size + NET_IP_ALIGN;
268                         break;
269
270                 case RCV_RING_LRO:
271                         rds_ring->num_desc = adapter->num_lro_rxd;
272                         rds_ring->dma_size = RX_LRO_DMA_MAP_LEN;
273                         rds_ring->skb_size = MAX_RX_LRO_BUFFER_LENGTH;
274                         break;
275
276                 }
277                 rds_ring->rx_buf_arr = (struct netxen_rx_buffer *)
278                         vmalloc(RCV_BUFF_RINGSIZE(rds_ring));
279                 if (rds_ring->rx_buf_arr == NULL) {
280                         printk(KERN_ERR "%s: Failed to allocate "
281                                 "rx buffer ring %d\n",
282                                 netdev->name, ring);
283                         /* free whatever was already allocated */
284                         goto err_out;
285                 }
286                 memset(rds_ring->rx_buf_arr, 0, RCV_BUFF_RINGSIZE(rds_ring));
287                 INIT_LIST_HEAD(&rds_ring->free_list);
288                 /*
289                  * Now go through all of them, set reference handles
290                  * and put them in the queues.
291                  */
292                 rx_buf = rds_ring->rx_buf_arr;
293                 for (i = 0; i < rds_ring->num_desc; i++) {
294                         list_add_tail(&rx_buf->list,
295                                         &rds_ring->free_list);
296                         rx_buf->ref_handle = i;
297                         rx_buf->state = NETXEN_BUFFER_FREE;
298                         rx_buf++;
299                 }
300                 spin_lock_init(&rds_ring->lock);
301         }
302
303         for (ring = 0; ring < adapter->max_sds_rings; ring++) {
304                 sds_ring = &recv_ctx->sds_rings[ring];
305                 sds_ring->irq = adapter->msix_entries[ring].vector;
306                 sds_ring->adapter = adapter;
307                 sds_ring->num_desc = adapter->num_rxd;
308
309                 for (i = 0; i < NUM_RCV_DESC_RINGS; i++)
310                         INIT_LIST_HEAD(&sds_ring->free_list[i]);
311         }
312
313         return 0;
314
315 err_out:
316         netxen_free_sw_resources(adapter);
317         return -ENOMEM;
318 }
319
320 void netxen_initialize_adapter_ops(struct netxen_adapter *adapter)
321 {
322         adapter->macaddr_set = netxen_p2_nic_set_mac_addr;
323         adapter->set_multi = netxen_p2_nic_set_multi;
324
325         switch (adapter->ahw.port_type) {
326         case NETXEN_NIC_GBE:
327                 adapter->enable_phy_interrupts =
328                     netxen_niu_gbe_enable_phy_interrupts;
329                 adapter->disable_phy_interrupts =
330                     netxen_niu_gbe_disable_phy_interrupts;
331                 adapter->set_mtu = netxen_nic_set_mtu_gb;
332                 adapter->set_promisc = netxen_niu_set_promiscuous_mode;
333                 adapter->phy_read = netxen_niu_gbe_phy_read;
334                 adapter->phy_write = netxen_niu_gbe_phy_write;
335                 adapter->init_port = netxen_niu_gbe_init_port;
336                 adapter->stop_port = netxen_niu_disable_gbe_port;
337                 break;
338
339         case NETXEN_NIC_XGBE:
340                 adapter->enable_phy_interrupts =
341                     netxen_niu_xgbe_enable_phy_interrupts;
342                 adapter->disable_phy_interrupts =
343                     netxen_niu_xgbe_disable_phy_interrupts;
344                 adapter->set_mtu = netxen_nic_set_mtu_xgb;
345                 adapter->init_port = netxen_niu_xg_init_port;
346                 adapter->set_promisc = netxen_niu_xg_set_promiscuous_mode;
347                 adapter->stop_port = netxen_niu_disable_xg_port;
348                 break;
349
350         default:
351                 break;
352         }
353
354         if (NX_IS_REVISION_P3(adapter->ahw.revision_id)) {
355                 adapter->set_mtu = nx_fw_cmd_set_mtu;
356                 adapter->set_promisc = netxen_p3_nic_set_promisc;
357                 adapter->macaddr_set = netxen_p3_nic_set_mac_addr;
358                 adapter->set_multi = netxen_p3_nic_set_multi;
359         }
360 }
361
362 /*
363  * netxen_decode_crb_addr(0 - utility to translate from internal Phantom CRB
364  * address to external PCI CRB address.
365  */
366 static u32 netxen_decode_crb_addr(u32 addr)
367 {
368         int i;
369         u32 base_addr, offset, pci_base;
370
371         crb_addr_transform_setup();
372
373         pci_base = NETXEN_ADDR_ERROR;
374         base_addr = addr & 0xfff00000;
375         offset = addr & 0x000fffff;
376
377         for (i = 0; i < NETXEN_MAX_CRB_XFORM; i++) {
378                 if (crb_addr_xform[i] == base_addr) {
379                         pci_base = i << 20;
380                         break;
381                 }
382         }
383         if (pci_base == NETXEN_ADDR_ERROR)
384                 return pci_base;
385         else
386                 return (pci_base + offset);
387 }
388
389 static long rom_max_timeout = 100;
390 static long rom_lock_timeout = 10000;
391
392 static int rom_lock(struct netxen_adapter *adapter)
393 {
394         int iter;
395         u32 done = 0;
396         int timeout = 0;
397
398         while (!done) {
399                 /* acquire semaphore2 from PCI HW block */
400                 done = NXRD32(adapter, NETXEN_PCIE_REG(PCIE_SEM2_LOCK));
401                 if (done == 1)
402                         break;
403                 if (timeout >= rom_lock_timeout)
404                         return -EIO;
405
406                 timeout++;
407                 /*
408                  * Yield CPU
409                  */
410                 if (!in_atomic())
411                         schedule();
412                 else {
413                         for (iter = 0; iter < 20; iter++)
414                                 cpu_relax();    /*This a nop instr on i386 */
415                 }
416         }
417         NXWR32(adapter, NETXEN_ROM_LOCK_ID, ROM_LOCK_DRIVER);
418         return 0;
419 }
420
421 static int netxen_wait_rom_done(struct netxen_adapter *adapter)
422 {
423         long timeout = 0;
424         long done = 0;
425
426         cond_resched();
427
428         while (done == 0) {
429                 done = NXRD32(adapter, NETXEN_ROMUSB_GLB_STATUS);
430                 done &= 2;
431                 timeout++;
432                 if (timeout >= rom_max_timeout) {
433                         printk("Timeout reached  waiting for rom done");
434                         return -EIO;
435                 }
436         }
437         return 0;
438 }
439
440 static void netxen_rom_unlock(struct netxen_adapter *adapter)
441 {
442         /* release semaphore2 */
443         NXRD32(adapter, NETXEN_PCIE_REG(PCIE_SEM2_UNLOCK));
444
445 }
446
447 static int do_rom_fast_read(struct netxen_adapter *adapter,
448                             int addr, int *valp)
449 {
450         NXWR32(adapter, NETXEN_ROMUSB_ROM_ADDRESS, addr);
451         NXWR32(adapter, NETXEN_ROMUSB_ROM_DUMMY_BYTE_CNT, 0);
452         NXWR32(adapter, NETXEN_ROMUSB_ROM_ABYTE_CNT, 3);
453         NXWR32(adapter, NETXEN_ROMUSB_ROM_INSTR_OPCODE, 0xb);
454         if (netxen_wait_rom_done(adapter)) {
455                 printk("Error waiting for rom done\n");
456                 return -EIO;
457         }
458         /* reset abyte_cnt and dummy_byte_cnt */
459         NXWR32(adapter, NETXEN_ROMUSB_ROM_ABYTE_CNT, 0);
460         udelay(10);
461         NXWR32(adapter, NETXEN_ROMUSB_ROM_DUMMY_BYTE_CNT, 0);
462
463         *valp = NXRD32(adapter, NETXEN_ROMUSB_ROM_RDATA);
464         return 0;
465 }
466
467 static int do_rom_fast_read_words(struct netxen_adapter *adapter, int addr,
468                                   u8 *bytes, size_t size)
469 {
470         int addridx;
471         int ret = 0;
472
473         for (addridx = addr; addridx < (addr + size); addridx += 4) {
474                 int v;
475                 ret = do_rom_fast_read(adapter, addridx, &v);
476                 if (ret != 0)
477                         break;
478                 *(__le32 *)bytes = cpu_to_le32(v);
479                 bytes += 4;
480         }
481
482         return ret;
483 }
484
485 int
486 netxen_rom_fast_read_words(struct netxen_adapter *adapter, int addr,
487                                 u8 *bytes, size_t size)
488 {
489         int ret;
490
491         ret = rom_lock(adapter);
492         if (ret < 0)
493                 return ret;
494
495         ret = do_rom_fast_read_words(adapter, addr, bytes, size);
496
497         netxen_rom_unlock(adapter);
498         return ret;
499 }
500
501 int netxen_rom_fast_read(struct netxen_adapter *adapter, int addr, int *valp)
502 {
503         int ret;
504
505         if (rom_lock(adapter) != 0)
506                 return -EIO;
507
508         ret = do_rom_fast_read(adapter, addr, valp);
509         netxen_rom_unlock(adapter);
510         return ret;
511 }
512
513 #define NETXEN_BOARDTYPE                0x4008
514 #define NETXEN_BOARDNUM                 0x400c
515 #define NETXEN_CHIPNUM                  0x4010
516
517 int netxen_pinit_from_rom(struct netxen_adapter *adapter, int verbose)
518 {
519         int addr, val;
520         int i, n, init_delay = 0;
521         struct crb_addr_pair *buf;
522         unsigned offset;
523         u32 off;
524
525         /* resetall */
526         rom_lock(adapter);
527         NXWR32(adapter, NETXEN_ROMUSB_GLB_SW_RESET, 0xffffffff);
528         netxen_rom_unlock(adapter);
529
530         if (verbose) {
531                 if (netxen_rom_fast_read(adapter, NETXEN_BOARDTYPE, &val) == 0)
532                         printk("P2 ROM board type: 0x%08x\n", val);
533                 else
534                         printk("Could not read board type\n");
535                 if (netxen_rom_fast_read(adapter, NETXEN_BOARDNUM, &val) == 0)
536                         printk("P2 ROM board  num: 0x%08x\n", val);
537                 else
538                         printk("Could not read board number\n");
539                 if (netxen_rom_fast_read(adapter, NETXEN_CHIPNUM, &val) == 0)
540                         printk("P2 ROM chip   num: 0x%08x\n", val);
541                 else
542                         printk("Could not read chip number\n");
543         }
544
545         if (NX_IS_REVISION_P3(adapter->ahw.revision_id)) {
546                 if (netxen_rom_fast_read(adapter, 0, &n) != 0 ||
547                         (n != 0xcafecafe) ||
548                         netxen_rom_fast_read(adapter, 4, &n) != 0) {
549                         printk(KERN_ERR "%s: ERROR Reading crb_init area: "
550                                         "n: %08x\n", netxen_nic_driver_name, n);
551                         return -EIO;
552                 }
553                 offset = n & 0xffffU;
554                 n = (n >> 16) & 0xffffU;
555         } else {
556                 if (netxen_rom_fast_read(adapter, 0, &n) != 0 ||
557                         !(n & 0x80000000)) {
558                         printk(KERN_ERR "%s: ERROR Reading crb_init area: "
559                                         "n: %08x\n", netxen_nic_driver_name, n);
560                         return -EIO;
561                 }
562                 offset = 1;
563                 n &= ~0x80000000;
564         }
565
566         if (n < 1024) {
567                 if (verbose)
568                         printk(KERN_DEBUG "%s: %d CRB init values found"
569                                " in ROM.\n", netxen_nic_driver_name, n);
570         } else {
571                 printk(KERN_ERR "%s:n=0x%x Error! NetXen card flash not"
572                        " initialized.\n", __func__, n);
573                 return -EIO;
574         }
575
576         buf = kcalloc(n, sizeof(struct crb_addr_pair), GFP_KERNEL);
577         if (buf == NULL) {
578                 printk("%s: netxen_pinit_from_rom: Unable to calloc memory.\n",
579                                 netxen_nic_driver_name);
580                 return -ENOMEM;
581         }
582         for (i = 0; i < n; i++) {
583                 if (netxen_rom_fast_read(adapter, 8*i + 4*offset, &val) != 0 ||
584                 netxen_rom_fast_read(adapter, 8*i + 4*offset + 4, &addr) != 0) {
585                         kfree(buf);
586                         return -EIO;
587                 }
588
589                 buf[i].addr = addr;
590                 buf[i].data = val;
591
592                 if (verbose)
593                         printk(KERN_DEBUG "%s: PCI:     0x%08x == 0x%08x\n",
594                                 netxen_nic_driver_name,
595                                 (u32)netxen_decode_crb_addr(addr), val);
596         }
597         for (i = 0; i < n; i++) {
598
599                 off = netxen_decode_crb_addr(buf[i].addr);
600                 if (off == NETXEN_ADDR_ERROR) {
601                         printk(KERN_ERR"CRB init value out of range %x\n",
602                                         buf[i].addr);
603                         continue;
604                 }
605                 off += NETXEN_PCI_CRBSPACE;
606                 /* skipping cold reboot MAGIC */
607                 if (off == NETXEN_CAM_RAM(0x1fc))
608                         continue;
609
610                 if (NX_IS_REVISION_P3(adapter->ahw.revision_id)) {
611                         /* do not reset PCI */
612                         if (off == (ROMUSB_GLB + 0xbc))
613                                 continue;
614                         if (off == (ROMUSB_GLB + 0xa8))
615                                 continue;
616                         if (off == (ROMUSB_GLB + 0xc8)) /* core clock */
617                                 continue;
618                         if (off == (ROMUSB_GLB + 0x24)) /* MN clock */
619                                 continue;
620                         if (off == (ROMUSB_GLB + 0x1c)) /* MS clock */
621                                 continue;
622                         if (off == (NETXEN_CRB_PEG_NET_1 + 0x18))
623                                 buf[i].data = 0x1020;
624                         /* skip the function enable register */
625                         if (off == NETXEN_PCIE_REG(PCIE_SETUP_FUNCTION))
626                                 continue;
627                         if (off == NETXEN_PCIE_REG(PCIE_SETUP_FUNCTION2))
628                                 continue;
629                         if ((off & 0x0ff00000) == NETXEN_CRB_SMB)
630                                 continue;
631                 }
632
633                 if (off == NETXEN_ADDR_ERROR) {
634                         printk(KERN_ERR "%s: Err: Unknown addr: 0x%08x\n",
635                                         netxen_nic_driver_name, buf[i].addr);
636                         continue;
637                 }
638
639                 init_delay = 1;
640                 /* After writing this register, HW needs time for CRB */
641                 /* to quiet down (else crb_window returns 0xffffffff) */
642                 if (off == NETXEN_ROMUSB_GLB_SW_RESET) {
643                         init_delay = 1000;
644                         if (NX_IS_REVISION_P2(adapter->ahw.revision_id)) {
645                                 /* hold xdma in reset also */
646                                 buf[i].data = NETXEN_NIC_XDMA_RESET;
647                                 buf[i].data = 0x8000ff;
648                         }
649                 }
650
651                 NXWR32(adapter, off, buf[i].data);
652
653                 msleep(init_delay);
654         }
655         kfree(buf);
656
657         /* disable_peg_cache_all */
658
659         /* unreset_net_cache */
660         if (NX_IS_REVISION_P2(adapter->ahw.revision_id)) {
661                 val = NXRD32(adapter, NETXEN_ROMUSB_GLB_SW_RESET);
662                 NXWR32(adapter, NETXEN_ROMUSB_GLB_SW_RESET, (val & 0xffffff0f));
663         }
664
665         /* p2dn replyCount */
666         NXWR32(adapter, NETXEN_CRB_PEG_NET_D + 0xec, 0x1e);
667         /* disable_peg_cache 0 */
668         NXWR32(adapter, NETXEN_CRB_PEG_NET_D + 0x4c, 8);
669         /* disable_peg_cache 1 */
670         NXWR32(adapter, NETXEN_CRB_PEG_NET_I + 0x4c, 8);
671
672         /* peg_clr_all */
673
674         /* peg_clr 0 */
675         NXWR32(adapter, NETXEN_CRB_PEG_NET_0 + 0x8, 0);
676         NXWR32(adapter, NETXEN_CRB_PEG_NET_0 + 0xc, 0);
677         /* peg_clr 1 */
678         NXWR32(adapter, NETXEN_CRB_PEG_NET_1 + 0x8, 0);
679         NXWR32(adapter, NETXEN_CRB_PEG_NET_1 + 0xc, 0);
680         /* peg_clr 2 */
681         NXWR32(adapter, NETXEN_CRB_PEG_NET_2 + 0x8, 0);
682         NXWR32(adapter, NETXEN_CRB_PEG_NET_2 + 0xc, 0);
683         /* peg_clr 3 */
684         NXWR32(adapter, NETXEN_CRB_PEG_NET_3 + 0x8, 0);
685         NXWR32(adapter, NETXEN_CRB_PEG_NET_3 + 0xc, 0);
686         return 0;
687 }
688
689 int
690 netxen_load_firmware(struct netxen_adapter *adapter)
691 {
692         u64 *ptr64;
693         u32 i, flashaddr, size;
694         const struct firmware *fw = adapter->fw;
695
696         if (NX_IS_REVISION_P2(adapter->ahw.revision_id))
697                 NXWR32(adapter, NETXEN_ROMUSB_GLB_CAS_RST, 1);
698
699         if (fw) {
700                 __le64 data;
701
702                 size = (NETXEN_IMAGE_START - NETXEN_BOOTLD_START) / 8;
703
704                 ptr64 = (u64 *)&fw->data[NETXEN_BOOTLD_START];
705                 flashaddr = NETXEN_BOOTLD_START;
706
707                 for (i = 0; i < size; i++) {
708                         data = cpu_to_le64(ptr64[i]);
709                         adapter->pci_mem_write(adapter, flashaddr, &data, 8);
710                         flashaddr += 8;
711                 }
712
713                 size = *(u32 *)&fw->data[NX_FW_SIZE_OFFSET];
714                 size = (__force u32)cpu_to_le32(size) / 8;
715
716                 ptr64 = (u64 *)&fw->data[NETXEN_IMAGE_START];
717                 flashaddr = NETXEN_IMAGE_START;
718
719                 for (i = 0; i < size; i++) {
720                         data = cpu_to_le64(ptr64[i]);
721
722                         if (adapter->pci_mem_write(adapter,
723                                                 flashaddr, &data, 8))
724                                 return -EIO;
725
726                         flashaddr += 8;
727                 }
728         } else {
729                 u32 data;
730
731                 size = (NETXEN_IMAGE_START - NETXEN_BOOTLD_START) / 4;
732                 flashaddr = NETXEN_BOOTLD_START;
733
734                 for (i = 0; i < size; i++) {
735                         if (netxen_rom_fast_read(adapter,
736                                         flashaddr, (int *)&data) != 0)
737                                 return -EIO;
738
739                         if (adapter->pci_mem_write(adapter,
740                                                 flashaddr, &data, 4))
741                                 return -EIO;
742
743                         flashaddr += 4;
744                 }
745         }
746         msleep(1);
747
748         if (NX_IS_REVISION_P3(adapter->ahw.revision_id))
749                 NXWR32(adapter, NETXEN_ROMUSB_GLB_SW_RESET, 0x80001d);
750         else {
751                 NXWR32(adapter, NETXEN_ROMUSB_GLB_CHIP_CLK_CTRL, 0x3fff);
752                 NXWR32(adapter, NETXEN_ROMUSB_GLB_CAS_RST, 0);
753         }
754
755         return 0;
756 }
757
758 static int
759 netxen_validate_firmware(struct netxen_adapter *adapter, const char *fwname)
760 {
761         __le32 val;
762         u32 major, minor, build, ver, min_ver, bios;
763         struct pci_dev *pdev = adapter->pdev;
764         const struct firmware *fw = adapter->fw;
765
766         if (fw->size < NX_FW_MIN_SIZE)
767                 return -EINVAL;
768
769         val = cpu_to_le32(*(u32 *)&fw->data[NX_FW_MAGIC_OFFSET]);
770         if ((__force u32)val != NETXEN_BDINFO_MAGIC)
771                 return -EINVAL;
772
773         val = cpu_to_le32(*(u32 *)&fw->data[NX_FW_VERSION_OFFSET]);
774         major = (__force u32)val & 0xff;
775         minor = ((__force u32)val >> 8) & 0xff;
776         build = (__force u32)val >> 16;
777
778         if (NX_IS_REVISION_P3(adapter->ahw.revision_id))
779                 min_ver = NETXEN_VERSION_CODE(4, 0, 216);
780         else
781                 min_ver = NETXEN_VERSION_CODE(3, 4, 216);
782
783         ver = NETXEN_VERSION_CODE(major, minor, build);
784
785         if ((major > _NETXEN_NIC_LINUX_MAJOR) || (ver < min_ver)) {
786                 dev_err(&pdev->dev,
787                                 "%s: firmware version %d.%d.%d unsupported\n",
788                                 fwname, major, minor, build);
789                 return -EINVAL;
790         }
791
792         val = cpu_to_le32(*(u32 *)&fw->data[NX_BIOS_VERSION_OFFSET]);
793         netxen_rom_fast_read(adapter, NX_BIOS_VERSION_OFFSET, (int *)&bios);
794         if ((__force u32)val != bios) {
795                 dev_err(&pdev->dev, "%s: firmware bios is incompatible\n",
796                                 fwname);
797                 return -EINVAL;
798         }
799
800         /* check if flashed firmware is newer */
801         if (netxen_rom_fast_read(adapter,
802                         NX_FW_VERSION_OFFSET, (int *)&val))
803                 return -EIO;
804         major = (__force u32)val & 0xff;
805         minor = ((__force u32)val >> 8) & 0xff;
806         build = (__force u32)val >> 16;
807         if (NETXEN_VERSION_CODE(major, minor, build) > ver)
808                 return -EINVAL;
809
810         NXWR32(adapter, NETXEN_CAM_RAM(0x1fc), NETXEN_BDINFO_MAGIC);
811         return 0;
812 }
813
814 static char *fw_name[] = { "nxromimg.bin", "nx3fwct.bin", "nx3fwmn.bin" };
815
816 void netxen_request_firmware(struct netxen_adapter *adapter)
817 {
818         u32 capability, flashed_ver;
819         int fw_type;
820         struct pci_dev *pdev = adapter->pdev;
821         int rc = 0;
822
823         if (NX_IS_REVISION_P2(adapter->ahw.revision_id)) {
824                 fw_type = NX_P2_MN_ROMIMAGE;
825                 goto request_fw;
826         } else {
827                 fw_type = NX_P3_CT_ROMIMAGE;
828                 goto request_fw;
829         }
830
831 request_mn:
832         capability = 0;
833
834         netxen_rom_fast_read(adapter,
835                         NX_FW_VERSION_OFFSET, (int *)&flashed_ver);
836         if (flashed_ver >= NETXEN_VERSION_CODE(4, 0, 220)) {
837                 capability = NXRD32(adapter, NX_PEG_TUNE_CAPABILITY);
838                 if (capability & NX_PEG_TUNE_MN_PRESENT) {
839                         fw_type = NX_P3_MN_ROMIMAGE;
840                         goto request_fw;
841                 }
842         }
843
844 request_fw:
845         rc = request_firmware(&adapter->fw, fw_name[fw_type], &pdev->dev);
846         if (rc != 0) {
847                 if (fw_type == NX_P3_CT_ROMIMAGE) {
848                         msleep(1);
849                         goto request_mn;
850                 }
851
852                 adapter->fw = NULL;
853                 goto done;
854         }
855
856         rc = netxen_validate_firmware(adapter, fw_name[fw_type]);
857         if (rc != 0) {
858                 release_firmware(adapter->fw);
859
860                 if (fw_type == NX_P3_CT_ROMIMAGE) {
861                         msleep(1);
862                         goto request_mn;
863                 }
864
865                 adapter->fw = NULL;
866                 goto done;
867         }
868
869 done:
870         if (adapter->fw)
871                 dev_info(&pdev->dev, "loading firmware from file %s\n",
872                                 fw_name[fw_type]);
873         else
874                 dev_info(&pdev->dev, "loading firmware from flash\n");
875 }
876
877
878 void
879 netxen_release_firmware(struct netxen_adapter *adapter)
880 {
881         if (adapter->fw)
882                 release_firmware(adapter->fw);
883 }
884
885 int netxen_initialize_adapter_offload(struct netxen_adapter *adapter)
886 {
887         uint64_t addr;
888         uint32_t hi;
889         uint32_t lo;
890
891         adapter->dummy_dma.addr =
892             pci_alloc_consistent(adapter->pdev,
893                                  NETXEN_HOST_DUMMY_DMA_SIZE,
894                                  &adapter->dummy_dma.phys_addr);
895         if (adapter->dummy_dma.addr == NULL) {
896                 printk("%s: ERROR: Could not allocate dummy DMA memory\n",
897                        __func__);
898                 return -ENOMEM;
899         }
900
901         addr = (uint64_t) adapter->dummy_dma.phys_addr;
902         hi = (addr >> 32) & 0xffffffff;
903         lo = addr & 0xffffffff;
904
905         NXWR32(adapter, CRB_HOST_DUMMY_BUF_ADDR_HI, hi);
906         NXWR32(adapter, CRB_HOST_DUMMY_BUF_ADDR_LO, lo);
907
908         if (NX_IS_REVISION_P3(adapter->ahw.revision_id)) {
909                 uint32_t temp = 0;
910                 NXWR32(adapter, CRB_HOST_DUMMY_BUF, temp);
911         }
912
913         return 0;
914 }
915
916 void netxen_free_adapter_offload(struct netxen_adapter *adapter)
917 {
918         int i = 100;
919
920         if (!adapter->dummy_dma.addr)
921                 return;
922
923         if (NX_IS_REVISION_P2(adapter->ahw.revision_id)) {
924                 do {
925                         if (dma_watchdog_shutdown_request(adapter) == 1)
926                                 break;
927                         msleep(50);
928                         if (dma_watchdog_shutdown_poll_result(adapter) == 1)
929                                 break;
930                 } while (--i);
931         }
932
933         if (i) {
934                 pci_free_consistent(adapter->pdev,
935                             NETXEN_HOST_DUMMY_DMA_SIZE,
936                             adapter->dummy_dma.addr,
937                             adapter->dummy_dma.phys_addr);
938                 adapter->dummy_dma.addr = NULL;
939         } else {
940                 printk(KERN_ERR "%s: dma_watchdog_shutdown failed\n",
941                                 adapter->netdev->name);
942         }
943 }
944
945 int netxen_phantom_init(struct netxen_adapter *adapter, int pegtune_val)
946 {
947         u32 val = 0;
948         int retries = 60;
949
950         if (!pegtune_val) {
951                 do {
952                         val = NXRD32(adapter, CRB_CMDPEG_STATE);
953
954                         if (val == PHAN_INITIALIZE_COMPLETE ||
955                                 val == PHAN_INITIALIZE_ACK)
956                                 return 0;
957
958                         msleep(500);
959
960                 } while (--retries);
961
962                 if (!retries) {
963                         pegtune_val = NXRD32(adapter,
964                                         NETXEN_ROMUSB_GLB_PEGTUNE_DONE);
965                         printk(KERN_WARNING "netxen_phantom_init: init failed, "
966                                         "pegtune_val=%x\n", pegtune_val);
967                         return -1;
968                 }
969         }
970
971         return 0;
972 }
973
974 static int
975 netxen_receive_peg_ready(struct netxen_adapter *adapter)
976 {
977         u32 val = 0;
978         int retries = 2000;
979
980         do {
981                 val = NXRD32(adapter, CRB_RCVPEG_STATE);
982
983                 if (val == PHAN_PEG_RCV_INITIALIZED)
984                         return 0;
985
986                 msleep(10);
987
988         } while (--retries);
989
990         if (!retries) {
991                 printk(KERN_ERR "Receive Peg initialization not "
992                               "complete, state: 0x%x.\n", val);
993                 return -EIO;
994         }
995
996         return 0;
997 }
998
999 int netxen_init_firmware(struct netxen_adapter *adapter)
1000 {
1001         int err;
1002
1003         err = netxen_receive_peg_ready(adapter);
1004         if (err)
1005                 return err;
1006
1007         NXWR32(adapter, CRB_NIC_CAPABILITIES_HOST, INTR_SCHEME_PERPORT);
1008         NXWR32(adapter, CRB_NIC_MSI_MODE_HOST, MSI_MODE_MULTIFUNC);
1009         NXWR32(adapter, CRB_MPORT_MODE, MPORT_MULTI_FUNCTION_MODE);
1010         NXWR32(adapter, CRB_CMDPEG_STATE, PHAN_INITIALIZE_ACK);
1011
1012         if (adapter->fw_version >= NETXEN_VERSION_CODE(4, 0, 222)) {
1013                 adapter->capabilities = NXRD32(adapter, CRB_FW_CAPABILITIES_1);
1014         }
1015
1016         return err;
1017 }
1018
1019 static void
1020 netxen_handle_linkevent(struct netxen_adapter *adapter, nx_fw_msg_t *msg)
1021 {
1022         u32 cable_OUI;
1023         u16 cable_len;
1024         u16 link_speed;
1025         u8  link_status, module, duplex, autoneg;
1026         struct net_device *netdev = adapter->netdev;
1027
1028         adapter->has_link_events = 1;
1029
1030         cable_OUI = msg->body[1] & 0xffffffff;
1031         cable_len = (msg->body[1] >> 32) & 0xffff;
1032         link_speed = (msg->body[1] >> 48) & 0xffff;
1033
1034         link_status = msg->body[2] & 0xff;
1035         duplex = (msg->body[2] >> 16) & 0xff;
1036         autoneg = (msg->body[2] >> 24) & 0xff;
1037
1038         module = (msg->body[2] >> 8) & 0xff;
1039         if (module == LINKEVENT_MODULE_TWINAX_UNSUPPORTED_CABLE) {
1040                 printk(KERN_INFO "%s: unsupported cable: OUI 0x%x, length %d\n",
1041                                 netdev->name, cable_OUI, cable_len);
1042         } else if (module == LINKEVENT_MODULE_TWINAX_UNSUPPORTED_CABLELEN) {
1043                 printk(KERN_INFO "%s: unsupported cable length %d\n",
1044                                 netdev->name, cable_len);
1045         }
1046
1047         netxen_advert_link_change(adapter, link_status);
1048
1049         /* update link parameters */
1050         if (duplex == LINKEVENT_FULL_DUPLEX)
1051                 adapter->link_duplex = DUPLEX_FULL;
1052         else
1053                 adapter->link_duplex = DUPLEX_HALF;
1054         adapter->module_type = module;
1055         adapter->link_autoneg = autoneg;
1056         adapter->link_speed = link_speed;
1057 }
1058
1059 static void
1060 netxen_handle_fw_message(int desc_cnt, int index,
1061                 struct nx_host_sds_ring *sds_ring)
1062 {
1063         nx_fw_msg_t msg;
1064         struct status_desc *desc;
1065         int i = 0, opcode;
1066
1067         while (desc_cnt > 0 && i < 8) {
1068                 desc = &sds_ring->desc_head[index];
1069                 msg.words[i++] = le64_to_cpu(desc->status_desc_data[0]);
1070                 msg.words[i++] = le64_to_cpu(desc->status_desc_data[1]);
1071
1072                 index = get_next_index(index, sds_ring->num_desc);
1073                 desc_cnt--;
1074         }
1075
1076         opcode = netxen_get_nic_msg_opcode(msg.body[0]);
1077         switch (opcode) {
1078         case NX_NIC_C2H_OPCODE_GET_LINKEVENT_RESPONSE:
1079                 netxen_handle_linkevent(sds_ring->adapter, &msg);
1080                 break;
1081         default:
1082                 break;
1083         }
1084 }
1085
1086 static int
1087 netxen_alloc_rx_skb(struct netxen_adapter *adapter,
1088                 struct nx_host_rds_ring *rds_ring,
1089                 struct netxen_rx_buffer *buffer)
1090 {
1091         struct sk_buff *skb;
1092         dma_addr_t dma;
1093         struct pci_dev *pdev = adapter->pdev;
1094
1095         buffer->skb = dev_alloc_skb(rds_ring->skb_size);
1096         if (!buffer->skb)
1097                 return 1;
1098
1099         skb = buffer->skb;
1100
1101         if (!adapter->ahw.cut_through)
1102                 skb_reserve(skb, 2);
1103
1104         dma = pci_map_single(pdev, skb->data,
1105                         rds_ring->dma_size, PCI_DMA_FROMDEVICE);
1106
1107         if (pci_dma_mapping_error(pdev, dma)) {
1108                 dev_kfree_skb_any(skb);
1109                 buffer->skb = NULL;
1110                 return 1;
1111         }
1112
1113         buffer->skb = skb;
1114         buffer->dma = dma;
1115         buffer->state = NETXEN_BUFFER_BUSY;
1116
1117         return 0;
1118 }
1119
1120 static struct sk_buff *netxen_process_rxbuf(struct netxen_adapter *adapter,
1121                 struct nx_host_rds_ring *rds_ring, u16 index, u16 cksum)
1122 {
1123         struct netxen_rx_buffer *buffer;
1124         struct sk_buff *skb;
1125
1126         buffer = &rds_ring->rx_buf_arr[index];
1127
1128         pci_unmap_single(adapter->pdev, buffer->dma, rds_ring->dma_size,
1129                         PCI_DMA_FROMDEVICE);
1130
1131         skb = buffer->skb;
1132         if (!skb)
1133                 goto no_skb;
1134
1135         if (likely(adapter->rx_csum && cksum == STATUS_CKSUM_OK)) {
1136                 adapter->stats.csummed++;
1137                 skb->ip_summed = CHECKSUM_UNNECESSARY;
1138         } else
1139                 skb->ip_summed = CHECKSUM_NONE;
1140
1141         skb->dev = adapter->netdev;
1142
1143         buffer->skb = NULL;
1144 no_skb:
1145         buffer->state = NETXEN_BUFFER_FREE;
1146         return skb;
1147 }
1148
1149 static struct netxen_rx_buffer *
1150 netxen_process_rcv(struct netxen_adapter *adapter,
1151                 int ring, int index, int length, int cksum, int pkt_offset,
1152                 struct nx_host_sds_ring *sds_ring)
1153 {
1154         struct net_device *netdev = adapter->netdev;
1155         struct netxen_recv_context *recv_ctx = &adapter->recv_ctx;
1156         struct netxen_rx_buffer *buffer;
1157         struct sk_buff *skb;
1158         struct nx_host_rds_ring *rds_ring = &recv_ctx->rds_rings[ring];
1159
1160         if (unlikely(index > rds_ring->num_desc))
1161                 return NULL;
1162
1163         buffer = &rds_ring->rx_buf_arr[index];
1164
1165         skb = netxen_process_rxbuf(adapter, rds_ring, index, cksum);
1166         if (!skb)
1167                 return buffer;
1168
1169         if (length > rds_ring->skb_size)
1170                 skb_put(skb, rds_ring->skb_size);
1171         else
1172                 skb_put(skb, length);
1173
1174
1175         if (pkt_offset)
1176                 skb_pull(skb, pkt_offset);
1177
1178         skb->protocol = eth_type_trans(skb, netdev);
1179
1180         napi_gro_receive(&sds_ring->napi, skb);
1181
1182         adapter->stats.no_rcv++;
1183         adapter->stats.rxbytes += length;
1184
1185         return buffer;
1186 }
1187
1188 #define netxen_merge_rx_buffers(list, head) \
1189         do { list_splice_tail_init(list, head); } while (0);
1190
1191 int
1192 netxen_process_rcv_ring(struct nx_host_sds_ring *sds_ring, int max)
1193 {
1194         struct netxen_adapter *adapter = sds_ring->adapter;
1195
1196         struct list_head *cur;
1197
1198         struct status_desc *desc;
1199         struct netxen_rx_buffer *rxbuf;
1200
1201         u32 consumer = sds_ring->consumer;
1202
1203         int count = 0;
1204         u64 sts_data;
1205         int opcode, ring, index, length, cksum, pkt_offset, desc_cnt;
1206
1207         while (count < max) {
1208                 desc = &sds_ring->desc_head[consumer];
1209                 sts_data = le64_to_cpu(desc->status_desc_data[0]);
1210
1211                 if (!(sts_data & STATUS_OWNER_HOST))
1212                         break;
1213
1214                 desc_cnt = netxen_get_sts_desc_cnt(sts_data);
1215                 ring   = netxen_get_sts_type(sts_data);
1216
1217                 if (ring > RCV_RING_JUMBO)
1218                         goto skip;
1219
1220                 opcode = netxen_get_sts_opcode(sts_data);
1221
1222                 switch (opcode) {
1223                 case NETXEN_NIC_RXPKT_DESC:
1224                 case NETXEN_OLD_RXPKT_DESC:
1225                         break;
1226                 case NETXEN_NIC_RESPONSE_DESC:
1227                         netxen_handle_fw_message(desc_cnt, consumer, sds_ring);
1228                 default:
1229                         goto skip;
1230                 }
1231
1232                 WARN_ON(desc_cnt > 1);
1233
1234                 index  = netxen_get_sts_refhandle(sts_data);
1235                 length = netxen_get_sts_totallength(sts_data);
1236                 cksum  = netxen_get_sts_status(sts_data);
1237                 pkt_offset = netxen_get_sts_pkt_offset(sts_data);
1238
1239                 rxbuf = netxen_process_rcv(adapter, ring, index,
1240                                 length, cksum, pkt_offset, sds_ring);
1241
1242                 if (rxbuf)
1243                         list_add_tail(&rxbuf->list, &sds_ring->free_list[ring]);
1244
1245 skip:
1246                 for (; desc_cnt > 0; desc_cnt--) {
1247                         desc = &sds_ring->desc_head[consumer];
1248                         desc->status_desc_data[0] =
1249                                 cpu_to_le64(STATUS_OWNER_PHANTOM);
1250                         consumer = get_next_index(consumer, sds_ring->num_desc);
1251                 }
1252                 count++;
1253         }
1254
1255         for (ring = 0; ring < adapter->max_rds_rings; ring++) {
1256                 struct nx_host_rds_ring *rds_ring =
1257                         &adapter->recv_ctx.rds_rings[ring];
1258
1259                 if (!list_empty(&sds_ring->free_list[ring])) {
1260                         list_for_each(cur, &sds_ring->free_list[ring]) {
1261                                 rxbuf = list_entry(cur,
1262                                                 struct netxen_rx_buffer, list);
1263                                 netxen_alloc_rx_skb(adapter, rds_ring, rxbuf);
1264                         }
1265                         spin_lock(&rds_ring->lock);
1266                         netxen_merge_rx_buffers(&sds_ring->free_list[ring],
1267                                                 &rds_ring->free_list);
1268                         spin_unlock(&rds_ring->lock);
1269                 }
1270
1271                 netxen_post_rx_buffers_nodb(adapter, rds_ring);
1272         }
1273
1274         if (count) {
1275                 sds_ring->consumer = consumer;
1276                 NXWR32(adapter, sds_ring->crb_sts_consumer, consumer);
1277         }
1278
1279         return count;
1280 }
1281
1282 /* Process Command status ring */
1283 int netxen_process_cmd_ring(struct netxen_adapter *adapter)
1284 {
1285         u32 sw_consumer, hw_consumer;
1286         int count = 0, i;
1287         struct netxen_cmd_buffer *buffer;
1288         struct pci_dev *pdev = adapter->pdev;
1289         struct net_device *netdev = adapter->netdev;
1290         struct netxen_skb_frag *frag;
1291         int done = 0;
1292         struct nx_host_tx_ring *tx_ring = adapter->tx_ring;
1293
1294         if (!spin_trylock(&adapter->tx_clean_lock))
1295                 return 1;
1296
1297         sw_consumer = tx_ring->sw_consumer;
1298         barrier(); /* hw_consumer can change underneath */
1299         hw_consumer = le32_to_cpu(*(tx_ring->hw_consumer));
1300
1301         while (sw_consumer != hw_consumer) {
1302                 buffer = &tx_ring->cmd_buf_arr[sw_consumer];
1303                 if (buffer->skb) {
1304                         frag = &buffer->frag_array[0];
1305                         pci_unmap_single(pdev, frag->dma, frag->length,
1306                                          PCI_DMA_TODEVICE);
1307                         frag->dma = 0ULL;
1308                         for (i = 1; i < buffer->frag_count; i++) {
1309                                 frag++; /* Get the next frag */
1310                                 pci_unmap_page(pdev, frag->dma, frag->length,
1311                                                PCI_DMA_TODEVICE);
1312                                 frag->dma = 0ULL;
1313                         }
1314
1315                         adapter->stats.xmitfinished++;
1316                         dev_kfree_skb_any(buffer->skb);
1317                         buffer->skb = NULL;
1318                 }
1319
1320                 sw_consumer = get_next_index(sw_consumer, tx_ring->num_desc);
1321                 if (++count >= MAX_STATUS_HANDLE)
1322                         break;
1323         }
1324
1325         tx_ring->sw_consumer = sw_consumer;
1326
1327         if (count && netif_running(netdev)) {
1328                 smp_mb();
1329                 if (netif_queue_stopped(netdev) && netif_carrier_ok(netdev)) {
1330                         netif_tx_lock(netdev);
1331                         netif_wake_queue(netdev);
1332                         smp_mb();
1333                         netif_tx_unlock(netdev);
1334                 }
1335         }
1336         /*
1337          * If everything is freed up to consumer then check if the ring is full
1338          * If the ring is full then check if more needs to be freed and
1339          * schedule the call back again.
1340          *
1341          * This happens when there are 2 CPUs. One could be freeing and the
1342          * other filling it. If the ring is full when we get out of here and
1343          * the card has already interrupted the host then the host can miss the
1344          * interrupt.
1345          *
1346          * There is still a possible race condition and the host could miss an
1347          * interrupt. The card has to take care of this.
1348          */
1349         barrier(); /* hw_consumer can change underneath */
1350         hw_consumer = le32_to_cpu(*(tx_ring->hw_consumer));
1351         done = (sw_consumer == hw_consumer);
1352         spin_unlock(&adapter->tx_clean_lock);
1353
1354         return (done);
1355 }
1356
1357 void
1358 netxen_post_rx_buffers(struct netxen_adapter *adapter, u32 ringid,
1359         struct nx_host_rds_ring *rds_ring)
1360 {
1361         struct rcv_desc *pdesc;
1362         struct netxen_rx_buffer *buffer;
1363         int producer, count = 0;
1364         netxen_ctx_msg msg = 0;
1365         struct list_head *head;
1366
1367         producer = rds_ring->producer;
1368
1369         spin_lock(&rds_ring->lock);
1370         head = &rds_ring->free_list;
1371         while (!list_empty(head)) {
1372
1373                 buffer = list_entry(head->next, struct netxen_rx_buffer, list);
1374
1375                 if (!buffer->skb) {
1376                         if (netxen_alloc_rx_skb(adapter, rds_ring, buffer))
1377                                 break;
1378                 }
1379
1380                 count++;
1381                 list_del(&buffer->list);
1382
1383                 /* make a rcv descriptor  */
1384                 pdesc = &rds_ring->desc_head[producer];
1385                 pdesc->addr_buffer = cpu_to_le64(buffer->dma);
1386                 pdesc->reference_handle = cpu_to_le16(buffer->ref_handle);
1387                 pdesc->buffer_length = cpu_to_le32(rds_ring->dma_size);
1388
1389                 producer = get_next_index(producer, rds_ring->num_desc);
1390         }
1391         spin_unlock(&rds_ring->lock);
1392
1393         if (count) {
1394                 rds_ring->producer = producer;
1395                 NXWR32(adapter, rds_ring->crb_rcv_producer,
1396                                 (producer-1) & (rds_ring->num_desc-1));
1397
1398                 if (adapter->fw_major < 4) {
1399                         /*
1400                          * Write a doorbell msg to tell phanmon of change in
1401                          * receive ring producer
1402                          * Only for firmware version < 4.0.0
1403                          */
1404                         netxen_set_msg_peg_id(msg, NETXEN_RCV_PEG_DB_ID);
1405                         netxen_set_msg_privid(msg);
1406                         netxen_set_msg_count(msg,
1407                                              ((producer - 1) &
1408                                               (rds_ring->num_desc - 1)));
1409                         netxen_set_msg_ctxid(msg, adapter->portnum);
1410                         netxen_set_msg_opcode(msg, NETXEN_RCV_PRODUCER(ringid));
1411                         writel(msg,
1412                                DB_NORMALIZE(adapter,
1413                                             NETXEN_RCV_PRODUCER_OFFSET));
1414                 }
1415         }
1416 }
1417
1418 static void
1419 netxen_post_rx_buffers_nodb(struct netxen_adapter *adapter,
1420                 struct nx_host_rds_ring *rds_ring)
1421 {
1422         struct rcv_desc *pdesc;
1423         struct netxen_rx_buffer *buffer;
1424         int producer, count = 0;
1425         struct list_head *head;
1426
1427         producer = rds_ring->producer;
1428         if (!spin_trylock(&rds_ring->lock))
1429                 return;
1430
1431         head = &rds_ring->free_list;
1432         while (!list_empty(head)) {
1433
1434                 buffer = list_entry(head->next, struct netxen_rx_buffer, list);
1435
1436                 if (!buffer->skb) {
1437                         if (netxen_alloc_rx_skb(adapter, rds_ring, buffer))
1438                                 break;
1439                 }
1440
1441                 count++;
1442                 list_del(&buffer->list);
1443
1444                 /* make a rcv descriptor  */
1445                 pdesc = &rds_ring->desc_head[producer];
1446                 pdesc->reference_handle = cpu_to_le16(buffer->ref_handle);
1447                 pdesc->buffer_length = cpu_to_le32(rds_ring->dma_size);
1448                 pdesc->addr_buffer = cpu_to_le64(buffer->dma);
1449
1450                 producer = get_next_index(producer, rds_ring->num_desc);
1451         }
1452
1453         if (count) {
1454                 rds_ring->producer = producer;
1455                 NXWR32(adapter, rds_ring->crb_rcv_producer,
1456                                 (producer - 1) & (rds_ring->num_desc - 1));
1457         }
1458         spin_unlock(&rds_ring->lock);
1459 }
1460
1461 void netxen_nic_clear_stats(struct netxen_adapter *adapter)
1462 {
1463         memset(&adapter->stats, 0, sizeof(adapter->stats));
1464         return;
1465 }
1466