Merge rsync://oss.sgi.com/git/xfs-2.6
[linux-2.6] / arch / ppc / platforms / 85xx / sbc8560.c
1 /*
2  * arch/ppc/platforms/85xx/sbc8560.c
3  * 
4  * Wind River SBC8560 board specific routines
5  * 
6  * Maintainer: Kumar Gala <kumar.gala@freescale.com>
7  *
8  * Copyright 2004 Freescale Semiconductor Inc.
9  * 
10  * This program is free software; you can redistribute  it and/or modify it
11  * under  the terms of  the GNU General  Public License as published by the
12  * Free Software Foundation;  either version 2 of the  License, or (at your
13  * option) any later version.
14  */
15
16 #include <linux/config.h>
17 #include <linux/stddef.h>
18 #include <linux/kernel.h>
19 #include <linux/init.h>
20 #include <linux/errno.h>
21 #include <linux/reboot.h>
22 #include <linux/pci.h>
23 #include <linux/kdev_t.h>
24 #include <linux/major.h>
25 #include <linux/console.h>
26 #include <linux/delay.h>
27 #include <linux/irq.h>
28 #include <linux/seq_file.h>
29 #include <linux/root_dev.h>
30 #include <linux/serial.h>
31 #include <linux/tty.h>  /* for linux/serial_core.h */
32 #include <linux/serial_core.h>
33 #include <linux/initrd.h>
34 #include <linux/module.h>
35 #include <linux/fsl_devices.h>
36
37 #include <asm/system.h>
38 #include <asm/pgtable.h>
39 #include <asm/page.h>
40 #include <asm/atomic.h>
41 #include <asm/time.h>
42 #include <asm/io.h>
43 #include <asm/machdep.h>
44 #include <asm/open_pic.h>
45 #include <asm/bootinfo.h>
46 #include <asm/pci-bridge.h>
47 #include <asm/mpc85xx.h>
48 #include <asm/irq.h>
49 #include <asm/immap_85xx.h>
50 #include <asm/kgdb.h>
51 #include <asm/ppc_sys.h>
52 #include <mm/mmu_decl.h>
53
54 #include <syslib/ppc85xx_common.h>
55 #include <syslib/ppc85xx_setup.h>
56
57 #ifdef CONFIG_SERIAL_8250
58 static void __init
59 sbc8560_early_serial_map(void)
60 {
61         struct uart_port uart_req;
62  
63         /* Setup serial port access */
64         memset(&uart_req, 0, sizeof (uart_req));
65         uart_req.irq = MPC85xx_IRQ_EXT9;
66         uart_req.flags = STD_COM_FLAGS;
67         uart_req.uartclk = BASE_BAUD * 16;
68         uart_req.iotype = SERIAL_IO_MEM;
69         uart_req.mapbase = UARTA_ADDR;
70         uart_req.membase = ioremap(uart_req.mapbase, MPC85xx_UART0_SIZE);
71         uart_req.type = PORT_16650;
72
73 #if defined(CONFIG_SERIAL_TEXT_DEBUG) || defined(CONFIG_KGDB)
74         gen550_init(0, &uart_req);
75 #endif
76  
77         if (early_serial_setup(&uart_req) != 0)
78                 printk("Early serial init of port 0 failed\n");
79  
80         /* Assume early_serial_setup() doesn't modify uart_req */
81         uart_req.line = 1;
82         uart_req.mapbase = UARTB_ADDR;
83         uart_req.membase = ioremap(uart_req.mapbase, MPC85xx_UART1_SIZE);
84         uart_req.irq = MPC85xx_IRQ_EXT10;
85  
86 #if defined(CONFIG_SERIAL_TEXT_DEBUG) || defined(CONFIG_KGDB)
87         gen550_init(1, &uart_req);
88 #endif
89  
90         if (early_serial_setup(&uart_req) != 0)
91                 printk("Early serial init of port 1 failed\n");
92 }
93 #endif
94
95 /* ************************************************************************
96  *
97  * Setup the architecture
98  *
99  */
100 static void __init
101 sbc8560_setup_arch(void)
102 {
103         bd_t *binfo = (bd_t *) __res;
104         unsigned int freq;
105         struct gianfar_platform_data *pdata;
106
107         /* get the core frequency */
108         freq = binfo->bi_intfreq;
109
110         if (ppc_md.progress)
111                 ppc_md.progress("sbc8560_setup_arch()", 0);
112
113         /* Set loops_per_jiffy to a half-way reasonable value,
114            for use until calibrate_delay gets called. */
115         loops_per_jiffy = freq / HZ;
116
117 #ifdef CONFIG_PCI
118         /* setup PCI host bridges */
119         mpc85xx_setup_hose();
120 #endif
121 #ifdef CONFIG_SERIAL_8250
122         sbc8560_early_serial_map();
123 #endif
124 #ifdef CONFIG_SERIAL_TEXT_DEBUG
125         /* Invalidate the entry we stole earlier the serial ports
126          * should be properly mapped */ 
127         invalidate_tlbcam_entry(num_tlbcam_entries - 1);
128 #endif
129
130         /* setup the board related information for the enet controllers */
131         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_TSEC1);
132         pdata->board_flags = FSL_GIANFAR_BRD_HAS_PHY_INTR;
133         pdata->interruptPHY = MPC85xx_IRQ_EXT6;
134         pdata->phyid = 25;
135         /* fixup phy address */
136         pdata->phy_reg_addr += binfo->bi_immr_base;
137         memcpy(pdata->mac_addr, binfo->bi_enetaddr, 6);
138
139         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_TSEC2);
140         pdata->board_flags = FSL_GIANFAR_BRD_HAS_PHY_INTR;
141         pdata->interruptPHY = MPC85xx_IRQ_EXT7;
142         pdata->phyid = 26;
143         /* fixup phy address */
144         pdata->phy_reg_addr += binfo->bi_immr_base;
145         memcpy(pdata->mac_addr, binfo->bi_enet1addr, 6);
146
147 #ifdef CONFIG_BLK_DEV_INITRD
148         if (initrd_start)
149                 ROOT_DEV = Root_RAM0;
150         else
151 #endif
152 #ifdef  CONFIG_ROOT_NFS
153                 ROOT_DEV = Root_NFS;
154 #else
155                 ROOT_DEV = Root_HDA1;
156 #endif
157 }
158
159 /* ************************************************************************ */
160 void __init
161 platform_init(unsigned long r3, unsigned long r4, unsigned long r5,
162               unsigned long r6, unsigned long r7)
163 {
164         /* parse_bootinfo must always be called first */
165         parse_bootinfo(find_bootinfo());
166
167         /*
168          * If we were passed in a board information, copy it into the
169          * residual data area.
170          */
171         if (r3) {
172                 memcpy((void *) __res, (void *) (r3 + KERNELBASE),
173                        sizeof (bd_t));
174         }
175
176 #ifdef CONFIG_SERIAL_TEXT_DEBUG
177         /* Use the last TLB entry to map CCSRBAR to allow access to DUART regs */
178         settlbcam(num_tlbcam_entries - 1, UARTA_ADDR,
179                   UARTA_ADDR, 0x1000, _PAGE_IO, 0);
180 #endif
181
182 #if defined(CONFIG_BLK_DEV_INITRD)
183         /*
184          * If the init RAM disk has been configured in, and there's a valid
185          * starting address for it, set it up.
186          */
187         if (r4) {
188                 initrd_start = r4 + KERNELBASE;
189                 initrd_end = r5 + KERNELBASE;
190         }
191 #endif                          /* CONFIG_BLK_DEV_INITRD */
192
193         /* Copy the kernel command line arguments to a safe place. */
194
195         if (r6) {
196                 *(char *) (r7 + KERNELBASE) = 0;
197                 strcpy(cmd_line, (char *) (r6 + KERNELBASE));
198         }
199
200         identify_ppc_sys_by_id(mfspr(SPRN_SVR));
201
202         /* setup the PowerPC module struct */
203         ppc_md.setup_arch = sbc8560_setup_arch;
204         ppc_md.show_cpuinfo = sbc8560_show_cpuinfo;
205
206         ppc_md.init_IRQ = sbc8560_init_IRQ;
207         ppc_md.get_irq = openpic_get_irq;
208
209         ppc_md.restart = mpc85xx_restart;
210         ppc_md.power_off = mpc85xx_power_off;
211         ppc_md.halt = mpc85xx_halt;
212
213         ppc_md.find_end_of_memory = mpc85xx_find_end_of_memory;
214
215         ppc_md.time_init = NULL;
216         ppc_md.set_rtc_time = NULL;
217         ppc_md.get_rtc_time = NULL;
218         ppc_md.calibrate_decr = mpc85xx_calibrate_decr;
219
220 #if defined(CONFIG_SERIAL_8250) && defined(CONFIG_SERIAL_TEXT_DEBUG)
221         ppc_md.progress = gen550_progress;
222 #endif  /* CONFIG_SERIAL_8250 && CONFIG_SERIAL_TEXT_DEBUG */
223 #if defined(CONFIG_SERIAL_8250) && defined(CONFIG_KGDB)
224         ppc_md.early_serial_map = sbc8560_early_serial_map;
225 #endif  /* CONFIG_SERIAL_8250 && CONFIG_KGDB */
226
227         if (ppc_md.progress)
228                 ppc_md.progress("sbc8560_init(): exit", 0);
229 }