Merge master.kernel.org:/pub/scm/linux/kernel/git/jejb/scsi-for-linus-2.6
[linux-2.6] / drivers / scsi / qla2xxx / qla_def.h
1 /********************************************************************************
2 *                  QLOGIC LINUX SOFTWARE
3 *
4 * QLogic ISP2x00 device driver for Linux 2.6.x
5 * Copyright (C) 2003-2005 QLogic Corporation
6 * (www.qlogic.com)
7 *
8 * This program is free software; you can redistribute it and/or modify it
9 * under the terms of the GNU General Public License as published by the
10 * Free Software Foundation; either version 2, or (at your option) any
11 * later version.
12 *
13 * This program is distributed in the hope that it will be useful, but
14 * WITHOUT ANY WARRANTY; without even the implied warranty of
15 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
16 * General Public License for more details.
17 **
18 ******************************************************************************/
19
20 #ifndef __QLA_DEF_H
21 #define __QLA_DEF_H
22
23 #include <linux/kernel.h>
24 #include <linux/init.h>
25 #include <linux/types.h>
26 #include <linux/module.h>
27 #include <linux/list.h>
28 #include <linux/pci.h>
29 #include <linux/dma-mapping.h>
30 #include <linux/sched.h>
31 #include <linux/slab.h>
32 #include <linux/dmapool.h>
33 #include <linux/mempool.h>
34 #include <linux/spinlock.h>
35 #include <linux/completion.h>
36 #include <linux/interrupt.h>
37 #include <asm/semaphore.h>
38
39 #include <scsi/scsi.h>
40 #include <scsi/scsi_host.h>
41 #include <scsi/scsi_device.h>
42 #include <scsi/scsi_cmnd.h>
43
44 #if defined(CONFIG_SCSI_QLA21XX) || defined(CONFIG_SCSI_QLA21XX_MODULE)
45 #define IS_QLA2100(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP2100)
46 #else
47 #define IS_QLA2100(ha)  0
48 #endif
49
50 #if defined(CONFIG_SCSI_QLA22XX) || defined(CONFIG_SCSI_QLA22XX_MODULE)
51 #define IS_QLA2200(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP2200)
52 #else
53 #define IS_QLA2200(ha)  0
54 #endif
55
56 #if defined(CONFIG_SCSI_QLA2300) || defined(CONFIG_SCSI_QLA2300_MODULE)
57 #define IS_QLA2300(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP2300)
58 #define IS_QLA2312(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP2312)
59 #else
60 #define IS_QLA2300(ha)  0
61 #define IS_QLA2312(ha)  0
62 #endif
63
64 #if defined(CONFIG_SCSI_QLA2322) || defined(CONFIG_SCSI_QLA2322_MODULE)
65 #define IS_QLA2322(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP2322)
66 #else
67 #define IS_QLA2322(ha)  0
68 #endif
69
70 #if defined(CONFIG_SCSI_QLA6312) || defined(CONFIG_SCSI_QLA6312_MODULE)
71 #define IS_QLA6312(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP6312)
72 #define IS_QLA6322(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP6322)
73 #else
74 #define IS_QLA6312(ha)  0
75 #define IS_QLA6322(ha)  0
76 #endif
77
78 #if defined(CONFIG_SCSI_QLA24XX) || defined(CONFIG_SCSI_QLA24XX_MODULE)
79 #define IS_QLA2422(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP2422)
80 #define IS_QLA2432(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP2432)
81 #else
82 #define IS_QLA2422(ha)  0
83 #define IS_QLA2432(ha)  0
84 #endif
85
86 #if defined(CONFIG_SCSI_QLA25XX) || defined(CONFIG_SCSI_QLA25XX_MODULE)
87 #define IS_QLA2512(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP2512)
88 #define IS_QLA2522(ha)  ((ha)->pdev->device == PCI_DEVICE_ID_QLOGIC_ISP2522)
89 #else
90 #define IS_QLA2512(ha)  0
91 #define IS_QLA2522(ha)  0
92 #endif
93
94 #define IS_QLA23XX(ha)  (IS_QLA2300(ha) || IS_QLA2312(ha) || IS_QLA2322(ha) || \
95                          IS_QLA6312(ha) || IS_QLA6322(ha))
96
97 #define IS_QLA24XX(ha)  (IS_QLA2422(ha) || IS_QLA2432(ha))
98 #define IS_QLA25XX(ha)  (IS_QLA2512(ha) || IS_QLA2522(ha))
99
100 /*
101  * Only non-ISP2[12]00 have extended addressing support in the firmware.
102  */
103 #define HAS_EXTENDED_IDS(ha)    (!IS_QLA2100(ha) && !IS_QLA2200(ha))
104
105 /*
106  * We have MAILBOX_REGISTER_COUNT sized arrays in a few places,
107  * but that's fine as we don't look at the last 24 ones for
108  * ISP2100 HBAs.
109  */
110 #define MAILBOX_REGISTER_COUNT_2100     8
111 #define MAILBOX_REGISTER_COUNT          32
112
113 #define QLA2200A_RISC_ROM_VER   4
114 #define FPM_2300                6
115 #define FPM_2310                7
116
117 #include "qla_settings.h"
118
119 /*
120  * Data bit definitions
121  */
122 #define BIT_0   0x1
123 #define BIT_1   0x2
124 #define BIT_2   0x4
125 #define BIT_3   0x8
126 #define BIT_4   0x10
127 #define BIT_5   0x20
128 #define BIT_6   0x40
129 #define BIT_7   0x80
130 #define BIT_8   0x100
131 #define BIT_9   0x200
132 #define BIT_10  0x400
133 #define BIT_11  0x800
134 #define BIT_12  0x1000
135 #define BIT_13  0x2000
136 #define BIT_14  0x4000
137 #define BIT_15  0x8000
138 #define BIT_16  0x10000
139 #define BIT_17  0x20000
140 #define BIT_18  0x40000
141 #define BIT_19  0x80000
142 #define BIT_20  0x100000
143 #define BIT_21  0x200000
144 #define BIT_22  0x400000
145 #define BIT_23  0x800000
146 #define BIT_24  0x1000000
147 #define BIT_25  0x2000000
148 #define BIT_26  0x4000000
149 #define BIT_27  0x8000000
150 #define BIT_28  0x10000000
151 #define BIT_29  0x20000000
152 #define BIT_30  0x40000000
153 #define BIT_31  0x80000000
154
155 #define LSB(x)  ((uint8_t)(x))
156 #define MSB(x)  ((uint8_t)((uint16_t)(x) >> 8))
157
158 #define LSW(x)  ((uint16_t)(x))
159 #define MSW(x)  ((uint16_t)((uint32_t)(x) >> 16))
160
161 #define LSD(x)  ((uint32_t)((uint64_t)(x)))
162 #define MSD(x)  ((uint32_t)((((uint64_t)(x)) >> 16) >> 16))
163
164
165 /*
166  * I/O register
167 */
168
169 #define RD_REG_BYTE(addr)               readb(addr)
170 #define RD_REG_WORD(addr)               readw(addr)
171 #define RD_REG_DWORD(addr)              readl(addr)
172 #define RD_REG_BYTE_RELAXED(addr)       readb_relaxed(addr)
173 #define RD_REG_WORD_RELAXED(addr)       readw_relaxed(addr)
174 #define RD_REG_DWORD_RELAXED(addr)      readl_relaxed(addr)
175 #define WRT_REG_BYTE(addr, data)        writeb(data,addr)
176 #define WRT_REG_WORD(addr, data)        writew(data,addr)
177 #define WRT_REG_DWORD(addr, data)       writel(data,addr)
178
179 /*
180  * Fibre Channel device definitions.
181  */
182 #define WWN_SIZE                8       /* Size of WWPN, WWN & WWNN */
183 #define MAX_FIBRE_DEVICES       512
184 #define MAX_FIBRE_LUNS          0xFFFF
185 #define MAX_RSCN_COUNT          32
186 #define MAX_HOST_COUNT          16
187
188 /*
189  * Host adapter default definitions.
190  */
191 #define MAX_BUSES               1  /* We only have one bus today */
192 #define MAX_TARGETS_2100        MAX_FIBRE_DEVICES
193 #define MAX_TARGETS_2200        MAX_FIBRE_DEVICES
194 #define MIN_LUNS                8
195 #define MAX_LUNS                MAX_FIBRE_LUNS
196 #define MAX_CMDS_PER_LUN        255
197
198 /*
199  * Fibre Channel device definitions.
200  */
201 #define SNS_LAST_LOOP_ID_2100   0xfe
202 #define SNS_LAST_LOOP_ID_2300   0x7ff
203
204 #define LAST_LOCAL_LOOP_ID      0x7d
205 #define SNS_FL_PORT             0x7e
206 #define FABRIC_CONTROLLER       0x7f
207 #define SIMPLE_NAME_SERVER      0x80
208 #define SNS_FIRST_LOOP_ID       0x81
209 #define MANAGEMENT_SERVER       0xfe
210 #define BROADCAST               0xff
211
212 /*
213  * There is no correspondence between an N-PORT id and an AL_PA.  Therefore the
214  * valid range of an N-PORT id is 0 through 0x7ef.
215  */
216 #define NPH_LAST_HANDLE         0x7ef
217 #define NPH_SNS                 0x7fc           /*  FFFFFC */
218 #define NPH_FABRIC_CONTROLLER   0x7fd           /*  FFFFFD */
219 #define NPH_F_PORT              0x7fe           /*  FFFFFE */
220 #define NPH_IP_BROADCAST        0x7ff           /*  FFFFFF */
221
222 #define MAX_CMDSZ       16              /* SCSI maximum CDB size. */
223 #include "qla_fw.h"
224
225 /*
226  * Timeout timer counts in seconds
227  */
228 #define PORT_RETRY_TIME                 1
229 #define LOOP_DOWN_TIMEOUT               60
230 #define LOOP_DOWN_TIME                  255     /* 240 */
231 #define LOOP_DOWN_RESET                 (LOOP_DOWN_TIME - 30)
232
233 /* Maximum outstanding commands in ISP queues (1-65535) */
234 #define MAX_OUTSTANDING_COMMANDS        1024
235
236 /* ISP request and response entry counts (37-65535) */
237 #define REQUEST_ENTRY_CNT_2100          128     /* Number of request entries. */
238 #define REQUEST_ENTRY_CNT_2200          2048    /* Number of request entries. */
239 #define REQUEST_ENTRY_CNT_2XXX_EXT_MEM  4096    /* Number of request entries. */
240 #define REQUEST_ENTRY_CNT_24XX          4096    /* Number of request entries. */
241 #define RESPONSE_ENTRY_CNT_2100         64      /* Number of response entries.*/
242 #define RESPONSE_ENTRY_CNT_2300         512     /* Number of response entries.*/
243
244 /*
245  * SCSI Request Block
246  */
247 typedef struct srb {
248         struct list_head list;
249
250         struct scsi_qla_host *ha;       /* HA the SP is queued on */
251         struct fc_port *fcport;
252
253         struct scsi_cmnd *cmd;          /* Linux SCSI command pkt */
254
255         struct timer_list timer;        /* Command timer */
256         atomic_t ref_count;     /* Reference count for this structure */
257         uint16_t flags;
258
259         /* Request state */
260         uint16_t state;
261
262         /* Single transfer DMA context */
263         dma_addr_t dma_handle;
264
265         uint32_t request_sense_length;
266         uint8_t *request_sense_ptr;
267
268         /* SRB magic number */
269         uint16_t magic;
270 #define SRB_MAGIC       0x10CB
271 } srb_t;
272
273 /*
274  * SRB flag definitions
275  */
276 #define SRB_TIMEOUT             BIT_0   /* Command timed out */
277 #define SRB_DMA_VALID           BIT_1   /* Command sent to ISP */
278 #define SRB_WATCHDOG            BIT_2   /* Command on watchdog list */
279 #define SRB_ABORT_PENDING       BIT_3   /* Command abort sent to device */
280
281 #define SRB_ABORTED             BIT_4   /* Command aborted command already */
282 #define SRB_RETRY               BIT_5   /* Command needs retrying */
283 #define SRB_GOT_SENSE           BIT_6   /* Command has sense data */
284 #define SRB_FAILOVER            BIT_7   /* Command in failover state */
285
286 #define SRB_BUSY                BIT_8   /* Command is in busy retry state */
287 #define SRB_FO_CANCEL           BIT_9   /* Command don't need to do failover */
288 #define SRB_IOCTL               BIT_10  /* IOCTL command. */
289 #define SRB_TAPE                BIT_11  /* FCP2 (Tape) command. */
290
291 /*
292  * SRB state definitions
293  */
294 #define SRB_FREE_STATE          0       /*   returned back */
295 #define SRB_PENDING_STATE       1       /*   queued in LUN Q */
296 #define SRB_ACTIVE_STATE        2       /*   in Active Array */
297 #define SRB_DONE_STATE          3       /*   queued in Done Queue */
298 #define SRB_RETRY_STATE         4       /*   in Retry Queue */
299 #define SRB_SUSPENDED_STATE     5       /*   in suspended state */
300 #define SRB_NO_QUEUE_STATE      6       /*   is in between states */
301 #define SRB_ACTIVE_TIMEOUT_STATE 7      /*   in Active Array but timed out */
302 #define SRB_FAILOVER_STATE      8       /*   in Failover Queue */
303 #define SRB_SCSI_RETRY_STATE    9       /*   in Scsi Retry Queue */
304
305
306 /*
307  * ISP I/O Register Set structure definitions.
308  */
309 struct device_reg_2xxx {
310         uint16_t flash_address;         /* Flash BIOS address */
311         uint16_t flash_data;            /* Flash BIOS data */
312         uint16_t unused_1[1];           /* Gap */
313         uint16_t ctrl_status;           /* Control/Status */
314 #define CSR_FLASH_64K_BANK      BIT_3   /* Flash upper 64K bank select */
315 #define CSR_FLASH_ENABLE        BIT_1   /* Flash BIOS Read/Write enable */
316 #define CSR_ISP_SOFT_RESET      BIT_0   /* ISP soft reset */
317
318         uint16_t ictrl;                 /* Interrupt control */
319 #define ICR_EN_INT              BIT_15  /* ISP enable interrupts. */
320 #define ICR_EN_RISC             BIT_3   /* ISP enable RISC interrupts. */
321
322         uint16_t istatus;               /* Interrupt status */
323 #define ISR_RISC_INT            BIT_3   /* RISC interrupt */
324
325         uint16_t semaphore;             /* Semaphore */
326         uint16_t nvram;                 /* NVRAM register. */
327 #define NVR_DESELECT            0
328 #define NVR_BUSY                BIT_15
329 #define NVR_WRT_ENABLE          BIT_14  /* Write enable */
330 #define NVR_PR_ENABLE           BIT_13  /* Protection register enable */
331 #define NVR_DATA_IN             BIT_3
332 #define NVR_DATA_OUT            BIT_2
333 #define NVR_SELECT              BIT_1
334 #define NVR_CLOCK               BIT_0
335
336         union {
337                 struct {
338                         uint16_t mailbox0;
339                         uint16_t mailbox1;
340                         uint16_t mailbox2;
341                         uint16_t mailbox3;
342                         uint16_t mailbox4;
343                         uint16_t mailbox5;
344                         uint16_t mailbox6;
345                         uint16_t mailbox7;
346                         uint16_t unused_2[59];  /* Gap */
347                 } __attribute__((packed)) isp2100;
348                 struct {
349                                                 /* Request Queue */
350                         uint16_t req_q_in;      /*  In-Pointer */
351                         uint16_t req_q_out;     /*  Out-Pointer */
352                                                 /* Response Queue */
353                         uint16_t rsp_q_in;      /*  In-Pointer */
354                         uint16_t rsp_q_out;     /*  Out-Pointer */
355
356                                                 /* RISC to Host Status */
357                         uint32_t host_status;
358 #define HSR_RISC_INT            BIT_15  /* RISC interrupt */
359 #define HSR_RISC_PAUSED         BIT_8   /* RISC Paused */
360
361                                         /* Host to Host Semaphore */
362                         uint16_t host_semaphore;
363                         uint16_t unused_3[17];  /* Gap */
364                         uint16_t mailbox0;
365                         uint16_t mailbox1;
366                         uint16_t mailbox2;
367                         uint16_t mailbox3;
368                         uint16_t mailbox4;
369                         uint16_t mailbox5;
370                         uint16_t mailbox6;
371                         uint16_t mailbox7;
372                         uint16_t mailbox8;
373                         uint16_t mailbox9;
374                         uint16_t mailbox10;
375                         uint16_t mailbox11;
376                         uint16_t mailbox12;
377                         uint16_t mailbox13;
378                         uint16_t mailbox14;
379                         uint16_t mailbox15;
380                         uint16_t mailbox16;
381                         uint16_t mailbox17;
382                         uint16_t mailbox18;
383                         uint16_t mailbox19;
384                         uint16_t mailbox20;
385                         uint16_t mailbox21;
386                         uint16_t mailbox22;
387                         uint16_t mailbox23;
388                         uint16_t mailbox24;
389                         uint16_t mailbox25;
390                         uint16_t mailbox26;
391                         uint16_t mailbox27;
392                         uint16_t mailbox28;
393                         uint16_t mailbox29;
394                         uint16_t mailbox30;
395                         uint16_t mailbox31;
396                         uint16_t fb_cmd;
397                         uint16_t unused_4[10];  /* Gap */
398                 } __attribute__((packed)) isp2300;
399         } u;
400
401         uint16_t fpm_diag_config;
402         uint16_t unused_5[0x6];         /* Gap */
403         uint16_t pcr;                   /* Processor Control Register. */
404         uint16_t unused_6[0x5];         /* Gap */
405         uint16_t mctr;                  /* Memory Configuration and Timing. */
406         uint16_t unused_7[0x3];         /* Gap */
407         uint16_t fb_cmd_2100;           /* Unused on 23XX */
408         uint16_t unused_8[0x3];         /* Gap */
409         uint16_t hccr;                  /* Host command & control register. */
410 #define HCCR_HOST_INT           BIT_7   /* Host interrupt bit */
411 #define HCCR_RISC_PAUSE         BIT_5   /* Pause mode bit */
412                                         /* HCCR commands */
413 #define HCCR_RESET_RISC         0x1000  /* Reset RISC */
414 #define HCCR_PAUSE_RISC         0x2000  /* Pause RISC */
415 #define HCCR_RELEASE_RISC       0x3000  /* Release RISC from reset. */
416 #define HCCR_SET_HOST_INT       0x5000  /* Set host interrupt */
417 #define HCCR_CLR_HOST_INT       0x6000  /* Clear HOST interrupt */
418 #define HCCR_CLR_RISC_INT       0x7000  /* Clear RISC interrupt */
419 #define HCCR_DISABLE_PARITY_PAUSE 0x4001 /* Disable parity error RISC pause. */
420 #define HCCR_ENABLE_PARITY      0xA000  /* Enable PARITY interrupt */
421
422         uint16_t unused_9[5];           /* Gap */
423         uint16_t gpiod;                 /* GPIO Data register. */
424         uint16_t gpioe;                 /* GPIO Enable register. */
425 #define GPIO_LED_MASK                   0x00C0
426 #define GPIO_LED_GREEN_OFF_AMBER_OFF    0x0000
427 #define GPIO_LED_GREEN_ON_AMBER_OFF     0x0040
428 #define GPIO_LED_GREEN_OFF_AMBER_ON     0x0080
429 #define GPIO_LED_GREEN_ON_AMBER_ON      0x00C0
430
431         union {
432                 struct {
433                         uint16_t unused_10[8];  /* Gap */
434                         uint16_t mailbox8;
435                         uint16_t mailbox9;
436                         uint16_t mailbox10;
437                         uint16_t mailbox11;
438                         uint16_t mailbox12;
439                         uint16_t mailbox13;
440                         uint16_t mailbox14;
441                         uint16_t mailbox15;
442                         uint16_t mailbox16;
443                         uint16_t mailbox17;
444                         uint16_t mailbox18;
445                         uint16_t mailbox19;
446                         uint16_t mailbox20;
447                         uint16_t mailbox21;
448                         uint16_t mailbox22;
449                         uint16_t mailbox23;     /* Also probe reg. */
450                 } __attribute__((packed)) isp2200;
451         } u_end;
452 };
453
454 typedef struct {
455         union {
456                 struct device_reg_2xxx isp;
457                 struct device_reg_24xx isp24;
458         };
459 } device_reg_t;
460
461 #define ISP_REQ_Q_IN(ha, reg) \
462         (IS_QLA2100(ha) || IS_QLA2200(ha) ? \
463          &(reg)->u.isp2100.mailbox4 : \
464          &(reg)->u.isp2300.req_q_in)
465 #define ISP_REQ_Q_OUT(ha, reg) \
466         (IS_QLA2100(ha) || IS_QLA2200(ha) ? \
467          &(reg)->u.isp2100.mailbox4 : \
468          &(reg)->u.isp2300.req_q_out)
469 #define ISP_RSP_Q_IN(ha, reg) \
470         (IS_QLA2100(ha) || IS_QLA2200(ha) ? \
471          &(reg)->u.isp2100.mailbox5 : \
472          &(reg)->u.isp2300.rsp_q_in)
473 #define ISP_RSP_Q_OUT(ha, reg) \
474         (IS_QLA2100(ha) || IS_QLA2200(ha) ? \
475          &(reg)->u.isp2100.mailbox5 : \
476          &(reg)->u.isp2300.rsp_q_out)
477
478 #define MAILBOX_REG(ha, reg, num) \
479         (IS_QLA2100(ha) || IS_QLA2200(ha) ? \
480          (num < 8 ? \
481           &(reg)->u.isp2100.mailbox0 + (num) : \
482           &(reg)->u_end.isp2200.mailbox8 + (num) - 8) : \
483          &(reg)->u.isp2300.mailbox0 + (num))
484 #define RD_MAILBOX_REG(ha, reg, num) \
485         RD_REG_WORD(MAILBOX_REG(ha, reg, num))
486 #define WRT_MAILBOX_REG(ha, reg, num, data) \
487         WRT_REG_WORD(MAILBOX_REG(ha, reg, num), data)
488
489 #define FB_CMD_REG(ha, reg) \
490         (IS_QLA2100(ha) || IS_QLA2200(ha) ? \
491          &(reg)->fb_cmd_2100 : \
492          &(reg)->u.isp2300.fb_cmd)
493 #define RD_FB_CMD_REG(ha, reg) \
494         RD_REG_WORD(FB_CMD_REG(ha, reg))
495 #define WRT_FB_CMD_REG(ha, reg, data) \
496         WRT_REG_WORD(FB_CMD_REG(ha, reg), data)
497
498 typedef struct {
499         uint32_t        out_mb;         /* outbound from driver */
500         uint32_t        in_mb;                  /* Incoming from RISC */
501         uint16_t        mb[MAILBOX_REGISTER_COUNT];
502         long            buf_size;
503         void            *bufp;
504         uint32_t        tov;
505         uint8_t         flags;
506 #define MBX_DMA_IN      BIT_0
507 #define MBX_DMA_OUT     BIT_1
508 #define IOCTL_CMD       BIT_2
509 } mbx_cmd_t;
510
511 #define MBX_TOV_SECONDS 30
512
513 /*
514  *  ISP product identification definitions in mailboxes after reset.
515  */
516 #define PROD_ID_1               0x4953
517 #define PROD_ID_2               0x0000
518 #define PROD_ID_2a              0x5020
519 #define PROD_ID_3               0x2020
520
521 /*
522  * ISP mailbox Self-Test status codes
523  */
524 #define MBS_FRM_ALIVE           0       /* Firmware Alive. */
525 #define MBS_CHKSUM_ERR          1       /* Checksum Error. */
526 #define MBS_BUSY                4       /* Busy. */
527
528 /*
529  * ISP mailbox command complete status codes
530  */
531 #define MBS_COMMAND_COMPLETE            0x4000
532 #define MBS_INVALID_COMMAND             0x4001
533 #define MBS_HOST_INTERFACE_ERROR        0x4002
534 #define MBS_TEST_FAILED                 0x4003
535 #define MBS_COMMAND_ERROR               0x4005
536 #define MBS_COMMAND_PARAMETER_ERROR     0x4006
537 #define MBS_PORT_ID_USED                0x4007
538 #define MBS_LOOP_ID_USED                0x4008
539 #define MBS_ALL_IDS_IN_USE              0x4009
540 #define MBS_NOT_LOGGED_IN               0x400A
541 #define MBS_LINK_DOWN_ERROR             0x400B
542 #define MBS_DIAG_ECHO_TEST_ERROR        0x400C
543
544 /*
545  * ISP mailbox asynchronous event status codes
546  */
547 #define MBA_ASYNC_EVENT         0x8000  /* Asynchronous event. */
548 #define MBA_RESET               0x8001  /* Reset Detected. */
549 #define MBA_SYSTEM_ERR          0x8002  /* System Error. */
550 #define MBA_REQ_TRANSFER_ERR    0x8003  /* Request Transfer Error. */
551 #define MBA_RSP_TRANSFER_ERR    0x8004  /* Response Transfer Error. */
552 #define MBA_WAKEUP_THRES        0x8005  /* Request Queue Wake-up. */
553 #define MBA_LIP_OCCURRED        0x8010  /* Loop Initialization Procedure */
554                                         /* occurred. */
555 #define MBA_LOOP_UP             0x8011  /* FC Loop UP. */
556 #define MBA_LOOP_DOWN           0x8012  /* FC Loop Down. */
557 #define MBA_LIP_RESET           0x8013  /* LIP reset occurred. */
558 #define MBA_PORT_UPDATE         0x8014  /* Port Database update. */
559 #define MBA_RSCN_UPDATE         0x8015  /* Register State Chg Notification. */
560 #define MBA_LIP_F8              0x8016  /* Received a LIP F8. */
561 #define MBA_LOOP_INIT_ERR       0x8017  /* Loop Initialization Error. */
562 #define MBA_FABRIC_AUTH_REQ     0x801b  /* Fabric Authentication Required. */
563 #define MBA_SCSI_COMPLETION     0x8020  /* SCSI Command Complete. */
564 #define MBA_CTIO_COMPLETION     0x8021  /* CTIO Complete. */
565 #define MBA_IP_COMPLETION       0x8022  /* IP Transmit Command Complete. */
566 #define MBA_IP_RECEIVE          0x8023  /* IP Received. */
567 #define MBA_IP_BROADCAST        0x8024  /* IP Broadcast Received. */
568 #define MBA_IP_LOW_WATER_MARK   0x8025  /* IP Low Water Mark reached. */
569 #define MBA_IP_RCV_BUFFER_EMPTY 0x8026  /* IP receive buffer queue empty. */
570 #define MBA_IP_HDR_DATA_SPLIT   0x8027  /* IP header/data splitting feature */
571                                         /* used. */
572 #define MBA_POINT_TO_POINT      0x8030  /* Point to point mode. */
573 #define MBA_CMPLT_1_16BIT       0x8031  /* Completion 1 16bit IOSB. */
574 #define MBA_CMPLT_2_16BIT       0x8032  /* Completion 2 16bit IOSB. */
575 #define MBA_CMPLT_3_16BIT       0x8033  /* Completion 3 16bit IOSB. */
576 #define MBA_CMPLT_4_16BIT       0x8034  /* Completion 4 16bit IOSB. */
577 #define MBA_CMPLT_5_16BIT       0x8035  /* Completion 5 16bit IOSB. */
578 #define MBA_CHG_IN_CONNECTION   0x8036  /* Change in connection mode. */
579 #define MBA_RIO_RESPONSE        0x8040  /* RIO response queue update. */
580 #define MBA_ZIO_RESPONSE        0x8040  /* ZIO response queue update. */
581 #define MBA_CMPLT_2_32BIT       0x8042  /* Completion 2 32bit IOSB. */
582 #define MBA_BYPASS_NOTIFICATION 0x8043  /* Auto bypass notification. */
583 #define MBA_DISCARD_RND_FRAME   0x8048  /* discard RND frame due to error. */
584 #define MBA_REJECTED_FCP_CMD    0x8049  /* rejected FCP_CMD. */
585
586 /*
587  * Firmware options 1, 2, 3.
588  */
589 #define FO1_AE_ON_LIPF8                 BIT_0
590 #define FO1_AE_ALL_LIP_RESET            BIT_1
591 #define FO1_CTIO_RETRY                  BIT_3
592 #define FO1_DISABLE_LIP_F7_SW           BIT_4
593 #define FO1_DISABLE_100MS_LOS_WAIT      BIT_5
594 #define FO1_DISABLE_GPIO6_7             BIT_6   /* LED bits */
595 #define FO1_AE_ON_LOOP_INIT_ERR         BIT_7
596 #define FO1_SET_EMPHASIS_SWING          BIT_8
597 #define FO1_AE_AUTO_BYPASS              BIT_9
598 #define FO1_ENABLE_PURE_IOCB            BIT_10
599 #define FO1_AE_PLOGI_RJT                BIT_11
600 #define FO1_ENABLE_ABORT_SEQUENCE       BIT_12
601 #define FO1_AE_QUEUE_FULL               BIT_13
602
603 #define FO2_ENABLE_ATIO_TYPE_3          BIT_0
604 #define FO2_REV_LOOPBACK                BIT_1
605
606 #define FO3_ENABLE_EMERG_IOCB           BIT_0
607 #define FO3_AE_RND_ERROR                BIT_1
608
609 /* 24XX additional firmware options */
610 #define ADD_FO_COUNT                    3
611 #define ADD_FO1_DISABLE_GPIO_LED_CTRL   BIT_6   /* LED bits */
612 #define ADD_FO1_ENABLE_PUREX_IOCB       BIT_10
613
614 #define ADD_FO2_ENABLE_SEL_CLS2         BIT_5
615
616 #define ADD_FO3_NO_ABT_ON_LINK_DOWN     BIT_14
617
618 /*
619  * ISP mailbox commands
620  */
621 #define MBC_LOAD_RAM                    1       /* Load RAM. */
622 #define MBC_EXECUTE_FIRMWARE            2       /* Execute firmware. */
623 #define MBC_WRITE_RAM_WORD              4       /* Write RAM word. */
624 #define MBC_READ_RAM_WORD               5       /* Read RAM word. */
625 #define MBC_MAILBOX_REGISTER_TEST       6       /* Wrap incoming mailboxes */
626 #define MBC_VERIFY_CHECKSUM             7       /* Verify checksum. */
627 #define MBC_GET_FIRMWARE_VERSION        8       /* Get firmware revision. */
628 #define MBC_LOAD_RISC_RAM               9       /* Load RAM command. */
629 #define MBC_DUMP_RISC_RAM               0xa     /* Dump RAM command. */
630 #define MBC_LOAD_RISC_RAM_EXTENDED      0xb     /* Load RAM extended. */
631 #define MBC_DUMP_RISC_RAM_EXTENDED      0xc     /* Dump RAM extended. */
632 #define MBC_WRITE_RAM_WORD_EXTENDED     0xd     /* Write RAM word extended */
633 #define MBC_READ_RAM_EXTENDED           0xf     /* Read RAM extended. */
634 #define MBC_IOCB_COMMAND                0x12    /* Execute IOCB command. */
635 #define MBC_ABORT_COMMAND               0x15    /* Abort IOCB command. */
636 #define MBC_ABORT_DEVICE                0x16    /* Abort device (ID/LUN). */
637 #define MBC_ABORT_TARGET                0x17    /* Abort target (ID). */
638 #define MBC_RESET                       0x18    /* Reset. */
639 #define MBC_GET_ADAPTER_LOOP_ID         0x20    /* Get loop id of ISP2200. */
640 #define MBC_GET_RETRY_COUNT             0x22    /* Get f/w retry cnt/delay. */
641 #define MBC_DISABLE_VI                  0x24    /* Disable VI operation. */
642 #define MBC_ENABLE_VI                   0x25    /* Enable VI operation. */
643 #define MBC_GET_FIRMWARE_OPTION         0x28    /* Get Firmware Options. */
644 #define MBC_SET_FIRMWARE_OPTION         0x38    /* Set Firmware Options. */
645 #define MBC_LOOP_PORT_BYPASS            0x40    /* Loop Port Bypass. */
646 #define MBC_LOOP_PORT_ENABLE            0x41    /* Loop Port Enable. */
647 #define MBC_GET_RESOURCE_COUNTS         0x42    /* Get Resource Counts. */
648 #define MBC_NON_PARTICIPATE             0x43    /* Non-Participating Mode. */
649 #define MBC_DIAGNOSTIC_ECHO             0x44    /* Diagnostic echo. */
650 #define MBC_DIAGNOSTIC_LOOP_BACK        0x45    /* Diagnostic loop back. */
651 #define MBC_ONLINE_SELF_TEST            0x46    /* Online self-test. */
652 #define MBC_ENHANCED_GET_PORT_DATABASE  0x47    /* Get port database + login */
653 #define MBC_RESET_LINK_STATUS           0x52    /* Reset Link Error Status */
654 #define MBC_IOCB_COMMAND_A64            0x54    /* Execute IOCB command (64) */
655 #define MBC_SEND_RNID_ELS               0x57    /* Send RNID ELS request */
656 #define MBC_SET_RNID_PARAMS             0x59    /* Set RNID parameters */
657 #define MBC_GET_RNID_PARAMS             0x5a    /* Data Rate */
658 #define MBC_DATA_RATE                   0x5d    /* Get RNID parameters */
659 #define MBC_INITIALIZE_FIRMWARE         0x60    /* Initialize firmware */
660 #define MBC_INITIATE_LIP                0x62    /* Initiate Loop */
661                                                 /* Initialization Procedure */
662 #define MBC_GET_FC_AL_POSITION_MAP      0x63    /* Get FC_AL Position Map. */
663 #define MBC_GET_PORT_DATABASE           0x64    /* Get Port Database. */
664 #define MBC_CLEAR_ACA                   0x65    /* Clear ACA. */
665 #define MBC_TARGET_RESET                0x66    /* Target Reset. */
666 #define MBC_CLEAR_TASK_SET              0x67    /* Clear Task Set. */
667 #define MBC_ABORT_TASK_SET              0x68    /* Abort Task Set. */
668 #define MBC_GET_FIRMWARE_STATE          0x69    /* Get firmware state. */
669 #define MBC_GET_PORT_NAME               0x6a    /* Get port name. */
670 #define MBC_GET_LINK_STATUS             0x6b    /* Get port link status. */
671 #define MBC_LIP_RESET                   0x6c    /* LIP reset. */
672 #define MBC_SEND_SNS_COMMAND            0x6e    /* Send Simple Name Server */
673                                                 /* commandd. */
674 #define MBC_LOGIN_FABRIC_PORT           0x6f    /* Login fabric port. */
675 #define MBC_SEND_CHANGE_REQUEST         0x70    /* Send Change Request. */
676 #define MBC_LOGOUT_FABRIC_PORT          0x71    /* Logout fabric port. */
677 #define MBC_LIP_FULL_LOGIN              0x72    /* Full login LIP. */
678 #define MBC_LOGIN_LOOP_PORT             0x74    /* Login Loop Port. */
679 #define MBC_PORT_NODE_NAME_LIST         0x75    /* Get port/node name list. */
680 #define MBC_INITIALIZE_RECEIVE_QUEUE    0x77    /* Initialize receive queue */
681 #define MBC_UNLOAD_IP                   0x79    /* Shutdown IP */
682 #define MBC_GET_ID_LIST                 0x7C    /* Get Port ID list. */
683 #define MBC_SEND_LFA_COMMAND            0x7D    /* Send Loop Fabric Address */
684 #define MBC_LUN_RESET                   0x7E    /* Send LUN reset */
685
686 /*
687  * ISP24xx mailbox commands
688  */
689 #define MBC_SERDES_PARAMS               0x10    /* Serdes Tx Parameters. */
690 #define MBC_GET_IOCB_STATUS             0x12    /* Get IOCB status command. */
691 #define MBC_GET_TIMEOUT_PARAMS          0x22    /* Get FW timeouts. */
692 #define MBC_GEN_SYSTEM_ERROR            0x2a    /* Generate System Error. */
693 #define MBC_SET_TIMEOUT_PARAMS          0x32    /* Set FW timeouts. */
694 #define MBC_MID_INITIALIZE_FIRMWARE     0x48    /* MID Initialize firmware. */
695 #define MBC_MID_GET_VP_DATABASE         0x49    /* MID Get VP Database. */
696 #define MBC_MID_GET_VP_ENTRY            0x4a    /* MID Get VP Entry. */
697 #define MBC_HOST_MEMORY_COPY            0x53    /* Host Memory Copy. */
698 #define MBC_SEND_RNFT_ELS               0x5e    /* Send RNFT ELS request */
699 #define MBC_GET_LINK_PRIV_STATS         0x6d    /* Get link & private data. */
700 #define MBC_SET_VENDOR_ID               0x76    /* Set Vendor ID. */
701
702 /* Firmware return data sizes */
703 #define FCAL_MAP_SIZE   128
704
705 /* Mailbox bit definitions for out_mb and in_mb */
706 #define MBX_31          BIT_31
707 #define MBX_30          BIT_30
708 #define MBX_29          BIT_29
709 #define MBX_28          BIT_28
710 #define MBX_27          BIT_27
711 #define MBX_26          BIT_26
712 #define MBX_25          BIT_25
713 #define MBX_24          BIT_24
714 #define MBX_23          BIT_23
715 #define MBX_22          BIT_22
716 #define MBX_21          BIT_21
717 #define MBX_20          BIT_20
718 #define MBX_19          BIT_19
719 #define MBX_18          BIT_18
720 #define MBX_17          BIT_17
721 #define MBX_16          BIT_16
722 #define MBX_15          BIT_15
723 #define MBX_14          BIT_14
724 #define MBX_13          BIT_13
725 #define MBX_12          BIT_12
726 #define MBX_11          BIT_11
727 #define MBX_10          BIT_10
728 #define MBX_9           BIT_9
729 #define MBX_8           BIT_8
730 #define MBX_7           BIT_7
731 #define MBX_6           BIT_6
732 #define MBX_5           BIT_5
733 #define MBX_4           BIT_4
734 #define MBX_3           BIT_3
735 #define MBX_2           BIT_2
736 #define MBX_1           BIT_1
737 #define MBX_0           BIT_0
738
739 /*
740  * Firmware state codes from get firmware state mailbox command
741  */
742 #define FSTATE_CONFIG_WAIT      0
743 #define FSTATE_WAIT_AL_PA       1
744 #define FSTATE_WAIT_LOGIN       2
745 #define FSTATE_READY            3
746 #define FSTATE_LOSS_OF_SYNC     4
747 #define FSTATE_ERROR            5
748 #define FSTATE_REINIT           6
749 #define FSTATE_NON_PART         7
750
751 #define FSTATE_CONFIG_CORRECT      0
752 #define FSTATE_P2P_RCV_LIP         1
753 #define FSTATE_P2P_CHOOSE_LOOP     2
754 #define FSTATE_P2P_RCV_UNIDEN_LIP  3
755 #define FSTATE_FATAL_ERROR         4
756 #define FSTATE_LOOP_BACK_CONN      5
757
758 /*
759  * Port Database structure definition
760  * Little endian except where noted.
761  */
762 #define PORT_DATABASE_SIZE      128     /* bytes */
763 typedef struct {
764         uint8_t options;
765         uint8_t control;
766         uint8_t master_state;
767         uint8_t slave_state;
768         uint8_t reserved[2];
769         uint8_t hard_address;
770         uint8_t reserved_1;
771         uint8_t port_id[4];
772         uint8_t node_name[WWN_SIZE];
773         uint8_t port_name[WWN_SIZE];
774         uint16_t execution_throttle;
775         uint16_t execution_count;
776         uint8_t reset_count;
777         uint8_t reserved_2;
778         uint16_t resource_allocation;
779         uint16_t current_allocation;
780         uint16_t queue_head;
781         uint16_t queue_tail;
782         uint16_t transmit_execution_list_next;
783         uint16_t transmit_execution_list_previous;
784         uint16_t common_features;
785         uint16_t total_concurrent_sequences;
786         uint16_t RO_by_information_category;
787         uint8_t recipient;
788         uint8_t initiator;
789         uint16_t receive_data_size;
790         uint16_t concurrent_sequences;
791         uint16_t open_sequences_per_exchange;
792         uint16_t lun_abort_flags;
793         uint16_t lun_stop_flags;
794         uint16_t stop_queue_head;
795         uint16_t stop_queue_tail;
796         uint16_t port_retry_timer;
797         uint16_t next_sequence_id;
798         uint16_t frame_count;
799         uint16_t PRLI_payload_length;
800         uint8_t prli_svc_param_word_0[2];       /* Big endian */
801                                                 /* Bits 15-0 of word 0 */
802         uint8_t prli_svc_param_word_3[2];       /* Big endian */
803                                                 /* Bits 15-0 of word 3 */
804         uint16_t loop_id;
805         uint16_t extended_lun_info_list_pointer;
806         uint16_t extended_lun_stop_list_pointer;
807 } port_database_t;
808
809 /*
810  * Port database slave/master states
811  */
812 #define PD_STATE_DISCOVERY                      0
813 #define PD_STATE_WAIT_DISCOVERY_ACK             1
814 #define PD_STATE_PORT_LOGIN                     2
815 #define PD_STATE_WAIT_PORT_LOGIN_ACK            3
816 #define PD_STATE_PROCESS_LOGIN                  4
817 #define PD_STATE_WAIT_PROCESS_LOGIN_ACK         5
818 #define PD_STATE_PORT_LOGGED_IN                 6
819 #define PD_STATE_PORT_UNAVAILABLE               7
820 #define PD_STATE_PROCESS_LOGOUT                 8
821 #define PD_STATE_WAIT_PROCESS_LOGOUT_ACK        9
822 #define PD_STATE_PORT_LOGOUT                    10
823 #define PD_STATE_WAIT_PORT_LOGOUT_ACK           11
824
825
826 /*
827  * ISP Initialization Control Block.
828  * Little endian except where noted.
829  */
830 #define ICB_VERSION 1
831 typedef struct {
832         uint8_t  version;
833         uint8_t  reserved_1;
834
835         /*
836          * LSB BIT 0  = Enable Hard Loop Id
837          * LSB BIT 1  = Enable Fairness
838          * LSB BIT 2  = Enable Full-Duplex
839          * LSB BIT 3  = Enable Fast Posting
840          * LSB BIT 4  = Enable Target Mode
841          * LSB BIT 5  = Disable Initiator Mode
842          * LSB BIT 6  = Enable ADISC
843          * LSB BIT 7  = Enable Target Inquiry Data
844          *
845          * MSB BIT 0  = Enable PDBC Notify
846          * MSB BIT 1  = Non Participating LIP
847          * MSB BIT 2  = Descending Loop ID Search
848          * MSB BIT 3  = Acquire Loop ID in LIPA
849          * MSB BIT 4  = Stop PortQ on Full Status
850          * MSB BIT 5  = Full Login after LIP
851          * MSB BIT 6  = Node Name Option
852          * MSB BIT 7  = Ext IFWCB enable bit
853          */
854         uint8_t  firmware_options[2];
855
856         uint16_t frame_payload_size;
857         uint16_t max_iocb_allocation;
858         uint16_t execution_throttle;
859         uint8_t  retry_count;
860         uint8_t  retry_delay;                   /* unused */
861         uint8_t  port_name[WWN_SIZE];           /* Big endian. */
862         uint16_t hard_address;
863         uint8_t  inquiry_data;
864         uint8_t  login_timeout;
865         uint8_t  node_name[WWN_SIZE];           /* Big endian. */
866
867         uint16_t request_q_outpointer;
868         uint16_t response_q_inpointer;
869         uint16_t request_q_length;
870         uint16_t response_q_length;
871         uint32_t request_q_address[2];
872         uint32_t response_q_address[2];
873
874         uint16_t lun_enables;
875         uint8_t  command_resource_count;
876         uint8_t  immediate_notify_resource_count;
877         uint16_t timeout;
878         uint8_t  reserved_2[2];
879
880         /*
881          * LSB BIT 0 = Timer Operation mode bit 0
882          * LSB BIT 1 = Timer Operation mode bit 1
883          * LSB BIT 2 = Timer Operation mode bit 2
884          * LSB BIT 3 = Timer Operation mode bit 3
885          * LSB BIT 4 = Init Config Mode bit 0
886          * LSB BIT 5 = Init Config Mode bit 1
887          * LSB BIT 6 = Init Config Mode bit 2
888          * LSB BIT 7 = Enable Non part on LIHA failure
889          *
890          * MSB BIT 0 = Enable class 2
891          * MSB BIT 1 = Enable ACK0
892          * MSB BIT 2 =
893          * MSB BIT 3 =
894          * MSB BIT 4 = FC Tape Enable
895          * MSB BIT 5 = Enable FC Confirm
896          * MSB BIT 6 = Enable command queuing in target mode
897          * MSB BIT 7 = No Logo On Link Down
898          */
899         uint8_t  add_firmware_options[2];
900
901         uint8_t  response_accumulation_timer;
902         uint8_t  interrupt_delay_timer;
903
904         /*
905          * LSB BIT 0 = Enable Read xfr_rdy
906          * LSB BIT 1 = Soft ID only
907          * LSB BIT 2 =
908          * LSB BIT 3 =
909          * LSB BIT 4 = FCP RSP Payload [0]
910          * LSB BIT 5 = FCP RSP Payload [1] / Sbus enable - 2200
911          * LSB BIT 6 = Enable Out-of-Order frame handling
912          * LSB BIT 7 = Disable Automatic PLOGI on Local Loop
913          *
914          * MSB BIT 0 = Sbus enable - 2300
915          * MSB BIT 1 =
916          * MSB BIT 2 =
917          * MSB BIT 3 =
918          * MSB BIT 4 =
919          * MSB BIT 5 = enable 50 ohm termination
920          * MSB BIT 6 = Data Rate (2300 only)
921          * MSB BIT 7 = Data Rate (2300 only)
922          */
923         uint8_t  special_options[2];
924
925         uint8_t  reserved_3[26];
926 } init_cb_t;
927
928 /*
929  * Get Link Status mailbox command return buffer.
930  */
931 #define GLSO_SEND_RPS   BIT_0
932 #define GLSO_USE_DID    BIT_3
933
934 typedef struct {
935         uint32_t        link_fail_cnt;
936         uint32_t        loss_sync_cnt;
937         uint32_t        loss_sig_cnt;
938         uint32_t        prim_seq_err_cnt;
939         uint32_t        inval_xmit_word_cnt;
940         uint32_t        inval_crc_cnt;
941 } link_stat_t;
942
943 /*
944  * NVRAM Command values.
945  */
946 #define NV_START_BIT            BIT_2
947 #define NV_WRITE_OP             (BIT_26+BIT_24)
948 #define NV_READ_OP              (BIT_26+BIT_25)
949 #define NV_ERASE_OP             (BIT_26+BIT_25+BIT_24)
950 #define NV_MASK_OP              (BIT_26+BIT_25+BIT_24)
951 #define NV_DELAY_COUNT          10
952
953 /*
954  * QLogic ISP2100, ISP2200 and ISP2300 NVRAM structure definition.
955  */
956 typedef struct {
957         /*
958          * NVRAM header
959          */
960         uint8_t id[4];
961         uint8_t nvram_version;
962         uint8_t reserved_0;
963
964         /*
965          * NVRAM RISC parameter block
966          */
967         uint8_t parameter_block_version;
968         uint8_t reserved_1;
969
970         /*
971          * LSB BIT 0  = Enable Hard Loop Id
972          * LSB BIT 1  = Enable Fairness
973          * LSB BIT 2  = Enable Full-Duplex
974          * LSB BIT 3  = Enable Fast Posting
975          * LSB BIT 4  = Enable Target Mode
976          * LSB BIT 5  = Disable Initiator Mode
977          * LSB BIT 6  = Enable ADISC
978          * LSB BIT 7  = Enable Target Inquiry Data
979          *
980          * MSB BIT 0  = Enable PDBC Notify
981          * MSB BIT 1  = Non Participating LIP
982          * MSB BIT 2  = Descending Loop ID Search
983          * MSB BIT 3  = Acquire Loop ID in LIPA
984          * MSB BIT 4  = Stop PortQ on Full Status
985          * MSB BIT 5  = Full Login after LIP
986          * MSB BIT 6  = Node Name Option
987          * MSB BIT 7  = Ext IFWCB enable bit
988          */
989         uint8_t  firmware_options[2];
990
991         uint16_t frame_payload_size;
992         uint16_t max_iocb_allocation;
993         uint16_t execution_throttle;
994         uint8_t  retry_count;
995         uint8_t  retry_delay;                   /* unused */
996         uint8_t  port_name[WWN_SIZE];           /* Big endian. */
997         uint16_t hard_address;
998         uint8_t  inquiry_data;
999         uint8_t  login_timeout;
1000         uint8_t  node_name[WWN_SIZE];           /* Big endian. */
1001
1002         /*
1003          * LSB BIT 0 = Timer Operation mode bit 0
1004          * LSB BIT 1 = Timer Operation mode bit 1
1005          * LSB BIT 2 = Timer Operation mode bit 2
1006          * LSB BIT 3 = Timer Operation mode bit 3
1007          * LSB BIT 4 = Init Config Mode bit 0
1008          * LSB BIT 5 = Init Config Mode bit 1
1009          * LSB BIT 6 = Init Config Mode bit 2
1010          * LSB BIT 7 = Enable Non part on LIHA failure
1011          *
1012          * MSB BIT 0 = Enable class 2
1013          * MSB BIT 1 = Enable ACK0
1014          * MSB BIT 2 =
1015          * MSB BIT 3 =
1016          * MSB BIT 4 = FC Tape Enable
1017          * MSB BIT 5 = Enable FC Confirm
1018          * MSB BIT 6 = Enable command queuing in target mode
1019          * MSB BIT 7 = No Logo On Link Down
1020          */
1021         uint8_t  add_firmware_options[2];
1022
1023         uint8_t  response_accumulation_timer;
1024         uint8_t  interrupt_delay_timer;
1025
1026         /*
1027          * LSB BIT 0 = Enable Read xfr_rdy
1028          * LSB BIT 1 = Soft ID only
1029          * LSB BIT 2 =
1030          * LSB BIT 3 =
1031          * LSB BIT 4 = FCP RSP Payload [0]
1032          * LSB BIT 5 = FCP RSP Payload [1] / Sbus enable - 2200
1033          * LSB BIT 6 = Enable Out-of-Order frame handling
1034          * LSB BIT 7 = Disable Automatic PLOGI on Local Loop
1035          *
1036          * MSB BIT 0 = Sbus enable - 2300
1037          * MSB BIT 1 =
1038          * MSB BIT 2 =
1039          * MSB BIT 3 =
1040          * MSB BIT 4 =
1041          * MSB BIT 5 = enable 50 ohm termination
1042          * MSB BIT 6 = Data Rate (2300 only)
1043          * MSB BIT 7 = Data Rate (2300 only)
1044          */
1045         uint8_t  special_options[2];
1046
1047         /* Reserved for expanded RISC parameter block */
1048         uint8_t reserved_2[22];
1049
1050         /*
1051          * LSB BIT 0 = Tx Sensitivity 1G bit 0
1052          * LSB BIT 1 = Tx Sensitivity 1G bit 1
1053          * LSB BIT 2 = Tx Sensitivity 1G bit 2
1054          * LSB BIT 3 = Tx Sensitivity 1G bit 3
1055          * LSB BIT 4 = Rx Sensitivity 1G bit 0
1056          * LSB BIT 5 = Rx Sensitivity 1G bit 1
1057          * LSB BIT 6 = Rx Sensitivity 1G bit 2
1058          * LSB BIT 7 = Rx Sensitivity 1G bit 3
1059          *
1060          * MSB BIT 0 = Tx Sensitivity 2G bit 0
1061          * MSB BIT 1 = Tx Sensitivity 2G bit 1
1062          * MSB BIT 2 = Tx Sensitivity 2G bit 2
1063          * MSB BIT 3 = Tx Sensitivity 2G bit 3
1064          * MSB BIT 4 = Rx Sensitivity 2G bit 0
1065          * MSB BIT 5 = Rx Sensitivity 2G bit 1
1066          * MSB BIT 6 = Rx Sensitivity 2G bit 2
1067          * MSB BIT 7 = Rx Sensitivity 2G bit 3
1068          *
1069          * LSB BIT 0 = Output Swing 1G bit 0
1070          * LSB BIT 1 = Output Swing 1G bit 1
1071          * LSB BIT 2 = Output Swing 1G bit 2
1072          * LSB BIT 3 = Output Emphasis 1G bit 0
1073          * LSB BIT 4 = Output Emphasis 1G bit 1
1074          * LSB BIT 5 = Output Swing 2G bit 0
1075          * LSB BIT 6 = Output Swing 2G bit 1
1076          * LSB BIT 7 = Output Swing 2G bit 2
1077          *
1078          * MSB BIT 0 = Output Emphasis 2G bit 0
1079          * MSB BIT 1 = Output Emphasis 2G bit 1
1080          * MSB BIT 2 = Output Enable
1081          * MSB BIT 3 =
1082          * MSB BIT 4 =
1083          * MSB BIT 5 =
1084          * MSB BIT 6 =
1085          * MSB BIT 7 =
1086          */
1087         uint8_t seriallink_options[4];
1088
1089         /*
1090          * NVRAM host parameter block
1091          *
1092          * LSB BIT 0 = Enable spinup delay
1093          * LSB BIT 1 = Disable BIOS
1094          * LSB BIT 2 = Enable Memory Map BIOS
1095          * LSB BIT 3 = Enable Selectable Boot
1096          * LSB BIT 4 = Disable RISC code load
1097          * LSB BIT 5 = Set cache line size 1
1098          * LSB BIT 6 = PCI Parity Disable
1099          * LSB BIT 7 = Enable extended logging
1100          *
1101          * MSB BIT 0 = Enable 64bit addressing
1102          * MSB BIT 1 = Enable lip reset
1103          * MSB BIT 2 = Enable lip full login
1104          * MSB BIT 3 = Enable target reset
1105          * MSB BIT 4 = Enable database storage
1106          * MSB BIT 5 = Enable cache flush read
1107          * MSB BIT 6 = Enable database load
1108          * MSB BIT 7 = Enable alternate WWN
1109          */
1110         uint8_t host_p[2];
1111
1112         uint8_t boot_node_name[WWN_SIZE];
1113         uint8_t boot_lun_number;
1114         uint8_t reset_delay;
1115         uint8_t port_down_retry_count;
1116         uint8_t boot_id_number;
1117         uint16_t max_luns_per_target;
1118         uint8_t fcode_boot_port_name[WWN_SIZE];
1119         uint8_t alternate_port_name[WWN_SIZE];
1120         uint8_t alternate_node_name[WWN_SIZE];
1121
1122         /*
1123          * BIT 0 = Selective Login
1124          * BIT 1 = Alt-Boot Enable
1125          * BIT 2 =
1126          * BIT 3 = Boot Order List
1127          * BIT 4 =
1128          * BIT 5 = Selective LUN
1129          * BIT 6 =
1130          * BIT 7 = unused
1131          */
1132         uint8_t efi_parameters;
1133
1134         uint8_t link_down_timeout;
1135
1136         uint8_t adapter_id_0[4];
1137         uint8_t adapter_id_1[4];
1138         uint8_t adapter_id_2[4];
1139         uint8_t adapter_id_3[4];
1140
1141         uint8_t alt1_boot_node_name[WWN_SIZE];
1142         uint16_t alt1_boot_lun_number;
1143         uint8_t alt2_boot_node_name[WWN_SIZE];
1144         uint16_t alt2_boot_lun_number;
1145         uint8_t alt3_boot_node_name[WWN_SIZE];
1146         uint16_t alt3_boot_lun_number;
1147         uint8_t alt4_boot_node_name[WWN_SIZE];
1148         uint16_t alt4_boot_lun_number;
1149         uint8_t alt5_boot_node_name[WWN_SIZE];
1150         uint16_t alt5_boot_lun_number;
1151         uint8_t alt6_boot_node_name[WWN_SIZE];
1152         uint16_t alt6_boot_lun_number;
1153         uint8_t alt7_boot_node_name[WWN_SIZE];
1154         uint16_t alt7_boot_lun_number;
1155
1156         uint8_t reserved_3[2];
1157
1158         /* Offset 200-215 : Model Number */
1159         uint8_t model_number[16];
1160
1161         /* OEM related items */
1162         uint8_t oem_specific[16];
1163
1164         /*
1165          * NVRAM Adapter Features offset 232-239
1166          *
1167          * LSB BIT 0 = External GBIC
1168          * LSB BIT 1 = Risc RAM parity
1169          * LSB BIT 2 = Buffer Plus Module
1170          * LSB BIT 3 = Multi Chip Adapter
1171          * LSB BIT 4 = Internal connector
1172          * LSB BIT 5 =
1173          * LSB BIT 6 =
1174          * LSB BIT 7 =
1175          *
1176          * MSB BIT 0 =
1177          * MSB BIT 1 =
1178          * MSB BIT 2 =
1179          * MSB BIT 3 =
1180          * MSB BIT 4 =
1181          * MSB BIT 5 =
1182          * MSB BIT 6 =
1183          * MSB BIT 7 =
1184          */
1185         uint8_t adapter_features[2];
1186
1187         uint8_t reserved_4[16];
1188
1189         /* Subsystem vendor ID for ISP2200 */
1190         uint16_t subsystem_vendor_id_2200;
1191
1192         /* Subsystem device ID for ISP2200 */
1193         uint16_t subsystem_device_id_2200;
1194
1195         uint8_t  reserved_5;
1196         uint8_t  checksum;
1197 } nvram_t;
1198
1199 /*
1200  * ISP queue - response queue entry definition.
1201  */
1202 typedef struct {
1203         uint8_t         data[60];
1204         uint32_t        signature;
1205 #define RESPONSE_PROCESSED      0xDEADDEAD      /* Signature */
1206 } response_t;
1207
1208 typedef union {
1209         uint16_t extended;
1210         struct {
1211                 uint8_t reserved;
1212                 uint8_t standard;
1213         } id;
1214 } target_id_t;
1215
1216 #define SET_TARGET_ID(ha, to, from)                     \
1217 do {                                                    \
1218         if (HAS_EXTENDED_IDS(ha))                       \
1219                 to.extended = cpu_to_le16(from);        \
1220         else                                            \
1221                 to.id.standard = (uint8_t)from;         \
1222 } while (0)
1223
1224 /*
1225  * ISP queue - command entry structure definition.
1226  */
1227 #define COMMAND_TYPE    0x11            /* Command entry */
1228 typedef struct {
1229         uint8_t entry_type;             /* Entry type. */
1230         uint8_t entry_count;            /* Entry count. */
1231         uint8_t sys_define;             /* System defined. */
1232         uint8_t entry_status;           /* Entry Status. */
1233         uint32_t handle;                /* System handle. */
1234         target_id_t target;             /* SCSI ID */
1235         uint16_t lun;                   /* SCSI LUN */
1236         uint16_t control_flags;         /* Control flags. */
1237 #define CF_WRITE        BIT_6
1238 #define CF_READ         BIT_5
1239 #define CF_SIMPLE_TAG   BIT_3
1240 #define CF_ORDERED_TAG  BIT_2
1241 #define CF_HEAD_TAG     BIT_1
1242         uint16_t reserved_1;
1243         uint16_t timeout;               /* Command timeout. */
1244         uint16_t dseg_count;            /* Data segment count. */
1245         uint8_t scsi_cdb[MAX_CMDSZ];    /* SCSI command words. */
1246         uint32_t byte_count;            /* Total byte count. */
1247         uint32_t dseg_0_address;        /* Data segment 0 address. */
1248         uint32_t dseg_0_length;         /* Data segment 0 length. */
1249         uint32_t dseg_1_address;        /* Data segment 1 address. */
1250         uint32_t dseg_1_length;         /* Data segment 1 length. */
1251         uint32_t dseg_2_address;        /* Data segment 2 address. */
1252         uint32_t dseg_2_length;         /* Data segment 2 length. */
1253 } cmd_entry_t;
1254
1255 /*
1256  * ISP queue - 64-Bit addressing, command entry structure definition.
1257  */
1258 #define COMMAND_A64_TYPE        0x19    /* Command A64 entry */
1259 typedef struct {
1260         uint8_t entry_type;             /* Entry type. */
1261         uint8_t entry_count;            /* Entry count. */
1262         uint8_t sys_define;             /* System defined. */
1263         uint8_t entry_status;           /* Entry Status. */
1264         uint32_t handle;                /* System handle. */
1265         target_id_t target;             /* SCSI ID */
1266         uint16_t lun;                   /* SCSI LUN */
1267         uint16_t control_flags;         /* Control flags. */
1268         uint16_t reserved_1;
1269         uint16_t timeout;               /* Command timeout. */
1270         uint16_t dseg_count;            /* Data segment count. */
1271         uint8_t scsi_cdb[MAX_CMDSZ];    /* SCSI command words. */
1272         uint32_t byte_count;            /* Total byte count. */
1273         uint32_t dseg_0_address[2];     /* Data segment 0 address. */
1274         uint32_t dseg_0_length;         /* Data segment 0 length. */
1275         uint32_t dseg_1_address[2];     /* Data segment 1 address. */
1276         uint32_t dseg_1_length;         /* Data segment 1 length. */
1277 } cmd_a64_entry_t, request_t;
1278
1279 /*
1280  * ISP queue - continuation entry structure definition.
1281  */
1282 #define CONTINUE_TYPE           0x02    /* Continuation entry. */
1283 typedef struct {
1284         uint8_t entry_type;             /* Entry type. */
1285         uint8_t entry_count;            /* Entry count. */
1286         uint8_t sys_define;             /* System defined. */
1287         uint8_t entry_status;           /* Entry Status. */
1288         uint32_t reserved;
1289         uint32_t dseg_0_address;        /* Data segment 0 address. */
1290         uint32_t dseg_0_length;         /* Data segment 0 length. */
1291         uint32_t dseg_1_address;        /* Data segment 1 address. */
1292         uint32_t dseg_1_length;         /* Data segment 1 length. */
1293         uint32_t dseg_2_address;        /* Data segment 2 address. */
1294         uint32_t dseg_2_length;         /* Data segment 2 length. */
1295         uint32_t dseg_3_address;        /* Data segment 3 address. */
1296         uint32_t dseg_3_length;         /* Data segment 3 length. */
1297         uint32_t dseg_4_address;        /* Data segment 4 address. */
1298         uint32_t dseg_4_length;         /* Data segment 4 length. */
1299         uint32_t dseg_5_address;        /* Data segment 5 address. */
1300         uint32_t dseg_5_length;         /* Data segment 5 length. */
1301         uint32_t dseg_6_address;        /* Data segment 6 address. */
1302         uint32_t dseg_6_length;         /* Data segment 6 length. */
1303 } cont_entry_t;
1304
1305 /*
1306  * ISP queue - 64-Bit addressing, continuation entry structure definition.
1307  */
1308 #define CONTINUE_A64_TYPE       0x0A    /* Continuation A64 entry. */
1309 typedef struct {
1310         uint8_t entry_type;             /* Entry type. */
1311         uint8_t entry_count;            /* Entry count. */
1312         uint8_t sys_define;             /* System defined. */
1313         uint8_t entry_status;           /* Entry Status. */
1314         uint32_t dseg_0_address[2];     /* Data segment 0 address. */
1315         uint32_t dseg_0_length;         /* Data segment 0 length. */
1316         uint32_t dseg_1_address[2];     /* Data segment 1 address. */
1317         uint32_t dseg_1_length;         /* Data segment 1 length. */
1318         uint32_t dseg_2_address [2];    /* Data segment 2 address. */
1319         uint32_t dseg_2_length;         /* Data segment 2 length. */
1320         uint32_t dseg_3_address[2];     /* Data segment 3 address. */
1321         uint32_t dseg_3_length;         /* Data segment 3 length. */
1322         uint32_t dseg_4_address[2];     /* Data segment 4 address. */
1323         uint32_t dseg_4_length;         /* Data segment 4 length. */
1324 } cont_a64_entry_t;
1325
1326 /*
1327  * ISP queue - status entry structure definition.
1328  */
1329 #define STATUS_TYPE     0x03            /* Status entry. */
1330 typedef struct {
1331         uint8_t entry_type;             /* Entry type. */
1332         uint8_t entry_count;            /* Entry count. */
1333         uint8_t sys_define;             /* System defined. */
1334         uint8_t entry_status;           /* Entry Status. */
1335         uint32_t handle;                /* System handle. */
1336         uint16_t scsi_status;           /* SCSI status. */
1337         uint16_t comp_status;           /* Completion status. */
1338         uint16_t state_flags;           /* State flags. */
1339         uint16_t status_flags;          /* Status flags. */
1340         uint16_t rsp_info_len;          /* Response Info Length. */
1341         uint16_t req_sense_length;      /* Request sense data length. */
1342         uint32_t residual_length;       /* Residual transfer length. */
1343         uint8_t rsp_info[8];            /* FCP response information. */
1344         uint8_t req_sense_data[32];     /* Request sense data. */
1345 } sts_entry_t;
1346
1347 /*
1348  * Status entry entry status
1349  */
1350 #define RF_RQ_DMA_ERROR BIT_6           /* Request Queue DMA error. */
1351 #define RF_INV_E_ORDER  BIT_5           /* Invalid entry order. */
1352 #define RF_INV_E_COUNT  BIT_4           /* Invalid entry count. */
1353 #define RF_INV_E_PARAM  BIT_3           /* Invalid entry parameter. */
1354 #define RF_INV_E_TYPE   BIT_2           /* Invalid entry type. */
1355 #define RF_BUSY         BIT_1           /* Busy */
1356 #define RF_MASK         (RF_RQ_DMA_ERROR | RF_INV_E_ORDER | RF_INV_E_COUNT | \
1357                          RF_INV_E_PARAM | RF_INV_E_TYPE | RF_BUSY)
1358 #define RF_MASK_24XX    (RF_INV_E_ORDER | RF_INV_E_COUNT | RF_INV_E_PARAM | \
1359                          RF_INV_E_TYPE)
1360
1361 /*
1362  * Status entry SCSI status bit definitions.
1363  */
1364 #define SS_MASK                         0xfff   /* Reserved bits BIT_12-BIT_15*/
1365 #define SS_RESIDUAL_UNDER               BIT_11
1366 #define SS_RESIDUAL_OVER                BIT_10
1367 #define SS_SENSE_LEN_VALID              BIT_9
1368 #define SS_RESPONSE_INFO_LEN_VALID      BIT_8
1369
1370 #define SS_RESERVE_CONFLICT             (BIT_4 | BIT_3)
1371 #define SS_BUSY_CONDITION               BIT_3
1372 #define SS_CONDITION_MET                BIT_2
1373 #define SS_CHECK_CONDITION              BIT_1
1374
1375 /*
1376  * Status entry completion status
1377  */
1378 #define CS_COMPLETE             0x0     /* No errors */
1379 #define CS_INCOMPLETE           0x1     /* Incomplete transfer of cmd. */
1380 #define CS_DMA                  0x2     /* A DMA direction error. */
1381 #define CS_TRANSPORT            0x3     /* Transport error. */
1382 #define CS_RESET                0x4     /* SCSI bus reset occurred */
1383 #define CS_ABORTED              0x5     /* System aborted command. */
1384 #define CS_TIMEOUT              0x6     /* Timeout error. */
1385 #define CS_DATA_OVERRUN         0x7     /* Data overrun. */
1386
1387 #define CS_DATA_UNDERRUN        0x15    /* Data Underrun. */
1388 #define CS_QUEUE_FULL           0x1C    /* Queue Full. */
1389 #define CS_PORT_UNAVAILABLE     0x28    /* Port unavailable */
1390                                         /* (selection timeout) */
1391 #define CS_PORT_LOGGED_OUT      0x29    /* Port Logged Out */
1392 #define CS_PORT_CONFIG_CHG      0x2A    /* Port Configuration Changed */
1393 #define CS_PORT_BUSY            0x2B    /* Port Busy */
1394 #define CS_COMPLETE_CHKCOND     0x30    /* Error? */
1395 #define CS_BAD_PAYLOAD          0x80    /* Driver defined */
1396 #define CS_UNKNOWN              0x81    /* Driver defined */
1397 #define CS_RETRY                0x82    /* Driver defined */
1398 #define CS_LOOP_DOWN_ABORT      0x83    /* Driver defined */
1399
1400 /*
1401  * Status entry status flags
1402  */
1403 #define SF_ABTS_TERMINATED      BIT_10
1404 #define SF_LOGOUT_SENT          BIT_13
1405
1406 /*
1407  * ISP queue - status continuation entry structure definition.
1408  */
1409 #define STATUS_CONT_TYPE        0x10    /* Status continuation entry. */
1410 typedef struct {
1411         uint8_t entry_type;             /* Entry type. */
1412         uint8_t entry_count;            /* Entry count. */
1413         uint8_t sys_define;             /* System defined. */
1414         uint8_t entry_status;           /* Entry Status. */
1415         uint8_t data[60];               /* data */
1416 } sts_cont_entry_t;
1417
1418 /*
1419  * ISP queue -  RIO Type 1 status entry (32 bit I/O entry handles)
1420  *              structure definition.
1421  */
1422 #define STATUS_TYPE_21 0x21             /* Status entry. */
1423 typedef struct {
1424         uint8_t entry_type;             /* Entry type. */
1425         uint8_t entry_count;            /* Entry count. */
1426         uint8_t handle_count;           /* Handle count. */
1427         uint8_t entry_status;           /* Entry Status. */
1428         uint32_t handle[15];            /* System handles. */
1429 } sts21_entry_t;
1430
1431 /*
1432  * ISP queue -  RIO Type 2 status entry (16 bit I/O entry handles)
1433  *              structure definition.
1434  */
1435 #define STATUS_TYPE_22  0x22            /* Status entry. */
1436 typedef struct {
1437         uint8_t entry_type;             /* Entry type. */
1438         uint8_t entry_count;            /* Entry count. */
1439         uint8_t handle_count;           /* Handle count. */
1440         uint8_t entry_status;           /* Entry Status. */
1441         uint16_t handle[30];            /* System handles. */
1442 } sts22_entry_t;
1443
1444 /*
1445  * ISP queue - marker entry structure definition.
1446  */
1447 #define MARKER_TYPE     0x04            /* Marker entry. */
1448 typedef struct {
1449         uint8_t entry_type;             /* Entry type. */
1450         uint8_t entry_count;            /* Entry count. */
1451         uint8_t handle_count;           /* Handle count. */
1452         uint8_t entry_status;           /* Entry Status. */
1453         uint32_t sys_define_2;          /* System defined. */
1454         target_id_t target;             /* SCSI ID */
1455         uint8_t modifier;               /* Modifier (7-0). */
1456 #define MK_SYNC_ID_LUN  0               /* Synchronize ID/LUN */
1457 #define MK_SYNC_ID      1               /* Synchronize ID */
1458 #define MK_SYNC_ALL     2               /* Synchronize all ID/LUN */
1459 #define MK_SYNC_LIP     3               /* Synchronize all ID/LUN, */
1460                                         /* clear port changed, */
1461                                         /* use sequence number. */
1462         uint8_t reserved_1;
1463         uint16_t sequence_number;       /* Sequence number of event */
1464         uint16_t lun;                   /* SCSI LUN */
1465         uint8_t reserved_2[48];
1466 } mrk_entry_t;
1467
1468 /*
1469  * ISP queue - Management Server entry structure definition.
1470  */
1471 #define MS_IOCB_TYPE            0x29    /* Management Server IOCB entry */
1472 typedef struct {
1473         uint8_t entry_type;             /* Entry type. */
1474         uint8_t entry_count;            /* Entry count. */
1475         uint8_t handle_count;           /* Handle count. */
1476         uint8_t entry_status;           /* Entry Status. */
1477         uint32_t handle1;               /* System handle. */
1478         target_id_t loop_id;
1479         uint16_t status;
1480         uint16_t control_flags;         /* Control flags. */
1481         uint16_t reserved2;
1482         uint16_t timeout;
1483         uint16_t cmd_dsd_count;
1484         uint16_t total_dsd_count;
1485         uint8_t type;
1486         uint8_t r_ctl;
1487         uint16_t rx_id;
1488         uint16_t reserved3;
1489         uint32_t handle2;
1490         uint32_t rsp_bytecount;
1491         uint32_t req_bytecount;
1492         uint32_t dseg_req_address[2];   /* Data segment 0 address. */
1493         uint32_t dseg_req_length;       /* Data segment 0 length. */
1494         uint32_t dseg_rsp_address[2];   /* Data segment 1 address. */
1495         uint32_t dseg_rsp_length;       /* Data segment 1 length. */
1496 } ms_iocb_entry_t;
1497
1498
1499 /*
1500  * ISP queue - Mailbox Command entry structure definition.
1501  */
1502 #define MBX_IOCB_TYPE   0x39
1503 struct mbx_entry {
1504         uint8_t entry_type;
1505         uint8_t entry_count;
1506         uint8_t sys_define1;
1507         /* Use sys_define1 for source type */
1508 #define SOURCE_SCSI     0x00
1509 #define SOURCE_IP       0x01
1510 #define SOURCE_VI       0x02
1511 #define SOURCE_SCTP     0x03
1512 #define SOURCE_MP       0x04
1513 #define SOURCE_MPIOCTL  0x05
1514 #define SOURCE_ASYNC_IOCB 0x07
1515
1516         uint8_t entry_status;
1517
1518         uint32_t handle;
1519         target_id_t loop_id;
1520
1521         uint16_t status;
1522         uint16_t state_flags;
1523         uint16_t status_flags;
1524
1525         uint32_t sys_define2[2];
1526
1527         uint16_t mb0;
1528         uint16_t mb1;
1529         uint16_t mb2;
1530         uint16_t mb3;
1531         uint16_t mb6;
1532         uint16_t mb7;
1533         uint16_t mb9;
1534         uint16_t mb10;
1535         uint32_t reserved_2[2];
1536         uint8_t node_name[WWN_SIZE];
1537         uint8_t port_name[WWN_SIZE];
1538 };
1539
1540 /*
1541  * ISP request and response queue entry sizes
1542  */
1543 #define RESPONSE_ENTRY_SIZE     (sizeof(response_t))
1544 #define REQUEST_ENTRY_SIZE      (sizeof(request_t))
1545
1546
1547 /*
1548  * 24 bit port ID type definition.
1549  */
1550 typedef union {
1551         uint32_t b24 : 24;
1552
1553         struct {
1554                 uint8_t d_id[3];
1555                 uint8_t rsvd_1;
1556         } r;
1557
1558         struct {
1559                 uint8_t al_pa;
1560                 uint8_t area;
1561                 uint8_t domain;
1562                 uint8_t rsvd_1;
1563         } b;
1564 } port_id_t;
1565 #define INVALID_PORT_ID 0xFFFFFF
1566
1567 /*
1568  * Switch info gathering structure.
1569  */
1570 typedef struct {
1571         port_id_t d_id;
1572         uint8_t node_name[WWN_SIZE];
1573         uint8_t port_name[WWN_SIZE];
1574 } sw_info_t;
1575
1576 /*
1577  * Inquiry command structure.
1578  */
1579 #define INQ_DATA_SIZE   36
1580
1581 /*
1582  * Inquiry mailbox IOCB packet definition.
1583  */
1584 typedef struct {
1585         union {
1586                 cmd_a64_entry_t cmd;
1587                 sts_entry_t rsp;
1588                 struct cmd_type_7 cmd24;
1589                 struct sts_entry_24xx rsp24;
1590         } p;
1591         uint8_t inq[INQ_DATA_SIZE];
1592 } inq_cmd_rsp_t;
1593
1594 /*
1595  * Report LUN command structure.
1596  */
1597 #define CHAR_TO_SHORT(a, b)     (uint16_t)((uint8_t)b << 8 | (uint8_t)a)
1598
1599 typedef struct {
1600         uint32_t len;
1601         uint32_t rsrv;
1602 } rpt_hdr_t;
1603
1604 typedef struct {
1605         struct {
1606                 uint8_t b : 6;
1607                 uint8_t address_method : 2;
1608         } msb;
1609         uint8_t lsb;
1610         uint8_t unused[6];
1611 } rpt_lun_t;
1612
1613 typedef struct {
1614         rpt_hdr_t hdr;
1615         rpt_lun_t lst[MAX_LUNS];
1616 } rpt_lun_lst_t;
1617
1618 /*
1619  * Report Lun mailbox IOCB packet definition.
1620  */
1621 typedef struct {
1622         union {
1623                 cmd_a64_entry_t cmd;
1624                 sts_entry_t rsp;
1625                 struct cmd_type_7 cmd24;
1626                 struct sts_entry_24xx rsp24;
1627         } p;
1628         rpt_lun_lst_t list;
1629 } rpt_lun_cmd_rsp_t;
1630
1631
1632 /*
1633  * Fibre channel port type.
1634  */
1635  typedef enum {
1636         FCT_UNKNOWN,
1637         FCT_RSCN,
1638         FCT_SWITCH,
1639         FCT_BROADCAST,
1640         FCT_INITIATOR,
1641         FCT_TARGET
1642 } fc_port_type_t;
1643
1644 /*
1645  * Fibre channel port structure.
1646  */
1647 typedef struct fc_port {
1648         struct list_head list;
1649         struct scsi_qla_host *ha;
1650         struct scsi_qla_host *vis_ha;   /* only used when suspending lun */
1651
1652         uint8_t node_name[WWN_SIZE];
1653         uint8_t port_name[WWN_SIZE];
1654         port_id_t d_id;
1655         uint16_t loop_id;
1656         uint16_t old_loop_id;
1657
1658         fc_port_type_t port_type;
1659
1660         atomic_t state;
1661         uint32_t flags;
1662
1663         unsigned int os_target_id;
1664
1665         uint16_t iodesc_idx_sent;
1666
1667         int port_login_retry_count;
1668         int login_retry;
1669         atomic_t port_down_timer;
1670
1671         uint8_t device_type;
1672         uint8_t unused;
1673
1674         uint8_t mp_byte;                /* multi-path byte (not used) */
1675         uint8_t cur_path;               /* current path id */
1676
1677         struct fc_rport *rport;
1678 } fc_port_t;
1679
1680 /*
1681  * Fibre channel port/lun states.
1682  */
1683 #define FCS_UNCONFIGURED        1
1684 #define FCS_DEVICE_DEAD         2
1685 #define FCS_DEVICE_LOST         3
1686 #define FCS_ONLINE              4
1687 #define FCS_NOT_SUPPORTED       5
1688 #define FCS_FAILOVER            6
1689 #define FCS_FAILOVER_FAILED     7
1690
1691 /*
1692  * FC port flags.
1693  */
1694 #define FCF_FABRIC_DEVICE       BIT_0
1695 #define FCF_LOGIN_NEEDED        BIT_1
1696 #define FCF_FO_MASKED           BIT_2
1697 #define FCF_FAILOVER_NEEDED     BIT_3
1698 #define FCF_RESET_NEEDED        BIT_4
1699 #define FCF_PERSISTENT_BOUND    BIT_5
1700 #define FCF_TAPE_PRESENT        BIT_6
1701 #define FCF_FARP_DONE           BIT_7
1702 #define FCF_FARP_FAILED         BIT_8
1703 #define FCF_FARP_REPLY_NEEDED   BIT_9
1704 #define FCF_AUTH_REQ            BIT_10
1705 #define FCF_SEND_AUTH_REQ       BIT_11
1706 #define FCF_RECEIVE_AUTH_REQ    BIT_12
1707 #define FCF_AUTH_SUCCESS        BIT_13
1708 #define FCF_RLC_SUPPORT         BIT_14
1709 #define FCF_CONFIG              BIT_15  /* Needed? */
1710 #define FCF_RESCAN_NEEDED       BIT_16
1711 #define FCF_XP_DEVICE           BIT_17
1712 #define FCF_MSA_DEVICE          BIT_18
1713 #define FCF_EVA_DEVICE          BIT_19
1714 #define FCF_MSA_PORT_ACTIVE     BIT_20
1715 #define FCF_FAILBACK_DISABLE    BIT_21
1716 #define FCF_FAILOVER_DISABLE    BIT_22
1717 #define FCF_DSXXX_DEVICE        BIT_23
1718 #define FCF_AA_EVA_DEVICE       BIT_24
1719 #define FCF_AA_MSA_DEVICE       BIT_25
1720
1721 /* No loop ID flag. */
1722 #define FC_NO_LOOP_ID           0x1000
1723
1724 /*
1725  * FC-CT interface
1726  *
1727  * NOTE: All structures are big-endian in form.
1728  */
1729
1730 #define CT_REJECT_RESPONSE      0x8001
1731 #define CT_ACCEPT_RESPONSE      0x8002
1732
1733 #define NS_N_PORT_TYPE  0x01
1734 #define NS_NL_PORT_TYPE 0x02
1735 #define NS_NX_PORT_TYPE 0x7F
1736
1737 #define GA_NXT_CMD      0x100
1738 #define GA_NXT_REQ_SIZE (16 + 4)
1739 #define GA_NXT_RSP_SIZE (16 + 620)
1740
1741 #define GID_PT_CMD      0x1A1
1742 #define GID_PT_REQ_SIZE (16 + 4)
1743 #define GID_PT_RSP_SIZE (16 + (MAX_FIBRE_DEVICES * 4))
1744
1745 #define GPN_ID_CMD      0x112
1746 #define GPN_ID_REQ_SIZE (16 + 4)
1747 #define GPN_ID_RSP_SIZE (16 + 8)
1748
1749 #define GNN_ID_CMD      0x113
1750 #define GNN_ID_REQ_SIZE (16 + 4)
1751 #define GNN_ID_RSP_SIZE (16 + 8)
1752
1753 #define GFT_ID_CMD      0x117
1754 #define GFT_ID_REQ_SIZE (16 + 4)
1755 #define GFT_ID_RSP_SIZE (16 + 32)
1756
1757 #define RFT_ID_CMD      0x217
1758 #define RFT_ID_REQ_SIZE (16 + 4 + 32)
1759 #define RFT_ID_RSP_SIZE 16
1760
1761 #define RFF_ID_CMD      0x21F
1762 #define RFF_ID_REQ_SIZE (16 + 4 + 2 + 1 + 1)
1763 #define RFF_ID_RSP_SIZE 16
1764
1765 #define RNN_ID_CMD      0x213
1766 #define RNN_ID_REQ_SIZE (16 + 4 + 8)
1767 #define RNN_ID_RSP_SIZE 16
1768
1769 #define RSNN_NN_CMD      0x239
1770 #define RSNN_NN_REQ_SIZE (16 + 8 + 1 + 255)
1771 #define RSNN_NN_RSP_SIZE 16
1772
1773 /* CT command header -- request/response common fields */
1774 struct ct_cmd_hdr {
1775         uint8_t revision;
1776         uint8_t in_id[3];
1777         uint8_t gs_type;
1778         uint8_t gs_subtype;
1779         uint8_t options;
1780         uint8_t reserved;
1781 };
1782
1783 /* CT command request */
1784 struct ct_sns_req {
1785         struct ct_cmd_hdr header;
1786         uint16_t command;
1787         uint16_t max_rsp_size;
1788         uint8_t fragment_id;
1789         uint8_t reserved[3];
1790
1791         union {
1792                 /* GA_NXT, GPN_ID, GNN_ID, GFT_ID */
1793                 struct {
1794                         uint8_t reserved;
1795                         uint8_t port_id[3];
1796                 } port_id;
1797
1798                 struct {
1799                         uint8_t port_type;
1800                         uint8_t domain;
1801                         uint8_t area;
1802                         uint8_t reserved;
1803                 } gid_pt;
1804
1805                 struct {
1806                         uint8_t reserved;
1807                         uint8_t port_id[3];
1808                         uint8_t fc4_types[32];
1809                 } rft_id;
1810
1811                 struct {
1812                         uint8_t reserved;
1813                         uint8_t port_id[3];
1814                         uint16_t reserved2;
1815                         uint8_t fc4_feature;
1816                         uint8_t fc4_type;
1817                 } rff_id;
1818
1819                 struct {
1820                         uint8_t reserved;
1821                         uint8_t port_id[3];
1822                         uint8_t node_name[8];
1823                 } rnn_id;
1824
1825                 struct {
1826                         uint8_t node_name[8];
1827                         uint8_t name_len;
1828                         uint8_t sym_node_name[255];
1829                 } rsnn_nn;
1830         } req;
1831 };
1832
1833 /* CT command response header */
1834 struct ct_rsp_hdr {
1835         struct ct_cmd_hdr header;
1836         uint16_t response;
1837         uint16_t residual;
1838         uint8_t fragment_id;
1839         uint8_t reason_code;
1840         uint8_t explanation_code;
1841         uint8_t vendor_unique;
1842 };
1843
1844 struct ct_sns_gid_pt_data {
1845         uint8_t control_byte;
1846         uint8_t port_id[3];
1847 };
1848
1849 struct ct_sns_rsp {
1850         struct ct_rsp_hdr header;
1851
1852         union {
1853                 struct {
1854                         uint8_t port_type;
1855                         uint8_t port_id[3];
1856                         uint8_t port_name[8];
1857                         uint8_t sym_port_name_len;
1858                         uint8_t sym_port_name[255];
1859                         uint8_t node_name[8];
1860                         uint8_t sym_node_name_len;
1861                         uint8_t sym_node_name[255];
1862                         uint8_t init_proc_assoc[8];
1863                         uint8_t node_ip_addr[16];
1864                         uint8_t class_of_service[4];
1865                         uint8_t fc4_types[32];
1866                         uint8_t ip_address[16];
1867                         uint8_t fabric_port_name[8];
1868                         uint8_t reserved;
1869                         uint8_t hard_address[3];
1870                 } ga_nxt;
1871
1872                 struct {
1873                         struct ct_sns_gid_pt_data entries[MAX_FIBRE_DEVICES];
1874                 } gid_pt;
1875
1876                 struct {
1877                         uint8_t port_name[8];
1878                 } gpn_id;
1879
1880                 struct {
1881                         uint8_t node_name[8];
1882                 } gnn_id;
1883
1884                 struct {
1885                         uint8_t fc4_types[32];
1886                 } gft_id;
1887         } rsp;
1888 };
1889
1890 struct ct_sns_pkt {
1891         union {
1892                 struct ct_sns_req req;
1893                 struct ct_sns_rsp rsp;
1894         } p;
1895 };
1896
1897 /*
1898  * SNS command structures -- for 2200 compatability.
1899  */
1900 #define RFT_ID_SNS_SCMD_LEN     22
1901 #define RFT_ID_SNS_CMD_SIZE     60
1902 #define RFT_ID_SNS_DATA_SIZE    16
1903
1904 #define RNN_ID_SNS_SCMD_LEN     10
1905 #define RNN_ID_SNS_CMD_SIZE     36
1906 #define RNN_ID_SNS_DATA_SIZE    16
1907
1908 #define GA_NXT_SNS_SCMD_LEN     6
1909 #define GA_NXT_SNS_CMD_SIZE     28
1910 #define GA_NXT_SNS_DATA_SIZE    (620 + 16)
1911
1912 #define GID_PT_SNS_SCMD_LEN     6
1913 #define GID_PT_SNS_CMD_SIZE     28
1914 #define GID_PT_SNS_DATA_SIZE    (MAX_FIBRE_DEVICES * 4 + 16)
1915
1916 #define GPN_ID_SNS_SCMD_LEN     6
1917 #define GPN_ID_SNS_CMD_SIZE     28
1918 #define GPN_ID_SNS_DATA_SIZE    (8 + 16)
1919
1920 #define GNN_ID_SNS_SCMD_LEN     6
1921 #define GNN_ID_SNS_CMD_SIZE     28
1922 #define GNN_ID_SNS_DATA_SIZE    (8 + 16)
1923
1924 struct sns_cmd_pkt {
1925         union {
1926                 struct {
1927                         uint16_t buffer_length;
1928                         uint16_t reserved_1;
1929                         uint32_t buffer_address[2];
1930                         uint16_t subcommand_length;
1931                         uint16_t reserved_2;
1932                         uint16_t subcommand;
1933                         uint16_t size;
1934                         uint32_t reserved_3;
1935                         uint8_t param[36];
1936                 } cmd;
1937
1938                 uint8_t rft_data[RFT_ID_SNS_DATA_SIZE];
1939                 uint8_t rnn_data[RNN_ID_SNS_DATA_SIZE];
1940                 uint8_t gan_data[GA_NXT_SNS_DATA_SIZE];
1941                 uint8_t gid_data[GID_PT_SNS_DATA_SIZE];
1942                 uint8_t gpn_data[GPN_ID_SNS_DATA_SIZE];
1943                 uint8_t gnn_data[GNN_ID_SNS_DATA_SIZE];
1944         } p;
1945 };
1946
1947 /* IO descriptors */
1948 #define MAX_IO_DESCRIPTORS      32
1949
1950 #define ABORT_IOCB_CB           0
1951 #define ADISC_PORT_IOCB_CB      1
1952 #define LOGOUT_PORT_IOCB_CB     2
1953 #define LOGIN_PORT_IOCB_CB      3
1954 #define LAST_IOCB_CB            4
1955
1956 #define IODESC_INVALID_INDEX    0xFFFF
1957 #define IODESC_ADISC_NEEDED     0xFFFE
1958 #define IODESC_LOGIN_NEEDED     0xFFFD
1959
1960 struct io_descriptor {
1961         uint16_t used:1;
1962         uint16_t idx:11;
1963         uint16_t cb_idx:4;
1964
1965         struct timer_list timer;
1966
1967         struct scsi_qla_host *ha;
1968
1969         port_id_t d_id;
1970         fc_port_t *remote_fcport;
1971
1972         uint32_t signature;
1973 };
1974
1975 struct qla_fw_info {
1976         unsigned short addressing;      /* addressing method used to load fw */
1977 #define FW_INFO_ADDR_NORMAL     0
1978 #define FW_INFO_ADDR_EXTENDED   1
1979 #define FW_INFO_ADDR_NOMORE     0xffff
1980         unsigned short *fwcode;         /* pointer to FW array */
1981         unsigned short *fwlen;          /* number of words in array */
1982         unsigned short *fwstart;        /* start address for F/W */
1983         unsigned long *lfwstart;        /* start address (long) for F/W */
1984 };
1985
1986 struct qla_board_info {
1987         char *drv_name;
1988
1989         char isp_name[8];
1990         struct qla_fw_info *fw_info;
1991         char *fw_fname;
1992         struct scsi_host_template *sht;
1993 };
1994
1995 /* Return data from MBC_GET_ID_LIST call. */
1996 struct gid_list_info {
1997         uint8_t al_pa;
1998         uint8_t area;
1999         uint8_t domain;
2000         uint8_t loop_id_2100;   /* ISP2100/ISP2200 -- 4 bytes. */
2001         uint16_t loop_id;       /* ISP23XX         -- 6 bytes. */
2002         uint16_t reserved_1;    /* ISP24XX         -- 8 bytes. */
2003 };
2004 #define GID_LIST_SIZE (sizeof(struct gid_list_info) * MAX_FIBRE_DEVICES)
2005
2006 /*
2007  * ISP operations
2008  */
2009 struct isp_operations {
2010
2011         int (*pci_config) (struct scsi_qla_host *);
2012         void (*reset_chip) (struct scsi_qla_host *);
2013         int (*chip_diag) (struct scsi_qla_host *);
2014         void (*config_rings) (struct scsi_qla_host *);
2015         void (*reset_adapter) (struct scsi_qla_host *);
2016         int (*nvram_config) (struct scsi_qla_host *);
2017         void (*update_fw_options) (struct scsi_qla_host *);
2018         int (*load_risc) (struct scsi_qla_host *, uint32_t *);
2019
2020         char * (*pci_info_str) (struct scsi_qla_host *, char *);
2021         char * (*fw_version_str) (struct scsi_qla_host *, char *);
2022
2023         irqreturn_t (*intr_handler) (int, void *, struct pt_regs *);
2024         void (*enable_intrs) (struct scsi_qla_host *);
2025         void (*disable_intrs) (struct scsi_qla_host *);
2026
2027         int (*abort_command) (struct scsi_qla_host *, srb_t *);
2028         int (*abort_target) (struct fc_port *);
2029         int (*fabric_login) (struct scsi_qla_host *, uint16_t, uint8_t,
2030                 uint8_t, uint8_t, uint16_t *, uint8_t);
2031         int (*fabric_logout) (struct scsi_qla_host *, uint16_t, uint8_t,
2032             uint8_t, uint8_t);
2033
2034         uint16_t (*calc_req_entries) (uint16_t);
2035         void (*build_iocbs) (srb_t *, cmd_entry_t *, uint16_t);
2036         void * (*prep_ms_iocb) (struct scsi_qla_host *, uint32_t, uint32_t);
2037
2038         uint8_t * (*read_nvram) (struct scsi_qla_host *, uint8_t *,
2039                 uint32_t, uint32_t);
2040         int (*write_nvram) (struct scsi_qla_host *, uint8_t *, uint32_t,
2041                 uint32_t);
2042
2043         void (*fw_dump) (struct scsi_qla_host *, int);
2044         void (*ascii_fw_dump) (struct scsi_qla_host *);
2045 };
2046
2047 /*
2048  * Linux Host Adapter structure
2049  */
2050 typedef struct scsi_qla_host {
2051         struct list_head list;
2052
2053         /* Commonly used flags and state information. */
2054         struct Scsi_Host *host;
2055         struct pci_dev  *pdev;
2056
2057         unsigned long   host_no;
2058         unsigned long   instance;
2059
2060         volatile struct {
2061                 uint32_t        init_done               :1;
2062                 uint32_t        online                  :1;
2063                 uint32_t        mbox_int                :1;
2064                 uint32_t        mbox_busy               :1;
2065                 uint32_t        rscn_queue_overflow     :1;
2066                 uint32_t        reset_active            :1;
2067
2068                 uint32_t        management_server_logged_in :1;
2069                 uint32_t        process_response_queue  :1;
2070
2071                 uint32_t        disable_risc_code_load  :1;
2072                 uint32_t        enable_64bit_addressing :1;
2073                 uint32_t        enable_lip_reset        :1;
2074                 uint32_t        enable_lip_full_login   :1;
2075                 uint32_t        enable_target_reset     :1;
2076                 uint32_t        enable_led_scheme       :1;
2077                 uint32_t        msi_enabled             :1;
2078                 uint32_t        msix_enabled            :1;
2079         } flags;
2080
2081         atomic_t        loop_state;
2082 #define LOOP_TIMEOUT    1
2083 #define LOOP_DOWN       2
2084 #define LOOP_UP         3
2085 #define LOOP_UPDATE     4
2086 #define LOOP_READY      5
2087 #define LOOP_DEAD       6
2088
2089         unsigned long   dpc_flags;
2090 #define RESET_MARKER_NEEDED     0       /* Send marker to ISP. */
2091 #define RESET_ACTIVE            1
2092 #define ISP_ABORT_NEEDED        2       /* Initiate ISP abort. */
2093 #define ABORT_ISP_ACTIVE        3       /* ISP abort in progress. */
2094 #define LOOP_RESYNC_NEEDED      4       /* Device Resync needed. */
2095 #define LOOP_RESYNC_ACTIVE      5
2096 #define LOCAL_LOOP_UPDATE       6       /* Perform a local loop update. */
2097 #define RSCN_UPDATE             7       /* Perform an RSCN update. */
2098 #define MAILBOX_RETRY           8
2099 #define ISP_RESET_NEEDED        9       /* Initiate a ISP reset. */
2100 #define FAILOVER_EVENT_NEEDED   10
2101 #define FAILOVER_EVENT          11
2102 #define FAILOVER_NEEDED         12
2103 #define SCSI_RESTART_NEEDED     13      /* Processes SCSI retry queue. */
2104 #define PORT_RESTART_NEEDED     14      /* Processes Retry queue. */
2105 #define RESTART_QUEUES_NEEDED   15      /* Restarts the Lun queue. */
2106 #define ABORT_QUEUES_NEEDED     16
2107 #define RELOGIN_NEEDED          17
2108 #define LOGIN_RETRY_NEEDED      18      /* Initiate required fabric logins. */
2109 #define REGISTER_FC4_NEEDED     19      /* SNS FC4 registration required. */
2110 #define ISP_ABORT_RETRY         20      /* ISP aborted. */
2111 #define FCPORT_RESCAN_NEEDED    21      /* IO descriptor processing needed */
2112 #define IODESC_PROCESS_NEEDED   22      /* IO descriptor processing needed */
2113 #define IOCTL_ERROR_RECOVERY    23
2114 #define LOOP_RESET_NEEDED       24
2115 #define BEACON_BLINK_NEEDED     25
2116
2117         uint32_t        device_flags;
2118 #define DFLG_LOCAL_DEVICES              BIT_0
2119 #define DFLG_RETRY_LOCAL_DEVICES        BIT_1
2120 #define DFLG_FABRIC_DEVICES             BIT_2
2121 #define SWITCH_FOUND                    BIT_3
2122 #define DFLG_NO_CABLE                   BIT_4
2123
2124         /* SRB cache. */
2125 #define SRB_MIN_REQ     128
2126         mempool_t       *srb_mempool;
2127
2128         /* This spinlock is used to protect "io transactions", you must
2129          * aquire it before doing any IO to the card, eg with RD_REG*() and
2130          * WRT_REG*() for the duration of your entire commandtransaction.
2131          *
2132          * This spinlock is of lower priority than the io request lock.
2133          */
2134
2135         spinlock_t              hardware_lock ____cacheline_aligned;
2136
2137         device_reg_t __iomem *iobase;           /* Base I/O address */
2138         unsigned long   pio_address;
2139         unsigned long   pio_length;
2140 #define MIN_IOBASE_LEN          0x100
2141
2142         /* ISP ring lock, rings, and indexes */
2143         dma_addr_t      request_dma;        /* Physical address. */
2144         request_t       *request_ring;      /* Base virtual address */
2145         request_t       *request_ring_ptr;  /* Current address. */
2146         uint16_t        req_ring_index;     /* Current index. */
2147         uint16_t        req_q_cnt;          /* Number of available entries. */
2148         uint16_t        request_q_length;
2149
2150         dma_addr_t      response_dma;       /* Physical address. */
2151         response_t      *response_ring;     /* Base virtual address */
2152         response_t      *response_ring_ptr; /* Current address. */
2153         uint16_t        rsp_ring_index;     /* Current index. */
2154         uint16_t        response_q_length;
2155
2156         struct isp_operations isp_ops;
2157
2158         /* Outstandings ISP commands. */
2159         srb_t           *outstanding_cmds[MAX_OUTSTANDING_COMMANDS];
2160         uint32_t        current_outstanding_cmd;
2161         srb_t           *status_srb;    /* Status continuation entry. */
2162
2163         uint16_t           revision;
2164         uint8_t           ports;
2165
2166         /* ISP configuration data. */
2167         uint16_t        loop_id;                /* Host adapter loop id */
2168         uint16_t        fb_rev;
2169
2170         port_id_t       d_id;                   /* Host adapter port id */
2171         uint16_t        max_public_loop_ids;
2172         uint16_t        min_external_loopid;    /* First external loop Id */
2173
2174         uint16_t        link_data_rate;         /* F/W operating speed */
2175
2176         uint8_t         current_topology;
2177         uint8_t         prev_topology;
2178 #define ISP_CFG_NL      1
2179 #define ISP_CFG_N       2
2180 #define ISP_CFG_FL      4
2181 #define ISP_CFG_F       8
2182
2183         uint8_t         operating_mode;         /* F/W operating mode */
2184 #define LOOP      0
2185 #define P2P       1
2186 #define LOOP_P2P  2
2187 #define P2P_LOOP  3
2188
2189         uint8_t         marker_needed;
2190
2191         uint8_t         interrupts_on;
2192
2193         /* HBA serial number */
2194         uint8_t         serial0;
2195         uint8_t         serial1;
2196         uint8_t         serial2;
2197
2198         /* NVRAM configuration data */
2199         uint16_t        nvram_size;
2200         uint16_t        nvram_base;
2201
2202         uint16_t        loop_reset_delay;
2203         uint8_t         retry_count;
2204         uint8_t         login_timeout;
2205         uint16_t        r_a_tov;
2206         int             port_down_retry_count;
2207         uint8_t         mbx_count;
2208         uint16_t        last_loop_id;
2209
2210         uint32_t        login_retry_count;
2211
2212         /* Fibre Channel Device List. */
2213         struct list_head        fcports;
2214         struct list_head        rscn_fcports;
2215
2216         struct io_descriptor    io_descriptors[MAX_IO_DESCRIPTORS];
2217         uint16_t                iodesc_signature;
2218
2219         /* RSCN queue. */
2220         uint32_t rscn_queue[MAX_RSCN_COUNT];
2221         uint8_t rscn_in_ptr;
2222         uint8_t rscn_out_ptr;
2223
2224         /* SNS command interfaces. */
2225         ms_iocb_entry_t         *ms_iocb;
2226         dma_addr_t              ms_iocb_dma;
2227         struct ct_sns_pkt       *ct_sns;
2228         dma_addr_t              ct_sns_dma;
2229         /* SNS command interfaces for 2200. */
2230         struct sns_cmd_pkt      *sns_cmd;
2231         dma_addr_t              sns_cmd_dma;
2232
2233         pid_t                   dpc_pid;
2234         int                     dpc_should_die;
2235         struct completion       dpc_inited;
2236         struct completion       dpc_exited;
2237         struct semaphore        *dpc_wait;
2238         uint8_t dpc_active;                  /* DPC routine is active */
2239
2240         /* Timeout timers. */
2241         uint8_t         loop_down_abort_time;    /* port down timer */
2242         atomic_t        loop_down_timer;         /* loop down timer */
2243         uint8_t         link_down_timeout;       /* link down timeout */
2244
2245         uint32_t        timer_active;
2246         struct timer_list        timer;
2247
2248         dma_addr_t      gid_list_dma;
2249         struct gid_list_info *gid_list;
2250         int             gid_list_info_size;
2251
2252         dma_addr_t      rlc_rsp_dma;
2253         rpt_lun_cmd_rsp_t *rlc_rsp;
2254
2255         /* Small DMA pool allocations -- maximum 256 bytes in length. */
2256 #define DMA_POOL_SIZE   256
2257         struct dma_pool *s_dma_pool;
2258
2259         dma_addr_t      init_cb_dma;
2260         init_cb_t       *init_cb;
2261         int             init_cb_size;
2262
2263         dma_addr_t      iodesc_pd_dma;
2264         port_database_t *iodesc_pd;
2265
2266         /* These are used by mailbox operations. */
2267         volatile uint16_t mailbox_out[MAILBOX_REGISTER_COUNT];
2268
2269         mbx_cmd_t       *mcp;
2270         unsigned long   mbx_cmd_flags;
2271 #define MBX_INTERRUPT   1
2272 #define MBX_INTR_WAIT   2
2273 #define MBX_UPDATE_FLASH_ACTIVE 3
2274
2275         spinlock_t      mbx_reg_lock;   /* Mbx Cmd Register Lock */
2276
2277         struct semaphore mbx_cmd_sem;   /* Serialialize mbx access */
2278         struct semaphore mbx_intr_sem;  /* Used for completion notification */
2279
2280         uint32_t        mbx_flags;
2281 #define  MBX_IN_PROGRESS        BIT_0
2282 #define  MBX_BUSY               BIT_1   /* Got the Access */
2283 #define  MBX_SLEEPING_ON_SEM    BIT_2
2284 #define  MBX_POLLING_FOR_COMP   BIT_3
2285 #define  MBX_COMPLETED          BIT_4
2286 #define  MBX_TIMEDOUT           BIT_5
2287 #define  MBX_ACCESS_TIMEDOUT    BIT_6
2288
2289         mbx_cmd_t       mc;
2290
2291         /* Basic firmware related information. */
2292         struct qla_board_info   *brd_info;
2293         uint16_t        fw_major_version;
2294         uint16_t        fw_minor_version;
2295         uint16_t        fw_subminor_version;
2296         uint16_t        fw_attributes;
2297         uint32_t        fw_memory_size;
2298         uint32_t        fw_transfer_size;
2299
2300         uint16_t        fw_options[16];         /* slots: 1,2,3,10,11 */
2301         uint8_t         fw_seriallink_options[4];
2302         uint16_t        fw_seriallink_options24[4];
2303
2304         /* Firmware dump information. */
2305         void            *fw_dump;
2306         int             fw_dump_order;
2307         int             fw_dump_reading;
2308         char            *fw_dump_buffer;
2309         int             fw_dump_buffer_len;
2310
2311         int             fw_dumped;
2312         void            *fw_dump24;
2313         int             fw_dump24_len;
2314
2315         uint8_t         host_str[16];
2316         uint32_t        pci_attr;
2317
2318         uint16_t        product_id[4];
2319
2320         uint8_t         model_number[16+1];
2321 #define BINZERO         "\0\0\0\0\0\0\0\0\0\0\0\0\0\0\0\0"
2322         char            *model_desc;
2323
2324         uint8_t         *node_name;
2325         uint8_t         *port_name;
2326         uint32_t    isp_abort_cnt;
2327
2328         /* Needed for BEACON */
2329         uint16_t        beacon_blink_led;
2330         uint16_t        beacon_green_on;
2331 } scsi_qla_host_t;
2332
2333
2334 /*
2335  * Macros to help code, maintain, etc.
2336  */
2337 #define LOOP_TRANSITION(ha) \
2338         (test_bit(ISP_ABORT_NEEDED, &ha->dpc_flags) || \
2339          test_bit(LOOP_RESYNC_NEEDED, &ha->dpc_flags))
2340
2341 #define LOOP_NOT_READY(ha) \
2342         ((test_bit(ISP_ABORT_NEEDED, &ha->dpc_flags) || \
2343           test_bit(ABORT_ISP_ACTIVE, &ha->dpc_flags) || \
2344           test_bit(LOOP_RESYNC_NEEDED, &ha->dpc_flags) || \
2345           test_bit(LOOP_RESYNC_ACTIVE, &ha->dpc_flags)) || \
2346          atomic_read(&ha->loop_state) == LOOP_DOWN)
2347
2348 #define LOOP_RDY(ha)    (!LOOP_NOT_READY(ha))
2349
2350 #define TGT_Q(ha, t) (ha->otgt[t])
2351
2352 #define to_qla_host(x)          ((scsi_qla_host_t *) (x)->hostdata)
2353
2354 #define qla_printk(level, ha, format, arg...) \
2355         dev_printk(level , &((ha)->pdev->dev) , format , ## arg)
2356
2357 /*
2358  * qla2x00 local function return status codes
2359  */
2360 #define MBS_MASK                0x3fff
2361
2362 #define QLA_SUCCESS             (MBS_COMMAND_COMPLETE & MBS_MASK)
2363 #define QLA_INVALID_COMMAND     (MBS_INVALID_COMMAND & MBS_MASK)
2364 #define QLA_INTERFACE_ERROR     (MBS_HOST_INTERFACE_ERROR & MBS_MASK)
2365 #define QLA_TEST_FAILED         (MBS_TEST_FAILED & MBS_MASK)
2366 #define QLA_COMMAND_ERROR       (MBS_COMMAND_ERROR & MBS_MASK)
2367 #define QLA_PARAMETER_ERROR     (MBS_COMMAND_PARAMETER_ERROR & MBS_MASK)
2368 #define QLA_PORT_ID_USED        (MBS_PORT_ID_USED & MBS_MASK)
2369 #define QLA_LOOP_ID_USED        (MBS_LOOP_ID_USED & MBS_MASK)
2370 #define QLA_ALL_IDS_IN_USE      (MBS_ALL_IDS_IN_USE & MBS_MASK)
2371 #define QLA_NOT_LOGGED_IN       (MBS_NOT_LOGGED_IN & MBS_MASK)
2372
2373 #define QLA_FUNCTION_TIMEOUT            0x100
2374 #define QLA_FUNCTION_PARAMETER_ERROR    0x101
2375 #define QLA_FUNCTION_FAILED             0x102
2376 #define QLA_MEMORY_ALLOC_FAILED         0x103
2377 #define QLA_LOCK_TIMEOUT                0x104
2378 #define QLA_ABORTED                     0x105
2379 #define QLA_SUSPENDED                   0x106
2380 #define QLA_BUSY                        0x107
2381 #define QLA_RSCNS_HANDLED               0x108
2382
2383 /*
2384 * Stat info for all adpaters
2385 */
2386 struct _qla2x00stats  {
2387         unsigned long   mboxtout;            /* mailbox timeouts */
2388         unsigned long   mboxerr;             /* mailbox errors */
2389         unsigned long   ispAbort;            /* ISP aborts */
2390         unsigned long   debugNo;
2391         unsigned long   loop_resync;
2392         unsigned long   outarray_full;
2393         unsigned long   retry_q_cnt;
2394 };
2395
2396 #define NVRAM_DELAY()           udelay(10)
2397
2398 #define INVALID_HANDLE  (MAX_OUTSTANDING_COMMANDS+1)
2399
2400 /*
2401  * Flash support definitions
2402  */
2403 #define FLASH_IMAGE_SIZE        131072
2404
2405 #include "qla_gbl.h"
2406 #include "qla_dbg.h"
2407 #include "qla_inline.h"
2408
2409 /*
2410 * String arrays
2411 */
2412 #define LINESIZE    256
2413 #define MAXARGS      26
2414
2415 #define CMD_SP(Cmnd)            ((Cmnd)->SCp.ptr)
2416 #define CMD_COMPL_STATUS(Cmnd)  ((Cmnd)->SCp.this_residual)
2417 #define CMD_RESID_LEN(Cmnd)     ((Cmnd)->SCp.buffers_residual)
2418 #define CMD_SCSI_STATUS(Cmnd)   ((Cmnd)->SCp.Status)
2419 #define CMD_ACTUAL_SNSLEN(Cmnd) ((Cmnd)->SCp.Message)
2420 #define CMD_ENTRY_STATUS(Cmnd)  ((Cmnd)->SCp.have_data_in)
2421
2422 #endif