2  * Common utility functions for VGA-based graphics cards.
 
   4  * Copyright (c) 2006-2007 Ondrej Zajicek <santiago@crfreenet.org>
 
   6  * This file is subject to the terms and conditions of the GNU General Public
 
   7  * License.  See the file COPYING in the main directory of this archive for
 
  10  * Some parts are based on David Boucher's viafb (http://davesdomain.org.uk/viafb/)
 
  13 #include <linux/module.h>
 
  14 #include <linux/kernel.h>
 
  15 #include <linux/string.h>
 
  17 #include <linux/svga.h>
 
  18 #include <linux/slab.h>
 
  19 #include <asm/types.h>
 
  23 /* Write a CRT register value spread across multiple registers */
 
  24 void svga_wcrt_multi(const struct vga_regset *regset, u32 value) {
 
  26         u8 regval, bitval, bitnum;
 
  28         while (regset->regnum != VGA_REGSET_END_VAL) {
 
  29                 regval = vga_rcrt(NULL, regset->regnum);
 
  30                 bitnum = regset->lowbit;
 
  31                 while (bitnum <= regset->highbit) {
 
  33                         regval = regval & ~bitval;
 
  34                         if (value & 1) regval = regval | bitval;
 
  38                 vga_wcrt(NULL, regset->regnum, regval);
 
  43 /* Write a sequencer register value spread across multiple registers */
 
  44 void svga_wseq_multi(const struct vga_regset *regset, u32 value) {
 
  46         u8 regval, bitval, bitnum;
 
  48         while (regset->regnum != VGA_REGSET_END_VAL) {
 
  49                 regval = vga_rseq(NULL, regset->regnum);
 
  50                 bitnum = regset->lowbit;
 
  51                 while (bitnum <= regset->highbit) {
 
  53                         regval = regval & ~bitval;
 
  54                         if (value & 1) regval = regval | bitval;
 
  58                 vga_wseq(NULL, regset->regnum, regval);
 
  63 static unsigned int svga_regset_size(const struct vga_regset *regset)
 
  67         while (regset->regnum != VGA_REGSET_END_VAL) {
 
  68                 count += regset->highbit - regset->lowbit + 1;
 
  75 /* ------------------------------------------------------------------------- */
 
  78 /* Set graphics controller registers to sane values */
 
  79 void svga_set_default_gfx_regs(void)
 
  81         /* All standard GFX registers (GR00 - GR08) */
 
  82         vga_wgfx(NULL, VGA_GFX_SR_VALUE, 0x00);
 
  83         vga_wgfx(NULL, VGA_GFX_SR_ENABLE, 0x00);
 
  84         vga_wgfx(NULL, VGA_GFX_COMPARE_VALUE, 0x00);
 
  85         vga_wgfx(NULL, VGA_GFX_DATA_ROTATE, 0x00);
 
  86         vga_wgfx(NULL, VGA_GFX_PLANE_READ, 0x00);
 
  87         vga_wgfx(NULL, VGA_GFX_MODE, 0x00);
 
  88 /*      vga_wgfx(NULL, VGA_GFX_MODE, 0x20); */
 
  89 /*      vga_wgfx(NULL, VGA_GFX_MODE, 0x40); */
 
  90         vga_wgfx(NULL, VGA_GFX_MISC, 0x05);
 
  91 /*      vga_wgfx(NULL, VGA_GFX_MISC, 0x01); */
 
  92         vga_wgfx(NULL, VGA_GFX_COMPARE_MASK, 0x0F);
 
  93         vga_wgfx(NULL, VGA_GFX_BIT_MASK, 0xFF);
 
  96 /* Set attribute controller registers to sane values */
 
  97 void svga_set_default_atc_regs(void)
 
 102         vga_w(NULL, VGA_ATT_W, 0x00);
 
 104         /* All standard ATC registers (AR00 - AR14) */
 
 105         for (count = 0; count <= 0xF; count ++)
 
 106                 svga_wattr(count, count);
 
 108         svga_wattr(VGA_ATC_MODE, 0x01);
 
 109 /*      svga_wattr(VGA_ATC_MODE, 0x41); */
 
 110         svga_wattr(VGA_ATC_OVERSCAN, 0x00);
 
 111         svga_wattr(VGA_ATC_PLANE_ENABLE, 0x0F);
 
 112         svga_wattr(VGA_ATC_PEL, 0x00);
 
 113         svga_wattr(VGA_ATC_COLOR_PAGE, 0x00);
 
 116         vga_w(NULL, VGA_ATT_W, 0x20);
 
 119 /* Set sequencer registers to sane values */
 
 120 void svga_set_default_seq_regs(void)
 
 122         /* Standard sequencer registers (SR01 - SR04), SR00 is not set */
 
 123         vga_wseq(NULL, VGA_SEQ_CLOCK_MODE, VGA_SR01_CHAR_CLK_8DOTS);
 
 124         vga_wseq(NULL, VGA_SEQ_PLANE_WRITE, VGA_SR02_ALL_PLANES);
 
 125         vga_wseq(NULL, VGA_SEQ_CHARACTER_MAP, 0x00);
 
 126 /*      vga_wseq(NULL, VGA_SEQ_MEMORY_MODE, VGA_SR04_EXT_MEM | VGA_SR04_SEQ_MODE | VGA_SR04_CHN_4M); */
 
 127         vga_wseq(NULL, VGA_SEQ_MEMORY_MODE, VGA_SR04_EXT_MEM | VGA_SR04_SEQ_MODE);
 
 130 /* Set CRTC registers to sane values */
 
 131 void svga_set_default_crt_regs(void)
 
 133         /* Standard CRT registers CR03 CR08 CR09 CR14 CR17 */
 
 134         svga_wcrt_mask(0x03, 0x80, 0x80);       /* Enable vertical retrace EVRA */
 
 135         vga_wcrt(NULL, VGA_CRTC_PRESET_ROW, 0);
 
 136         svga_wcrt_mask(VGA_CRTC_MAX_SCAN, 0, 0x1F);
 
 137         vga_wcrt(NULL, VGA_CRTC_UNDERLINE, 0);
 
 138         vga_wcrt(NULL, VGA_CRTC_MODE, 0xE3);
 
 141 void svga_set_textmode_vga_regs(void)
 
 143         /* svga_wseq_mask(0x1, 0x00, 0x01); */   /* Switch 8/9 pixel per char */
 
 144         vga_wseq(NULL, VGA_SEQ_MEMORY_MODE,     VGA_SR04_EXT_MEM);
 
 145         vga_wseq(NULL, VGA_SEQ_PLANE_WRITE,     0x03);
 
 147         vga_wcrt(NULL, VGA_CRTC_MAX_SCAN,       0x0f); /* 0x4f */
 
 148         vga_wcrt(NULL, VGA_CRTC_UNDERLINE,      0x1f);
 
 149         svga_wcrt_mask(VGA_CRTC_MODE,           0x23, 0x7f);
 
 151         vga_wcrt(NULL, VGA_CRTC_CURSOR_START,   0x0d);
 
 152         vga_wcrt(NULL, VGA_CRTC_CURSOR_END,     0x0e);
 
 153         vga_wcrt(NULL, VGA_CRTC_CURSOR_HI,      0x00);
 
 154         vga_wcrt(NULL, VGA_CRTC_CURSOR_LO,      0x00);
 
 156         vga_wgfx(NULL, VGA_GFX_MODE,            0x10); /* Odd/even memory mode */
 
 157         vga_wgfx(NULL, VGA_GFX_MISC,            0x0E); /* Misc graphics register - text mode enable */
 
 158         vga_wgfx(NULL, VGA_GFX_COMPARE_MASK,    0x00);
 
 161         vga_w(NULL, VGA_ATT_W, 0x00);
 
 163         svga_wattr(0x10, 0x0C);                 /* Attribute Mode Control Register - text mode, blinking and line graphics */
 
 164         svga_wattr(0x13, 0x08);                 /* Horizontal Pixel Panning Register  */
 
 167         vga_w(NULL, VGA_ATT_W, 0x20);
 
 171 void svga_dump_var(struct fb_var_screeninfo *var, int node)
 
 173         pr_debug("fb%d: var.vmode         : 0x%X\n", node, var->vmode);
 
 174         pr_debug("fb%d: var.xres          : %d\n", node, var->xres);
 
 175         pr_debug("fb%d: var.yres          : %d\n", node, var->yres);
 
 176         pr_debug("fb%d: var.bits_per_pixel: %d\n", node, var->bits_per_pixel);
 
 177         pr_debug("fb%d: var.xres_virtual  : %d\n", node, var->xres_virtual);
 
 178         pr_debug("fb%d: var.yres_virtual  : %d\n", node, var->yres_virtual);
 
 179         pr_debug("fb%d: var.left_margin   : %d\n", node, var->left_margin);
 
 180         pr_debug("fb%d: var.right_margin  : %d\n", node, var->right_margin);
 
 181         pr_debug("fb%d: var.upper_margin  : %d\n", node, var->upper_margin);
 
 182         pr_debug("fb%d: var.lower_margin  : %d\n", node, var->lower_margin);
 
 183         pr_debug("fb%d: var.hsync_len     : %d\n", node, var->hsync_len);
 
 184         pr_debug("fb%d: var.vsync_len     : %d\n", node, var->vsync_len);
 
 185         pr_debug("fb%d: var.sync          : 0x%X\n", node, var->sync);
 
 186         pr_debug("fb%d: var.pixclock      : %d\n\n", node, var->pixclock);
 
 191 /* ------------------------------------------------------------------------- */
 
 194 void svga_settile(struct fb_info *info, struct fb_tilemap *map)
 
 196         const u8 *font = map->data;
 
 197         u8 __iomem *fb = (u8 __iomem *)info->screen_base;
 
 200         if ((map->width != 8) || (map->height != 16) ||
 
 201             (map->depth != 1) || (map->length != 256)) {
 
 202                 printk(KERN_ERR "fb%d: unsupported font parameters: width %d, height %d, depth %d, length %d\n",
 
 203                         info->node, map->width, map->height, map->depth, map->length);
 
 208         for (c = 0; c < map->length; c++) {
 
 209                 for (i = 0; i < map->height; i++) {
 
 210                         fb_writeb(font[i], fb + i * 4);
 
 211 //                      fb[i * 4] = font[i];
 
 218 /* Copy area in text (tileblit) mode */
 
 219 void svga_tilecopy(struct fb_info *info, struct fb_tilearea *area)
 
 222         /*  colstride is halved in this function because u16 are used */
 
 223         int colstride = 1 << (info->fix.type_aux & FB_AUX_TEXT_SVGA_MASK);
 
 224         int rowstride = colstride * (info->var.xres_virtual / 8);
 
 225         u16 __iomem *fb = (u16 __iomem *) info->screen_base;
 
 226         u16 __iomem *src, *dst;
 
 228         if ((area->sy > area->dy) ||
 
 229             ((area->sy == area->dy) && (area->sx > area->dx))) {
 
 230                 src = fb + area->sx * colstride + area->sy * rowstride;
 
 231                 dst = fb + area->dx * colstride + area->dy * rowstride;
 
 233                 src = fb + (area->sx + area->width - 1) * colstride
 
 234                          + (area->sy + area->height - 1) * rowstride;
 
 235                 dst = fb + (area->dx + area->width - 1) * colstride
 
 236                          + (area->dy + area->height - 1) * rowstride;
 
 238                 colstride = -colstride;
 
 239                 rowstride = -rowstride;
 
 242         for (dy = 0; dy < area->height; dy++) {
 
 243                 u16 __iomem *src2 = src;
 
 244                 u16 __iomem *dst2 = dst;
 
 245                 for (dx = 0; dx < area->width; dx++) {
 
 246                         fb_writew(fb_readw(src2), dst2);
 
 256 /* Fill area in text (tileblit) mode */
 
 257 void svga_tilefill(struct fb_info *info, struct fb_tilerect *rect)
 
 260         int colstride = 2 << (info->fix.type_aux & FB_AUX_TEXT_SVGA_MASK);
 
 261         int rowstride = colstride * (info->var.xres_virtual / 8);
 
 262         int attr = (0x0F & rect->bg) << 4 | (0x0F & rect->fg);
 
 263         u8 __iomem *fb = (u8 __iomem *)info->screen_base;
 
 264         fb += rect->sx * colstride + rect->sy * rowstride;
 
 266         for (dy = 0; dy < rect->height; dy++) {
 
 267                 u8 __iomem *fb2 = fb;
 
 268                 for (dx = 0; dx < rect->width; dx++) {
 
 269                         fb_writeb(rect->index, fb2);
 
 270                         fb_writeb(attr, fb2 + 1);
 
 277 /* Write text in text (tileblit) mode */
 
 278 void svga_tileblit(struct fb_info *info, struct fb_tileblit *blit)
 
 281         int colstride = 2 << (info->fix.type_aux & FB_AUX_TEXT_SVGA_MASK);
 
 282         int rowstride = colstride * (info->var.xres_virtual / 8);
 
 283         int attr = (0x0F & blit->bg) << 4 | (0x0F & blit->fg);
 
 284         u8 __iomem *fb = (u8 __iomem *)info->screen_base;
 
 285         fb += blit->sx * colstride + blit->sy * rowstride;
 
 288         for (dy=0; dy < blit->height; dy ++) {
 
 289                 u8 __iomem *fb2 = fb;
 
 290                 for (dx = 0; dx < blit->width; dx ++) {
 
 291                         fb_writeb(blit->indices[i], fb2);
 
 292                         fb_writeb(attr, fb2 + 1);
 
 295                         if (i == blit->length) return;
 
 302 /* Set cursor in text (tileblit) mode */
 
 303 void svga_tilecursor(struct fb_info *info, struct fb_tilecursor *cursor)
 
 307         u16 pos =  cursor->sx + (info->var.xoffset /  8)
 
 308                 + (cursor->sy + (info->var.yoffset / 16))
 
 309                    * (info->var.xres_virtual / 8);
 
 311         if (! cursor -> mode)
 
 314         svga_wcrt_mask(0x0A, 0x20, 0x20); /* disable cursor */
 
 316         if (cursor -> shape == FB_TILE_CURSOR_NONE)
 
 319         switch (cursor -> shape) {
 
 320         case FB_TILE_CURSOR_UNDERLINE:
 
 323         case FB_TILE_CURSOR_LOWER_THIRD:
 
 326         case FB_TILE_CURSOR_LOWER_HALF:
 
 329         case FB_TILE_CURSOR_TWO_THIRDS:
 
 332         case FB_TILE_CURSOR_BLOCK:
 
 337         /* set cursor position */
 
 338         vga_wcrt(NULL, 0x0E, pos >> 8);
 
 339         vga_wcrt(NULL, 0x0F, pos & 0xFF);
 
 341         vga_wcrt(NULL, 0x0B, ce); /* set cursor end */
 
 342         vga_wcrt(NULL, 0x0A, cs); /* set cursor start and enable it */
 
 345 int svga_get_tilemax(struct fb_info *info)
 
 350 /* Get capabilities of accelerator based on the mode */
 
 352 void svga_get_caps(struct fb_info *info, struct fb_blit_caps *caps,
 
 353                    struct fb_var_screeninfo *var)
 
 355         if (var->bits_per_pixel == 0) {
 
 356                 /* can only support 256 8x16 bitmap */
 
 357                 caps->x = 1 << (8 - 1);
 
 358                 caps->y = 1 << (16 - 1);
 
 361                 caps->x = (var->bits_per_pixel == 4) ? 1 << (8 - 1) : ~(u32)0;
 
 366 EXPORT_SYMBOL(svga_get_caps);
 
 368 /* ------------------------------------------------------------------------- */
 
 372  *  Compute PLL settings (M, N, R)
 
 373  *  F_VCO = (F_BASE * M) / N
 
 374  *  F_OUT = F_VCO / (2^R)
 
 377 static inline u32 abs_diff(u32 a, u32 b)
 
 379         return (a > b) ? (a - b) : (b - a);
 
 382 int svga_compute_pll(const struct svga_pll *pll, u32 f_wanted, u16 *m, u16 *n, u16 *r, int node)
 
 385         u32 f_vco, f_current, delta_current, delta_best;
 
 387         pr_debug("fb%d: ideal frequency: %d kHz\n", node, (unsigned int) f_wanted);
 
 390         f_vco = f_wanted << ar;
 
 393         if ((f_vco >> ar) != f_wanted)
 
 396         /* It is usually better to have greater VCO clock
 
 397            because of better frequency stability.
 
 398            So first try r_max, then r smaller. */
 
 399         while ((ar > pll->r_min) && (f_vco > pll->f_vco_max)) {
 
 404         /* VCO bounds check */
 
 405         if ((f_vco < pll->f_vco_min) || (f_vco > pll->f_vco_max))
 
 408         delta_best = 0xFFFFFFFF;
 
 416         while ((am <= pll->m_max) && (an <= pll->n_max)) {
 
 417                 f_current = (pll->f_base * am) / an;
 
 418                 delta_current = abs_diff (f_current, f_vco);
 
 420                 if (delta_current < delta_best) {
 
 421                         delta_best = delta_current;
 
 426                 if (f_current <= f_vco) {
 
 433         f_current = (pll->f_base * *m) / *n;
 
 434         pr_debug("fb%d: found frequency: %d kHz (VCO %d kHz)\n", node, (int) (f_current >> ar), (int) f_current);
 
 435         pr_debug("fb%d: m = %d n = %d r = %d\n", node, (unsigned int) *m, (unsigned int) *n, (unsigned int) *r);
 
 440 /* ------------------------------------------------------------------------- */
 
 443 /* Check CRT timing values */
 
 444 int svga_check_timings(const struct svga_timing_regs *tm, struct fb_var_screeninfo *var, int node)
 
 448         var->xres         = (var->xres+7)&~7;
 
 449         var->left_margin  = (var->left_margin+7)&~7;
 
 450         var->right_margin = (var->right_margin+7)&~7;
 
 451         var->hsync_len    = (var->hsync_len+7)&~7;
 
 453         /* Check horizontal total */
 
 454         value = var->xres + var->left_margin + var->right_margin + var->hsync_len;
 
 455         if (((value / 8) - 5) >= svga_regset_size (tm->h_total_regs))
 
 458         /* Check horizontal display and blank start */
 
 460         if (((value / 8) - 1) >= svga_regset_size (tm->h_display_regs))
 
 462         if (((value / 8) - 1) >= svga_regset_size (tm->h_blank_start_regs))
 
 465         /* Check horizontal sync start */
 
 466         value = var->xres + var->right_margin;
 
 467         if (((value / 8) - 1) >= svga_regset_size (tm->h_sync_start_regs))
 
 470         /* Check horizontal blank end (or length) */
 
 471         value = var->left_margin + var->right_margin + var->hsync_len;
 
 472         if ((value == 0) || ((value / 8) >= svga_regset_size (tm->h_blank_end_regs)))
 
 475         /* Check horizontal sync end (or length) */
 
 476         value = var->hsync_len;
 
 477         if ((value == 0) || ((value / 8) >= svga_regset_size (tm->h_sync_end_regs)))
 
 480         /* Check vertical total */
 
 481         value = var->yres + var->upper_margin + var->lower_margin + var->vsync_len;
 
 482         if ((value - 1) >= svga_regset_size(tm->v_total_regs))
 
 485         /* Check vertical display and blank start */
 
 487         if ((value - 1) >= svga_regset_size(tm->v_display_regs))
 
 489         if ((value - 1) >= svga_regset_size(tm->v_blank_start_regs))
 
 492         /* Check vertical sync start */
 
 493         value = var->yres + var->lower_margin;
 
 494         if ((value - 1) >= svga_regset_size(tm->v_sync_start_regs))
 
 497         /* Check vertical blank end (or length) */
 
 498         value = var->upper_margin + var->lower_margin + var->vsync_len;
 
 499         if ((value == 0) || (value >= svga_regset_size (tm->v_blank_end_regs)))
 
 502         /* Check vertical sync end  (or length) */
 
 503         value = var->vsync_len;
 
 504         if ((value == 0) || (value >= svga_regset_size (tm->v_sync_end_regs)))
 
 510 /* Set CRT timing registers */
 
 511 void svga_set_timings(const struct svga_timing_regs *tm, struct fb_var_screeninfo *var,
 
 512                         u32 hmul, u32 hdiv, u32 vmul, u32 vdiv, u32 hborder, int node)
 
 517         value = var->xres + var->left_margin + var->right_margin + var->hsync_len;
 
 518         value = (value * hmul) / hdiv;
 
 519         pr_debug("fb%d: horizontal total      : %d\n", node, value);
 
 520         svga_wcrt_multi(tm->h_total_regs, (value / 8) - 5);
 
 523         value = (value * hmul) / hdiv;
 
 524         pr_debug("fb%d: horizontal display    : %d\n", node, value);
 
 525         svga_wcrt_multi(tm->h_display_regs, (value / 8) - 1);
 
 528         value = (value * hmul) / hdiv;
 
 529         pr_debug("fb%d: horizontal blank start: %d\n", node, value);
 
 530         svga_wcrt_multi(tm->h_blank_start_regs, (value / 8) - 1 + hborder);
 
 532         value = var->xres + var->left_margin + var->right_margin + var->hsync_len;
 
 533         value = (value * hmul) / hdiv;
 
 534         pr_debug("fb%d: horizontal blank end  : %d\n", node, value);
 
 535         svga_wcrt_multi(tm->h_blank_end_regs, (value / 8) - 1 - hborder);
 
 537         value = var->xres + var->right_margin;
 
 538         value = (value * hmul) / hdiv;
 
 539         pr_debug("fb%d: horizontal sync start : %d\n", node, value);
 
 540         svga_wcrt_multi(tm->h_sync_start_regs, (value / 8));
 
 542         value = var->xres + var->right_margin + var->hsync_len;
 
 543         value = (value * hmul) / hdiv;
 
 544         pr_debug("fb%d: horizontal sync end   : %d\n", node, value);
 
 545         svga_wcrt_multi(tm->h_sync_end_regs, (value / 8));
 
 547         value = var->yres + var->upper_margin + var->lower_margin + var->vsync_len;
 
 548         value = (value * vmul) / vdiv;
 
 549         pr_debug("fb%d: vertical total        : %d\n", node, value);
 
 550         svga_wcrt_multi(tm->v_total_regs, value - 2);
 
 553         value = (value * vmul) / vdiv;
 
 554         pr_debug("fb%d: vertical display      : %d\n", node, value);
 
 555         svga_wcrt_multi(tm->v_display_regs, value - 1);
 
 558         value = (value * vmul) / vdiv;
 
 559         pr_debug("fb%d: vertical blank start  : %d\n", node, value);
 
 560         svga_wcrt_multi(tm->v_blank_start_regs, value);
 
 562         value = var->yres + var->upper_margin + var->lower_margin + var->vsync_len;
 
 563         value = (value * vmul) / vdiv;
 
 564         pr_debug("fb%d: vertical blank end    : %d\n", node, value);
 
 565         svga_wcrt_multi(tm->v_blank_end_regs, value - 2);
 
 567         value = var->yres + var->lower_margin;
 
 568         value = (value * vmul) / vdiv;
 
 569         pr_debug("fb%d: vertical sync start   : %d\n", node, value);
 
 570         svga_wcrt_multi(tm->v_sync_start_regs, value);
 
 572         value = var->yres + var->lower_margin + var->vsync_len;
 
 573         value = (value * vmul) / vdiv;
 
 574         pr_debug("fb%d: vertical sync end     : %d\n", node, value);
 
 575         svga_wcrt_multi(tm->v_sync_end_regs, value);
 
 577         /* Set horizontal and vertical sync pulse polarity in misc register */
 
 579         regval = vga_r(NULL, VGA_MIS_R);
 
 580         if (var->sync & FB_SYNC_HOR_HIGH_ACT) {
 
 581                 pr_debug("fb%d: positive horizontal sync\n", node);
 
 582                 regval = regval & ~0x80;
 
 584                 pr_debug("fb%d: negative horizontal sync\n", node);
 
 585                 regval = regval | 0x80;
 
 587         if (var->sync & FB_SYNC_VERT_HIGH_ACT) {
 
 588                 pr_debug("fb%d: positive vertical sync\n", node);
 
 589                 regval = regval & ~0x40;
 
 591                 pr_debug("fb%d: negative vertical sync\n\n", node);
 
 592                 regval = regval | 0x40;
 
 594         vga_w(NULL, VGA_MIS_W, regval);
 
 598 /* ------------------------------------------------------------------------- */
 
 601 static inline int match_format(const struct svga_fb_format *frm,
 
 602                                struct fb_var_screeninfo *var)
 
 605         int stored = -EINVAL;
 
 607         while (frm->bits_per_pixel != SVGA_FORMAT_END_VAL)
 
 609                 if ((var->bits_per_pixel == frm->bits_per_pixel) &&
 
 610                     (var->red.length     <= frm->red.length)     &&
 
 611                     (var->green.length   <= frm->green.length)   &&
 
 612                     (var->blue.length    <= frm->blue.length)    &&
 
 613                     (var->transp.length  <= frm->transp.length)  &&
 
 614                     (var->nonstd         == frm->nonstd))
 
 616                 if (var->bits_per_pixel == frm->bits_per_pixel)
 
 624 int svga_match_format(const struct svga_fb_format *frm,
 
 625                       struct fb_var_screeninfo *var,
 
 626                       struct fb_fix_screeninfo *fix)
 
 628         int i = match_format(frm, var);
 
 631                 var->bits_per_pixel = frm[i].bits_per_pixel;
 
 632                 var->red            = frm[i].red;
 
 633                 var->green          = frm[i].green;
 
 634                 var->blue           = frm[i].blue;
 
 635                 var->transp         = frm[i].transp;
 
 636                 var->nonstd         = frm[i].nonstd;
 
 638                         fix->type      = frm[i].type;
 
 639                         fix->type_aux  = frm[i].type_aux;
 
 640                         fix->visual    = frm[i].visual;
 
 641                         fix->xpanstep  = frm[i].xpanstep;
 
 649 EXPORT_SYMBOL(svga_wcrt_multi);
 
 650 EXPORT_SYMBOL(svga_wseq_multi);
 
 652 EXPORT_SYMBOL(svga_set_default_gfx_regs);
 
 653 EXPORT_SYMBOL(svga_set_default_atc_regs);
 
 654 EXPORT_SYMBOL(svga_set_default_seq_regs);
 
 655 EXPORT_SYMBOL(svga_set_default_crt_regs);
 
 656 EXPORT_SYMBOL(svga_set_textmode_vga_regs);
 
 658 EXPORT_SYMBOL(svga_settile);
 
 659 EXPORT_SYMBOL(svga_tilecopy);
 
 660 EXPORT_SYMBOL(svga_tilefill);
 
 661 EXPORT_SYMBOL(svga_tileblit);
 
 662 EXPORT_SYMBOL(svga_tilecursor);
 
 663 EXPORT_SYMBOL(svga_get_tilemax);
 
 665 EXPORT_SYMBOL(svga_compute_pll);
 
 666 EXPORT_SYMBOL(svga_check_timings);
 
 667 EXPORT_SYMBOL(svga_set_timings);
 
 668 EXPORT_SYMBOL(svga_match_format);
 
 670 MODULE_AUTHOR("Ondrej Zajicek <santiago@crfreenet.org>");
 
 671 MODULE_DESCRIPTION("Common utility functions for VGA-based graphics cards");
 
 672 MODULE_LICENSE("GPL");