Merge branch 'for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git/shaggy...
[linux-2.6] / include / asm-mips / mips-boards / atlasint.h
1 /*
2  * Copyright (C) 1999, 2006  MIPS Technologies, Inc.  All rights reserved.
3  *      Authors: Carsten Langgaard <carstenl@mips.com>
4  *               Maciej W. Rozycki <macro@mips.com>
5  *
6  * ########################################################################
7  *
8  *  This program is free software; you can distribute it and/or modify it
9  *  under the terms of the GNU General Public License (Version 2) as
10  *  published by the Free Software Foundation.
11  *
12  *  This program is distributed in the hope it will be useful, but WITHOUT
13  *  ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
14  *  FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
15  *  for more details.
16  *
17  *  You should have received a copy of the GNU General Public License along
18  *  with this program; if not, write to the Free Software Foundation, Inc.,
19  *  59 Temple Place - Suite 330, Boston MA 02111-1307, USA.
20  *
21  * ########################################################################
22  *
23  * Defines for the Atlas interrupt controller.
24  *
25  */
26 #ifndef _MIPS_ATLASINT_H
27 #define _MIPS_ATLASINT_H
28
29 #include <irq.h>
30
31 /*
32  * Interrupts 0..7 are used for Atlas CPU interrupts (nonEIC mode)
33  */
34 #define MIPSCPU_INT_BASE        MIPS_CPU_IRQ_BASE
35
36 /* CPU interrupt offsets */
37 #define MIPSCPU_INT_SW0         0
38 #define MIPSCPU_INT_SW1         1
39 #define MIPSCPU_INT_MB0         2
40 #define MIPSCPU_INT_ATLAS       MIPSCPU_INT_MB0
41 #define MIPSCPU_INT_MB1         3
42 #define MIPSCPU_INT_MB2         4
43 #define MIPSCPU_INT_MB3         5
44 #define MIPSCPU_INT_MB4         6
45 #define MIPSCPU_INT_CPUCTR      7
46
47 /*
48  * Interrupts 8..39 are used for Atlas interrupt controller interrupts
49  */
50 #define ATLAS_INT_BASE          8
51 #define ATLAS_INT_UART          (ATLAS_INT_BASE + 0)
52 #define ATLAS_INT_TIM0          (ATLAS_INT_BASE + 1)
53 #define ATLAS_INT_RES2          (ATLAS_INT_BASE + 2)
54 #define ATLAS_INT_RES3          (ATLAS_INT_BASE + 3)
55 #define ATLAS_INT_RTC           (ATLAS_INT_BASE + 4)
56 #define ATLAS_INT_COREHI        (ATLAS_INT_BASE + 5)
57 #define ATLAS_INT_CORELO        (ATLAS_INT_BASE + 6)
58 #define ATLAS_INT_RES7          (ATLAS_INT_BASE + 7)
59 #define ATLAS_INT_PCIA          (ATLAS_INT_BASE + 8)
60 #define ATLAS_INT_PCIB          (ATLAS_INT_BASE + 9)
61 #define ATLAS_INT_PCIC          (ATLAS_INT_BASE + 10)
62 #define ATLAS_INT_PCID          (ATLAS_INT_BASE + 11)
63 #define ATLAS_INT_ENUM          (ATLAS_INT_BASE + 12)
64 #define ATLAS_INT_DEG           (ATLAS_INT_BASE + 13)
65 #define ATLAS_INT_ATXFAIL       (ATLAS_INT_BASE + 14)
66 #define ATLAS_INT_INTA          (ATLAS_INT_BASE + 15)
67 #define ATLAS_INT_INTB          (ATLAS_INT_BASE + 16)
68 #define ATLAS_INT_ETH           ATLAS_INT_INTB
69 #define ATLAS_INT_INTC          (ATLAS_INT_BASE + 17)
70 #define ATLAS_INT_SCSI          ATLAS_INT_INTC
71 #define ATLAS_INT_INTD          (ATLAS_INT_BASE + 18)
72 #define ATLAS_INT_SERR          (ATLAS_INT_BASE + 19)
73 #define ATLAS_INT_RES20         (ATLAS_INT_BASE + 20)
74 #define ATLAS_INT_RES21         (ATLAS_INT_BASE + 21)
75 #define ATLAS_INT_RES22         (ATLAS_INT_BASE + 22)
76 #define ATLAS_INT_RES23         (ATLAS_INT_BASE + 23)
77 #define ATLAS_INT_RES24         (ATLAS_INT_BASE + 24)
78 #define ATLAS_INT_RES25         (ATLAS_INT_BASE + 25)
79 #define ATLAS_INT_RES26         (ATLAS_INT_BASE + 26)
80 #define ATLAS_INT_RES27         (ATLAS_INT_BASE + 27)
81 #define ATLAS_INT_RES28         (ATLAS_INT_BASE + 28)
82 #define ATLAS_INT_RES29         (ATLAS_INT_BASE + 29)
83 #define ATLAS_INT_RES30         (ATLAS_INT_BASE + 30)
84 #define ATLAS_INT_RES31         (ATLAS_INT_BASE + 31)
85 #define ATLAS_INT_END           (ATLAS_INT_BASE + 31)
86
87 /*
88  * Interrupts 64..127 are used for Soc-it Classic interrupts
89  */
90 #define MSC01C_INT_BASE         64
91
92 /* SOC-it Classic interrupt offsets */
93 #define MSC01C_INT_TMR          0
94 #define MSC01C_INT_PCI          1
95
96 /*
97  * Interrupts 64..127 are used for Soc-it EIC interrupts
98  */
99 #define MSC01E_INT_BASE         64
100
101 /* SOC-it EIC interrupt offsets */
102 #define MSC01E_INT_SW0          1
103 #define MSC01E_INT_SW1          2
104 #define MSC01E_INT_MB0          3
105 #define MSC01E_INT_ATLAS        MSC01E_INT_MB0
106 #define MSC01E_INT_MB1          4
107 #define MSC01E_INT_MB2          5
108 #define MSC01E_INT_MB3          6
109 #define MSC01E_INT_MB4          7
110 #define MSC01E_INT_TMR          8
111 #define MSC01E_INT_PCI          9
112 #define MSC01E_INT_PERFCTR      10
113 #define MSC01E_INT_CPUCTR       11
114
115 #endif /* !(_MIPS_ATLASINT_H) */