Merge branches 'x86/mmio', 'x86/delay', 'x86/idle', 'x86/oprofile', 'x86/debug',...
[linux-2.6] / include / asm-x86 / gart.h
1 #ifndef _ASM_X8664_IOMMU_H
2 #define _ASM_X8664_IOMMU_H 1
3
4 #include <asm/e820.h>
5
6 extern void pci_iommu_shutdown(void);
7 extern void no_iommu_init(void);
8 extern int force_iommu, no_iommu;
9 extern int iommu_detected;
10 extern int agp_amd64_init(void);
11 #ifdef CONFIG_GART_IOMMU
12 extern void gart_iommu_init(void);
13 extern void gart_iommu_shutdown(void);
14 extern void __init gart_parse_options(char *);
15 extern void early_gart_iommu_check(void);
16 extern void gart_iommu_hole_init(void);
17 extern void set_up_gart_resume(u32, u32);
18 extern int fallback_aper_order;
19 extern int fallback_aper_force;
20 extern int gart_iommu_aperture;
21 extern int gart_iommu_aperture_allowed;
22 extern int gart_iommu_aperture_disabled;
23 extern int fix_aperture;
24 #else
25 #define gart_iommu_aperture             0
26 #define gart_iommu_aperture_allowed     0
27 #define gart_iommu_aperture_disabled    1
28
29 static inline void early_gart_iommu_check(void)
30 {
31 }
32
33 static inline void gart_iommu_shutdown(void)
34 {
35 }
36
37 #endif
38
39 /* PTE bits. */
40 #define GPTE_VALID      1
41 #define GPTE_COHERENT   2
42
43 /* Aperture control register bits. */
44 #define GARTEN          (1<<0)
45 #define DISGARTCPU      (1<<4)
46 #define DISGARTIO       (1<<5)
47
48 /* GART cache control register bits. */
49 #define INVGART         (1<<0)
50 #define GARTPTEERR      (1<<1)
51
52 /* K8 On-cpu GART registers */
53 #define AMD64_GARTAPERTURECTL   0x90
54 #define AMD64_GARTAPERTUREBASE  0x94
55 #define AMD64_GARTTABLEBASE     0x98
56 #define AMD64_GARTCACHECTL      0x9c
57 #define AMD64_GARTEN            (1<<0)
58
59 static inline void enable_gart_translation(struct pci_dev *dev, u64 addr)
60 {
61         u32 tmp, ctl;
62
63         /* address of the mappings table */
64         addr >>= 12;
65         tmp = (u32) addr<<4;
66         tmp &= ~0xf;
67         pci_write_config_dword(dev, AMD64_GARTTABLEBASE, tmp);
68
69         /* Enable GART translation for this hammer. */
70         pci_read_config_dword(dev, AMD64_GARTAPERTURECTL, &ctl);
71         ctl |= GARTEN;
72         ctl &= ~(DISGARTCPU | DISGARTIO);
73         pci_write_config_dword(dev, AMD64_GARTAPERTURECTL, ctl);
74 }
75
76 static inline int aperture_valid(u64 aper_base, u32 aper_size, u32 min_size)
77 {
78         if (!aper_base)
79                 return 0;
80
81         if (aper_base + aper_size > 0x100000000ULL) {
82                 printk(KERN_ERR "Aperture beyond 4GB. Ignoring.\n");
83                 return 0;
84         }
85         if (e820_any_mapped(aper_base, aper_base + aper_size, E820_RAM)) {
86                 printk(KERN_ERR "Aperture pointing to e820 RAM. Ignoring.\n");
87                 return 0;
88         }
89         if (aper_size < min_size) {
90                 printk(KERN_ERR "Aperture too small (%d MB) than (%d MB)\n",
91                                  aper_size>>20, min_size>>20);
92                 return 0;
93         }
94
95         return 1;
96 }
97
98 #endif