Merge branches 'pxa-core' and 'pxa-machines' into pxa-all
[linux-2.6] / arch / powerpc / kernel / setup_32.c
1 /*
2  * Common prep/pmac/chrp boot and setup code.
3  */
4
5 #include <linux/module.h>
6 #include <linux/string.h>
7 #include <linux/sched.h>
8 #include <linux/init.h>
9 #include <linux/kernel.h>
10 #include <linux/reboot.h>
11 #include <linux/delay.h>
12 #include <linux/initrd.h>
13 #include <linux/tty.h>
14 #include <linux/bootmem.h>
15 #include <linux/seq_file.h>
16 #include <linux/root_dev.h>
17 #include <linux/cpu.h>
18 #include <linux/console.h>
19 #include <linux/lmb.h>
20
21 #include <asm/io.h>
22 #include <asm/prom.h>
23 #include <asm/processor.h>
24 #include <asm/pgtable.h>
25 #include <asm/setup.h>
26 #include <asm/smp.h>
27 #include <asm/elf.h>
28 #include <asm/cputable.h>
29 #include <asm/bootx.h>
30 #include <asm/btext.h>
31 #include <asm/machdep.h>
32 #include <asm/uaccess.h>
33 #include <asm/system.h>
34 #include <asm/pmac_feature.h>
35 #include <asm/sections.h>
36 #include <asm/nvram.h>
37 #include <asm/xmon.h>
38 #include <asm/time.h>
39 #include <asm/serial.h>
40 #include <asm/udbg.h>
41
42 #include "setup.h"
43
44 #define DBG(fmt...)
45
46 extern void bootx_init(unsigned long r4, unsigned long phys);
47
48 int boot_cpuid;
49 EXPORT_SYMBOL_GPL(boot_cpuid);
50 int boot_cpuid_phys;
51
52 unsigned long ISA_DMA_THRESHOLD;
53 unsigned int DMA_MODE_READ;
54 unsigned int DMA_MODE_WRITE;
55
56 int have_of = 1;
57
58 #ifdef CONFIG_VGA_CONSOLE
59 unsigned long vgacon_remap_base;
60 EXPORT_SYMBOL(vgacon_remap_base);
61 #endif
62
63 /*
64  * These are used in binfmt_elf.c to put aux entries on the stack
65  * for each elf executable being started.
66  */
67 int dcache_bsize;
68 int icache_bsize;
69 int ucache_bsize;
70
71 /*
72  * We're called here very early in the boot.  We determine the machine
73  * type and call the appropriate low-level setup functions.
74  *  -- Cort <cort@fsmlabs.com>
75  *
76  * Note that the kernel may be running at an address which is different
77  * from the address that it was linked at, so we must use RELOC/PTRRELOC
78  * to access static data (including strings).  -- paulus
79  */
80 notrace unsigned long __init early_init(unsigned long dt_ptr)
81 {
82         unsigned long offset = reloc_offset();
83         struct cpu_spec *spec;
84
85         /* First zero the BSS -- use memset_io, some platforms don't have
86          * caches on yet */
87         memset_io((void __iomem *)PTRRELOC(&__bss_start), 0,
88                         __bss_stop - __bss_start);
89
90         /*
91          * Identify the CPU type and fix up code sections
92          * that depend on which cpu we have.
93          */
94         spec = identify_cpu(offset, mfspr(SPRN_PVR));
95
96         do_feature_fixups(spec->cpu_features,
97                           PTRRELOC(&__start___ftr_fixup),
98                           PTRRELOC(&__stop___ftr_fixup));
99
100         do_lwsync_fixups(spec->cpu_features,
101                          PTRRELOC(&__start___lwsync_fixup),
102                          PTRRELOC(&__stop___lwsync_fixup));
103
104         return KERNELBASE + offset;
105 }
106
107
108 /*
109  * Find out what kind of machine we're on and save any data we need
110  * from the early boot process (devtree is copied on pmac by prom_init()).
111  * This is called very early on the boot process, after a minimal
112  * MMU environment has been set up but before MMU_init is called.
113  */
114 notrace void __init machine_init(unsigned long dt_ptr, unsigned long phys)
115 {
116         /* Enable early debugging if any specified (see udbg.h) */
117         udbg_early_init();
118
119         /* Do some early initialization based on the flat device tree */
120         early_init_devtree(__va(dt_ptr));
121
122         probe_machine();
123
124 #ifdef CONFIG_6xx
125         if (cpu_has_feature(CPU_FTR_CAN_DOZE) ||
126             cpu_has_feature(CPU_FTR_CAN_NAP))
127                 ppc_md.power_save = ppc6xx_idle;
128 #endif
129
130 #ifdef CONFIG_E500
131         if (cpu_has_feature(CPU_FTR_CAN_DOZE) ||
132             cpu_has_feature(CPU_FTR_CAN_NAP))
133                 ppc_md.power_save = e500_idle;
134 #endif
135         if (ppc_md.progress)
136                 ppc_md.progress("id mach(): done", 0x200);
137 }
138
139 #ifdef CONFIG_BOOKE_WDT
140 /* Checks wdt=x and wdt_period=xx command-line option */
141 notrace int __init early_parse_wdt(char *p)
142 {
143         if (p && strncmp(p, "0", 1) != 0)
144                booke_wdt_enabled = 1;
145
146         return 0;
147 }
148 early_param("wdt", early_parse_wdt);
149
150 int __init early_parse_wdt_period (char *p)
151 {
152         if (p)
153                 booke_wdt_period = simple_strtoul(p, NULL, 0);
154
155         return 0;
156 }
157 early_param("wdt_period", early_parse_wdt_period);
158 #endif  /* CONFIG_BOOKE_WDT */
159
160 /* Checks "l2cr=xxxx" command-line option */
161 int __init ppc_setup_l2cr(char *str)
162 {
163         if (cpu_has_feature(CPU_FTR_L2CR)) {
164                 unsigned long val = simple_strtoul(str, NULL, 0);
165                 printk(KERN_INFO "l2cr set to %lx\n", val);
166                 _set_L2CR(0);           /* force invalidate by disable cache */
167                 _set_L2CR(val);         /* and enable it */
168         }
169         return 1;
170 }
171 __setup("l2cr=", ppc_setup_l2cr);
172
173 /* Checks "l3cr=xxxx" command-line option */
174 int __init ppc_setup_l3cr(char *str)
175 {
176         if (cpu_has_feature(CPU_FTR_L3CR)) {
177                 unsigned long val = simple_strtoul(str, NULL, 0);
178                 printk(KERN_INFO "l3cr set to %lx\n", val);
179                 _set_L3CR(val);         /* and enable it */
180         }
181         return 1;
182 }
183 __setup("l3cr=", ppc_setup_l3cr);
184
185 #ifdef CONFIG_GENERIC_NVRAM
186
187 /* Generic nvram hooks used by drivers/char/gen_nvram.c */
188 unsigned char nvram_read_byte(int addr)
189 {
190         if (ppc_md.nvram_read_val)
191                 return ppc_md.nvram_read_val(addr);
192         return 0xff;
193 }
194 EXPORT_SYMBOL(nvram_read_byte);
195
196 void nvram_write_byte(unsigned char val, int addr)
197 {
198         if (ppc_md.nvram_write_val)
199                 ppc_md.nvram_write_val(addr, val);
200 }
201 EXPORT_SYMBOL(nvram_write_byte);
202
203 void nvram_sync(void)
204 {
205         if (ppc_md.nvram_sync)
206                 ppc_md.nvram_sync();
207 }
208 EXPORT_SYMBOL(nvram_sync);
209
210 #endif /* CONFIG_NVRAM */
211
212 static DEFINE_PER_CPU(struct cpu, cpu_devices);
213
214 int __init ppc_init(void)
215 {
216         int cpu;
217
218         /* clear the progress line */
219         if (ppc_md.progress)
220                 ppc_md.progress("             ", 0xffff);
221
222         /* register CPU devices */
223         for_each_possible_cpu(cpu) {
224                 struct cpu *c = &per_cpu(cpu_devices, cpu);
225                 c->hotpluggable = 1;
226                 register_cpu(c, cpu);
227         }
228
229         /* call platform init */
230         if (ppc_md.init != NULL) {
231                 ppc_md.init();
232         }
233         return 0;
234 }
235
236 arch_initcall(ppc_init);
237
238 #ifdef CONFIG_IRQSTACKS
239 static void __init irqstack_early_init(void)
240 {
241         unsigned int i;
242
243         /* interrupt stacks must be in lowmem, we get that for free on ppc32
244          * as the lmb is limited to lowmem by LMB_REAL_LIMIT */
245         for_each_possible_cpu(i) {
246                 softirq_ctx[i] = (struct thread_info *)
247                         __va(lmb_alloc(THREAD_SIZE, THREAD_SIZE));
248                 hardirq_ctx[i] = (struct thread_info *)
249                         __va(lmb_alloc(THREAD_SIZE, THREAD_SIZE));
250         }
251 }
252 #else
253 #define irqstack_early_init()
254 #endif
255
256 #if defined(CONFIG_BOOKE) || defined(CONFIG_40x)
257 static void __init exc_lvl_early_init(void)
258 {
259         unsigned int i;
260
261         /* interrupt stacks must be in lowmem, we get that for free on ppc32
262          * as the lmb is limited to lowmem by LMB_REAL_LIMIT */
263         for_each_possible_cpu(i) {
264                 critirq_ctx[i] = (struct thread_info *)
265                         __va(lmb_alloc(THREAD_SIZE, THREAD_SIZE));
266 #ifdef CONFIG_BOOKE
267                 dbgirq_ctx[i] = (struct thread_info *)
268                         __va(lmb_alloc(THREAD_SIZE, THREAD_SIZE));
269                 mcheckirq_ctx[i] = (struct thread_info *)
270                         __va(lmb_alloc(THREAD_SIZE, THREAD_SIZE));
271 #endif
272         }
273 }
274 #else
275 #define exc_lvl_early_init()
276 #endif
277
278 /* Warning, IO base is not yet inited */
279 void __init setup_arch(char **cmdline_p)
280 {
281         *cmdline_p = cmd_line;
282
283         /* so udelay does something sensible, assume <= 1000 bogomips */
284         loops_per_jiffy = 500000000 / HZ;
285
286         unflatten_device_tree();
287         check_for_initrd();
288
289         if (ppc_md.init_early)
290                 ppc_md.init_early();
291
292         find_legacy_serial_ports();
293
294         smp_setup_cpu_maps();
295
296         /* Register early console */
297         register_early_udbg_console();
298
299         xmon_setup();
300
301         /*
302          * Set cache line size based on type of cpu as a default.
303          * Systems with OF can look in the properties on the cpu node(s)
304          * for a possibly more accurate value.
305          */
306         dcache_bsize = cur_cpu_spec->dcache_bsize;
307         icache_bsize = cur_cpu_spec->icache_bsize;
308         ucache_bsize = 0;
309         if (cpu_has_feature(CPU_FTR_UNIFIED_ID_CACHE))
310                 ucache_bsize = icache_bsize = dcache_bsize;
311
312         /* reboot on panic */
313         panic_timeout = 180;
314
315         if (ppc_md.panic)
316                 setup_panic();
317
318         init_mm.start_code = (unsigned long)_stext;
319         init_mm.end_code = (unsigned long) _etext;
320         init_mm.end_data = (unsigned long) _edata;
321         init_mm.brk = klimit;
322
323         exc_lvl_early_init();
324
325         irqstack_early_init();
326
327         /* set up the bootmem stuff with available memory */
328         do_init_bootmem();
329         if ( ppc_md.progress ) ppc_md.progress("setup_arch: bootmem", 0x3eab);
330
331 #ifdef CONFIG_DUMMY_CONSOLE
332         conswitchp = &dummy_con;
333 #endif
334
335         if (ppc_md.setup_arch)
336                 ppc_md.setup_arch();
337         if ( ppc_md.progress ) ppc_md.progress("arch: exit", 0x3eab);
338
339         paging_init();
340 }