2  * arch/v850/kernel/rte_ma1_cb.c -- Midas labs RTE-V850E/MA1-CB board
 
   4  *  Copyright (C) 2001,02,03  NEC Electronics Corporation
 
   5  *  Copyright (C) 2001,02,03  Miles Bader <miles@gnu.org>
 
   7  * This file is subject to the terms and conditions of the GNU General
 
   8  * Public License.  See the file COPYING in the main directory of this
 
   9  * archive for more details.
 
  11  * Written by Miles Bader <miles@gnu.org>
 
  14 #include <linux/config.h>
 
  15 #include <linux/kernel.h>
 
  16 #include <linux/init.h>
 
  17 #include <linux/bootmem.h>
 
  19 #include <asm/atomic.h>
 
  22 #include <asm/rte_ma1_cb.h>
 
  23 #include <asm/v850e_timer_c.h>
 
  28 /* SRAM and SDRAM are almost contiguous (with a small hole in between;
 
  29    see mach_reserve_bootmem for details), so just use both as one big area.  */
 
  30 #define RAM_START       SRAM_ADDR
 
  31 #define RAM_END         (SDRAM_ADDR + SDRAM_SIZE)
 
  34 void __init mach_early_init (void)
 
  39 void __init mach_get_physical_ram (unsigned long *ram_start,
 
  40                                    unsigned long *ram_len)
 
  42         *ram_start = RAM_START;
 
  43         *ram_len = RAM_END - RAM_START;
 
  46 void __init mach_reserve_bootmem ()
 
  48 #ifdef CONFIG_RTE_CB_MULTI
 
  49         /* Prevent the kernel from touching the monitor's scratch RAM.  */
 
  50         reserve_bootmem (MON_SCRATCH_ADDR, MON_SCRATCH_SIZE);
 
  53         /* The space between SRAM and SDRAM is filled with duplicate
 
  54            images of SRAM.  Prevent the kernel from using them.  */
 
  55         reserve_bootmem (SRAM_ADDR + SRAM_SIZE,
 
  56                          SDRAM_ADDR - (SRAM_ADDR + SRAM_SIZE));
 
  59 void mach_gettimeofday (struct timespec *tv)
 
  65 /* Called before configuring an on-chip UART.  */
 
  66 void rte_ma1_cb_uart_pre_configure (unsigned chan,
 
  67                                     unsigned cflags, unsigned baud)
 
  69         /* The RTE-MA1-CB connects some general-purpose I/O pins on the
 
  70            CPU to the RTS/CTS lines of UART 0's serial connection.
 
  71            I/O pins P42 and P43 are RTS and CTS respectively.  */
 
  73                 /* Put P42 & P43 in I/O port mode.  */
 
  75                 /* Make P42 an output, and P43 an input.  */
 
  76                 MA_PORT4_PM = (MA_PORT4_PM & ~0xC) | 0x8;
 
  79         /* Do pre-configuration for the actual UART.  */
 
  80         ma_uart_pre_configure (chan, cflags, baud);
 
  83 void __init mach_init_irqs (void)
 
  87         /* Initialize interrupts.  */
 
  91         /* Use falling-edge-sensitivity for interrupts .  */
 
  92         V850E_TIMER_C_SESC (0) &= ~0xC;
 
  93         V850E_TIMER_C_SESC (1) &= ~0xF;
 
  95         /* INTP000-INTP011 are shared with `Timer C', so we have to set
 
  96            up Timer C to pass them through as raw interrupts.  */
 
  97         for (tc = 0; tc < 2; tc++)
 
  98                 /* Turn on the timer.  */
 
  99                 V850E_TIMER_C_TMCC0 (tc) |= V850E_TIMER_C_TMCC0_CAE;
 
 101         /* Make sure the relevant port0/port1 pins are assigned
 
 102            interrupt duty.  We used INTP001-INTP011 (don't screw with
 
 103            INTP000 because the monitor uses it).  */
 
 104         MA_PORT0_PMC |= 0x4;    /* P02 (INTP001) in IRQ mode.  */
 
 105         MA_PORT1_PMC |= 0x6;    /* P11 (INTP010) & P12 (INTP011) in IRQ mode.*/