2  * drivers/net/gianfar_mii.c
 
   4  * Gianfar Ethernet Driver -- MIIM bus implementation
 
   5  * Provides Bus interface for MIIM regs
 
   8  * Maintainer: Kumar Gala
 
  10  * Copyright (c) 2002-2004 Freescale Semiconductor, Inc.
 
  12  * This program is free software; you can redistribute  it and/or modify it
 
  13  * under  the terms of  the GNU General  Public License as published by the
 
  14  * Free Software Foundation;  either version 2 of the  License, or (at your
 
  15  * option) any later version.
 
  19 #include <linux/kernel.h>
 
  20 #include <linux/string.h>
 
  21 #include <linux/errno.h>
 
  22 #include <linux/unistd.h>
 
  23 #include <linux/slab.h>
 
  24 #include <linux/interrupt.h>
 
  25 #include <linux/init.h>
 
  26 #include <linux/delay.h>
 
  27 #include <linux/netdevice.h>
 
  28 #include <linux/etherdevice.h>
 
  29 #include <linux/skbuff.h>
 
  30 #include <linux/spinlock.h>
 
  32 #include <linux/module.h>
 
  33 #include <linux/platform_device.h>
 
  34 #include <linux/crc32.h>
 
  35 #include <linux/mii.h>
 
  36 #include <linux/phy.h>
 
  38 #include <linux/of_platform.h>
 
  42 #include <asm/uaccess.h>
 
  45 #include "gianfar_mii.h"
 
  48  * Write value to the PHY at mii_id at register regnum,
 
  49  * on the bus attached to the local interface, which may be different from the
 
  50  * generic mdio bus (tied to a single interface), waiting until the write is
 
  51  * done before returning. This is helpful in programming interfaces like
 
  52  * the TBI which control interfaces like onchip SERDES and are always tied to
 
  53  * the local mdio pins, which may not be the same as system mdio bus, used for
 
  54  * controlling the external PHYs, for example.
 
  56 int gfar_local_mdio_write(struct gfar_mii __iomem *regs, int mii_id,
 
  57                           int regnum, u16 value)
 
  59         /* Set the PHY address and the register address we want to write */
 
  60         gfar_write(®s->miimadd, (mii_id << 8) | regnum);
 
  62         /* Write out the value we want */
 
  63         gfar_write(®s->miimcon, value);
 
  65         /* Wait for the transaction to finish */
 
  66         while (gfar_read(®s->miimind) & MIIMIND_BUSY)
 
  73  * Read the bus for PHY at addr mii_id, register regnum, and
 
  74  * return the value.  Clears miimcom first.  All PHY operation
 
  75  * done on the bus attached to the local interface,
 
  76  * which may be different from the generic mdio bus
 
  77  * This is helpful in programming interfaces like
 
  78  * the TBI which, inturn, control interfaces like onchip SERDES
 
  79  * and are always tied to the local mdio pins, which may not be the
 
  80  * same as system mdio bus, used for controlling the external PHYs, for eg.
 
  82 int gfar_local_mdio_read(struct gfar_mii __iomem *regs, int mii_id, int regnum)
 
  86         /* Set the PHY address and the register address we want to read */
 
  87         gfar_write(®s->miimadd, (mii_id << 8) | regnum);
 
  89         /* Clear miimcom, and then initiate a read */
 
  90         gfar_write(®s->miimcom, 0);
 
  91         gfar_write(®s->miimcom, MII_READ_COMMAND);
 
  93         /* Wait for the transaction to finish */
 
  94         while (gfar_read(®s->miimind) & (MIIMIND_NOTVALID | MIIMIND_BUSY))
 
  97         /* Grab the value of the register from miimstat */
 
  98         value = gfar_read(®s->miimstat);
 
 103 /* Write value to the PHY at mii_id at register regnum,
 
 104  * on the bus, waiting until the write is done before returning.
 
 105  * All PHY configuration is done through the TSEC1 MIIM regs */
 
 106 int gfar_mdio_write(struct mii_bus *bus, int mii_id, int regnum, u16 value)
 
 108         struct gfar_mii __iomem *regs = (void __iomem *)bus->priv;
 
 110         /* Write to the local MII regs */
 
 111         return(gfar_local_mdio_write(regs, mii_id, regnum, value));
 
 114 /* Read the bus for PHY at addr mii_id, register regnum, and
 
 115  * return the value.  Clears miimcom first.  All PHY
 
 116  * configuration has to be done through the TSEC1 MIIM regs */
 
 117 int gfar_mdio_read(struct mii_bus *bus, int mii_id, int regnum)
 
 119         struct gfar_mii __iomem *regs = (void __iomem *)bus->priv;
 
 121         /* Read the local MII regs */
 
 122         return(gfar_local_mdio_read(regs, mii_id, regnum));
 
 125 /* Reset the MIIM registers, and wait for the bus to free */
 
 126 static int gfar_mdio_reset(struct mii_bus *bus)
 
 128         struct gfar_mii __iomem *regs = (void __iomem *)bus->priv;
 
 129         unsigned int timeout = PHY_INIT_TIMEOUT;
 
 131         mutex_lock(&bus->mdio_lock);
 
 133         /* Reset the management interface */
 
 134         gfar_write(®s->miimcfg, MIIMCFG_RESET);
 
 136         /* Setup the MII Mgmt clock speed */
 
 137         gfar_write(®s->miimcfg, MIIMCFG_INIT_VALUE);
 
 139         /* Wait until the bus is free */
 
 140         while ((gfar_read(®s->miimind) & MIIMIND_BUSY) &&
 
 144         mutex_unlock(&bus->mdio_lock);
 
 147                 printk(KERN_ERR "%s: The MII Bus is stuck!\n",
 
 155 /* Allocate an array which provides irq #s for each PHY on the given bus */
 
 156 static int *create_irq_map(struct device_node *np)
 
 160         struct device_node *child = NULL;
 
 162         irqs = kcalloc(PHY_MAX_ADDR, sizeof(int), GFP_KERNEL);
 
 167         for (i = 0; i < PHY_MAX_ADDR; i++)
 
 170         while ((child = of_get_next_child(np, child)) != NULL) {
 
 171                 int irq = irq_of_parse_and_map(child, 0);
 
 177                 id = of_get_property(child, "reg", NULL);
 
 182                 if (*id < PHY_MAX_ADDR && *id >= 0)
 
 185                         printk(KERN_WARNING "%s: "
 
 186                                         "%d is not a valid PHY address\n",
 
 194 void gfar_mdio_bus_name(char *name, struct device_node *np)
 
 198         reg = of_get_property(np, "reg", NULL);
 
 200         snprintf(name, MII_BUS_ID_SIZE, "%s@%x", np->name, reg ? *reg : 0);
 
 203 /* Scan the bus in reverse, looking for an empty spot */
 
 204 static int gfar_mdio_find_free(struct mii_bus *new_bus)
 
 208         for (i = PHY_MAX_ADDR; i > 0; i--) {
 
 211                 if (get_phy_id(new_bus, i, &phy_id))
 
 214                 if (phy_id == 0xffffffff)
 
 221 static int gfar_mdio_probe(struct of_device *ofdev,
 
 222                 const struct of_device_id *match)
 
 224         struct gfar_mii __iomem *regs;
 
 225         struct gfar __iomem *enet_regs;
 
 226         struct mii_bus *new_bus;
 
 229         struct device_node *np = ofdev->node;
 
 230         struct device_node *tbi;
 
 233         new_bus = mdiobus_alloc();
 
 237         new_bus->name = "Gianfar MII Bus",
 
 238         new_bus->read = &gfar_mdio_read,
 
 239         new_bus->write = &gfar_mdio_write,
 
 240         new_bus->reset = &gfar_mdio_reset,
 
 241         gfar_mdio_bus_name(new_bus->id, np);
 
 243         /* Set the PHY base address */
 
 244         addr = of_translate_address(np, of_get_address(np, 0, &size, NULL));
 
 245         regs = ioremap(addr, size);
 
 252         new_bus->priv = (void __force *)regs;
 
 254         new_bus->irq = create_irq_map(np);
 
 256         if (new_bus->irq == NULL) {
 
 261         new_bus->parent = &ofdev->dev;
 
 262         dev_set_drvdata(&ofdev->dev, new_bus);
 
 265          * This is mildly evil, but so is our hardware for doing this.
 
 266          * Also, we have to cast back to struct gfar_mii because of
 
 267          * definition weirdness done in gianfar.h.
 
 269         enet_regs = (struct gfar __iomem *)
 
 270                 ((char *)regs - offsetof(struct gfar, gfar_mii_regs));
 
 272         for_each_child_of_node(np, tbi) {
 
 273                 if (!strncmp(tbi->type, "tbi-phy", 8))
 
 278                 const u32 *prop = of_get_property(tbi, "reg", NULL);
 
 285                 gfar_write(&enet_regs->tbipa, 0);
 
 287                 tbiaddr = gfar_mdio_find_free(new_bus);
 
 291          * We define TBIPA at 0 to be illegal, opting to fail for boards that
 
 292          * have PHYs at 1-31, rather than change tbipa and rescan.
 
 300         gfar_write(&enet_regs->tbipa, tbiaddr);
 
 303          * The TBIPHY-only buses will find PHYs at every address,
 
 304          * so we mask them all but the TBI
 
 306         if (!of_device_is_compatible(np, "fsl,gianfar-mdio"))
 
 307                 new_bus->phy_mask = ~(1 << tbiaddr);
 
 309         err = mdiobus_register(new_bus);
 
 312                 printk (KERN_ERR "%s: Cannot register as MDIO bus\n",
 
 324         mdiobus_free(new_bus);
 
 330 static int gfar_mdio_remove(struct of_device *ofdev)
 
 332         struct mii_bus *bus = dev_get_drvdata(&ofdev->dev);
 
 334         mdiobus_unregister(bus);
 
 336         dev_set_drvdata(&ofdev->dev, NULL);
 
 338         iounmap((void __iomem *)bus->priv);
 
 346 static struct of_device_id gfar_mdio_match[] =
 
 349                 .compatible = "fsl,gianfar-mdio",
 
 352                 .compatible = "fsl,gianfar-tbi",
 
 356                 .compatible = "gianfar",
 
 361 static struct of_platform_driver gianfar_mdio_driver = {
 
 362         .name = "fsl-gianfar_mdio",
 
 363         .match_table = gfar_mdio_match,
 
 365         .probe = gfar_mdio_probe,
 
 366         .remove = gfar_mdio_remove,
 
 369 int __init gfar_mdio_init(void)
 
 371         return of_register_platform_driver(&gianfar_mdio_driver);
 
 374 void gfar_mdio_exit(void)
 
 376         of_unregister_platform_driver(&gianfar_mdio_driver);