Merge git://git.kernel.org/pub/scm/linux/kernel/git/bart/ide-2.6
[linux-2.6] / arch / arm / plat-mxc / include / mach / dma-mx1-mx2.h
1 /*
2  *  linux/arch/arm/plat-mxc/include/mach/dma-mx1-mx2.h
3  *
4  *  i.MX DMA registration and IRQ dispatching
5  *
6  * Copyright 2006 Pavel Pisa <pisa@cmp.felk.cvut.cz>
7  * Copyright 2008 Juergen Beisert, <kernel@pengutronix.de>
8  * Copyright 2008 Sascha Hauer, <s.hauer@pengutronix.de>
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License
12  * as published by the Free Software Foundation; either version 2
13  * of the License, or (at your option) any later version.
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston,
22  * MA 02110-1301, USA.
23  */
24
25 #include <asm/dma.h>
26
27 #ifndef __ASM_ARCH_MXC_DMA_H
28 #define __ASM_ARCH_MXC_DMA_H
29
30 #define IMX_DMA_CHANNELS  16
31
32 #define DMA_BASE IO_ADDRESS(DMA_BASE_ADDR)
33
34 #define IMX_DMA_MEMSIZE_32      (0 << 4)
35 #define IMX_DMA_MEMSIZE_8       (1 << 4)
36 #define IMX_DMA_MEMSIZE_16      (2 << 4)
37 #define IMX_DMA_TYPE_LINEAR     (0 << 10)
38 #define IMX_DMA_TYPE_2D         (1 << 10)
39 #define IMX_DMA_TYPE_FIFO       (2 << 10)
40
41 #define IMX_DMA_ERR_BURST     (1 << 0)
42 #define IMX_DMA_ERR_REQUEST   (1 << 1)
43 #define IMX_DMA_ERR_TRANSFER  (1 << 2)
44 #define IMX_DMA_ERR_BUFFER    (1 << 3)
45 #define IMX_DMA_ERR_TIMEOUT   (1 << 4)
46
47 int
48 imx_dma_config_channel(int channel, unsigned int config_port,
49         unsigned int config_mem, unsigned int dmareq, int hw_chaining);
50
51 void
52 imx_dma_config_burstlen(int channel, unsigned int burstlen);
53
54 int
55 imx_dma_setup_single(int channel, dma_addr_t dma_address,
56                 unsigned int dma_length, unsigned int dev_addr,
57                 dmamode_t dmamode);
58
59 int
60 imx_dma_setup_sg(int channel, struct scatterlist *sg,
61                 unsigned int sgcount, unsigned int dma_length,
62                 unsigned int dev_addr, dmamode_t dmamode);
63
64 int
65 imx_dma_setup_handlers(int channel,
66                 void (*irq_handler) (int, void *),
67                 void (*err_handler) (int, void *, int), void *data);
68
69 int
70 imx_dma_setup_progression_handler(int channel,
71                 void (*prog_handler) (int, void*, struct scatterlist*));
72
73 void imx_dma_enable(int channel);
74
75 void imx_dma_disable(int channel);
76
77 int imx_dma_request(int channel, const char *name);
78
79 void imx_dma_free(int channel);
80
81 enum imx_dma_prio {
82         DMA_PRIO_HIGH = 0,
83         DMA_PRIO_MEDIUM = 1,
84         DMA_PRIO_LOW = 2
85 };
86
87 int imx_dma_request_by_prio(const char *name, enum imx_dma_prio prio);
88
89 #endif  /* _ASM_ARCH_MXC_DMA_H */