x64, x2apic/intr-remap: add x2apic support, including enabling interrupt-remapping
[linux-2.6] / include / asm-x86 / apic.h
1 #ifndef _ASM_X86_APIC_H
2 #define _ASM_X86_APIC_H
3
4 #include <linux/pm.h>
5 #include <linux/delay.h>
6 #include <asm/fixmap.h>
7 #include <asm/apicdef.h>
8 #include <asm/processor.h>
9 #include <asm/system.h>
10 #include <asm/cpufeature.h>
11 #include <asm/msr.h>
12
13 #define ARCH_APICTIMER_STOPS_ON_C3      1
14
15 #define Dprintk(x...)
16
17 /*
18  * Debugging macros
19  */
20 #define APIC_QUIET   0
21 #define APIC_VERBOSE 1
22 #define APIC_DEBUG   2
23
24 /*
25  * Define the default level of output to be very little
26  * This can be turned up by using apic=verbose for more
27  * information and apic=debug for _lots_ of information.
28  * apic_verbosity is defined in apic.c
29  */
30 #define apic_printk(v, s, a...) do {       \
31                 if ((v) <= apic_verbosity) \
32                         printk(s, ##a);    \
33         } while (0)
34
35
36 extern void generic_apic_probe(void);
37
38 #ifdef CONFIG_X86_LOCAL_APIC
39
40 extern int apic_verbosity;
41 extern int local_apic_timer_c2_ok;
42
43 extern int ioapic_force;
44
45 extern int disable_apic;
46 /*
47  * Basic functions accessing APICs.
48  */
49 #ifdef CONFIG_PARAVIRT
50 #include <asm/paravirt.h>
51 #else
52 #ifndef CONFIG_X86_64
53 #define apic_write native_apic_mem_write
54 #define apic_write_atomic native_apic_mem_write_atomic
55 #define apic_read native_apic_mem_read
56 #endif
57 #define setup_boot_clock setup_boot_APIC_clock
58 #define setup_secondary_clock setup_secondary_APIC_clock
59 #endif
60
61 extern int is_vsmp_box(void);
62
63 static inline void native_apic_mem_write(u32 reg, u32 v)
64 {
65         *((volatile u32 *)(APIC_BASE + reg)) = v;
66 }
67
68 static inline void native_apic_mem_write_atomic(u32 reg, u32 v)
69 {
70         (void)xchg((u32 *)(APIC_BASE + reg), v);
71 }
72
73 static inline u32 native_apic_mem_read(u32 reg)
74 {
75         return *((volatile u32 *)(APIC_BASE + reg));
76 }
77
78 static inline void native_apic_msr_write(u32 reg, u32 v)
79 {
80         if (reg == APIC_DFR || reg == APIC_ID || reg == APIC_LDR ||
81             reg == APIC_LVR)
82                 return;
83
84         wrmsr(APIC_BASE_MSR + (reg >> 4), v, 0);
85 }
86
87 static inline u32 native_apic_msr_read(u32 reg)
88 {
89         u32 low, high;
90
91         if (reg == APIC_DFR)
92                 return -1;
93
94         rdmsr(APIC_BASE_MSR + (reg >> 4), low, high);
95         return low;
96 }
97
98 #ifdef CONFIG_X86_32
99 extern void apic_wait_icr_idle(void);
100 extern u32 safe_apic_wait_icr_idle(void);
101 extern void apic_icr_write(u32 low, u32 id);
102 #else
103 extern int x2apic, x2apic_preenabled;
104 extern void check_x2apic(void);
105 extern void enable_x2apic(void);
106 extern void enable_IR_x2apic(void);
107 extern void x2apic_icr_write(u32 low, u32 id);
108
109 struct apic_ops {
110         u32 (*read)(u32 reg);
111         void (*write)(u32 reg, u32 v);
112         void (*write_atomic)(u32 reg, u32 v);
113         u64 (*icr_read)(void);
114         void (*icr_write)(u32 low, u32 high);
115         void (*wait_icr_idle)(void);
116         u32 (*safe_wait_icr_idle)(void);
117 };
118
119 extern struct apic_ops *apic_ops;
120
121 #define apic_read (apic_ops->read)
122 #define apic_write (apic_ops->write)
123 #define apic_write_atomic (apic_ops->write_atomic)
124 #define apic_icr_read (apic_ops->icr_read)
125 #define apic_icr_write (apic_ops->icr_write)
126 #define apic_wait_icr_idle (apic_ops->wait_icr_idle)
127 #define safe_apic_wait_icr_idle (apic_ops->safe_wait_icr_idle)
128 #endif
129
130 extern int get_physical_broadcast(void);
131
132 #ifdef CONFIG_X86_GOOD_APIC
133 # define FORCE_READ_AROUND_WRITE 0
134 # define apic_read_around(x)
135 # define apic_write_around(x, y) apic_write((x), (y))
136 #else
137 # define FORCE_READ_AROUND_WRITE 1
138 # define apic_read_around(x) apic_read(x)
139 # define apic_write_around(x, y) apic_write_atomic((x), (y))
140 #endif
141
142 #ifdef CONFIG_X86_64
143 static inline void ack_x2APIC_irq(void)
144 {
145         /* Docs say use 0 for future compatibility */
146         native_apic_msr_write(APIC_EOI, 0);
147 }
148 #endif
149
150
151 static inline void ack_APIC_irq(void)
152 {
153         /*
154          * ack_APIC_irq() actually gets compiled as a single instruction:
155          * - a single rmw on Pentium/82489DX
156          * - a single write on P6+ cores (CONFIG_X86_GOOD_APIC)
157          * ... yummie.
158          */
159
160         /* Docs say use 0 for future compatibility */
161 #ifdef CONFIG_X86_32
162         apic_write_around(APIC_EOI, 0);
163 #else
164         native_apic_mem_write(APIC_EOI, 0);
165 #endif
166 }
167
168 extern int lapic_get_maxlvt(void);
169 extern void clear_local_APIC(void);
170 extern void connect_bsp_APIC(void);
171 extern void disconnect_bsp_APIC(int virt_wire_setup);
172 extern void disable_local_APIC(void);
173 extern void lapic_shutdown(void);
174 extern int verify_local_APIC(void);
175 extern void cache_APIC_registers(void);
176 extern void sync_Arb_IDs(void);
177 extern void init_bsp_APIC(void);
178 extern void setup_local_APIC(void);
179 extern void end_local_APIC_setup(void);
180 extern void init_apic_mappings(void);
181 extern void setup_boot_APIC_clock(void);
182 extern void setup_secondary_APIC_clock(void);
183 extern int APIC_init_uniprocessor(void);
184 extern void enable_NMI_through_LVT0(void);
185
186 /*
187  * On 32bit this is mach-xxx local
188  */
189 #ifdef CONFIG_X86_64
190 extern void early_init_lapic_mapping(void);
191 extern int apic_is_clustered_box(void);
192 #else
193 static inline int apic_is_clustered_box(void)
194 {
195         return 0;
196 }
197 #endif
198
199 extern u8 setup_APIC_eilvt_mce(u8 vector, u8 msg_type, u8 mask);
200 extern u8 setup_APIC_eilvt_ibs(u8 vector, u8 msg_type, u8 mask);
201
202
203 #else /* !CONFIG_X86_LOCAL_APIC */
204 static inline void lapic_shutdown(void) { }
205 #define local_apic_timer_c2_ok          1
206 static inline void init_apic_mappings(void) { }
207
208 #endif /* !CONFIG_X86_LOCAL_APIC */
209
210 #endif /* __ASM_APIC_H */