2  * Copyright (C) 2003 - 2006 NetXen, Inc.
 
   5  * This program is free software; you can redistribute it and/or
 
   6  * modify it under the terms of the GNU General Public License
 
   7  * as published by the Free Software Foundation; either version 2
 
   8  * of the License, or (at your option) any later version.
 
  10  * This program is distributed in the hope that it will be useful, but
 
  11  * WITHOUT ANY WARRANTY; without even the implied warranty of
 
  12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
 
  13  * GNU General Public License for more details.
 
  15  * You should have received a copy of the GNU General Public License
 
  16  * along with this program; if not, write to the Free Software
 
  17  * Foundation, Inc., 59 Temple Place - Suite 330, Boston,
 
  20  * The full GNU General Public License is included in this distribution
 
  21  * in the file called LICENSE.
 
  23  * Contact Information:
 
  26  * 3965 Freedom Circle, Fourth floor,
 
  27  * Santa Clara, CA 95054
 
  30 #ifndef __NETXEN_NIC_HDR_H_
 
  31 #define __NETXEN_NIC_HDR_H_
 
  33 #include <linux/module.h>
 
  34 #include <linux/kernel.h>
 
  35 #include <linux/version.h>
 
  37 #include <linux/spinlock.h>
 
  39 #include <linux/init.h>
 
  40 #include <linux/errno.h>
 
  41 #include <linux/pci.h>
 
  42 #include <linux/types.h>
 
  43 #include <asm/uaccess.h>
 
  44 #include <asm/string.h>         /* for memset */
 
  47  * The basic unit of access when reading/writing control registers.
 
  50 typedef __le32 netxen_crbword_t;        /* single word in CRB space */
 
  53         NETXEN_HW_H0_CH_HUB_ADR = 0x05,
 
  54         NETXEN_HW_H1_CH_HUB_ADR = 0x0E,
 
  55         NETXEN_HW_H2_CH_HUB_ADR = 0x03,
 
  56         NETXEN_HW_H3_CH_HUB_ADR = 0x01,
 
  57         NETXEN_HW_H4_CH_HUB_ADR = 0x06,
 
  58         NETXEN_HW_H5_CH_HUB_ADR = 0x07,
 
  59         NETXEN_HW_H6_CH_HUB_ADR = 0x08
 
  64         NETXEN_HW_MN_CRB_AGT_ADR = 0x15,
 
  65         NETXEN_HW_MS_CRB_AGT_ADR = 0x25
 
  70         NETXEN_HW_PS_CRB_AGT_ADR = 0x73,
 
  71         NETXEN_HW_SS_CRB_AGT_ADR = 0x20,
 
  72         NETXEN_HW_RPMX3_CRB_AGT_ADR = 0x0b,
 
  73         NETXEN_HW_QMS_CRB_AGT_ADR = 0x00,
 
  74         NETXEN_HW_SQGS0_CRB_AGT_ADR = 0x01,
 
  75         NETXEN_HW_SQGS1_CRB_AGT_ADR = 0x02,
 
  76         NETXEN_HW_SQGS2_CRB_AGT_ADR = 0x03,
 
  77         NETXEN_HW_SQGS3_CRB_AGT_ADR = 0x04,
 
  78         NETXEN_HW_C2C0_CRB_AGT_ADR = 0x58,
 
  79         NETXEN_HW_C2C1_CRB_AGT_ADR = 0x59,
 
  80         NETXEN_HW_C2C2_CRB_AGT_ADR = 0x5a,
 
  81         NETXEN_HW_RPMX2_CRB_AGT_ADR = 0x0a,
 
  82         NETXEN_HW_RPMX4_CRB_AGT_ADR = 0x0c,
 
  83         NETXEN_HW_RPMX7_CRB_AGT_ADR = 0x0f,
 
  84         NETXEN_HW_RPMX9_CRB_AGT_ADR = 0x12,
 
  85         NETXEN_HW_SMB_CRB_AGT_ADR = 0x18
 
  90         NETXEN_HW_NIU_CRB_AGT_ADR = 0x31,
 
  91         NETXEN_HW_I2C0_CRB_AGT_ADR = 0x19,
 
  92         NETXEN_HW_I2C1_CRB_AGT_ADR = 0x29,
 
  94         NETXEN_HW_SN_CRB_AGT_ADR = 0x10,
 
  95         NETXEN_HW_I2Q_CRB_AGT_ADR = 0x20,
 
  96         NETXEN_HW_LPC_CRB_AGT_ADR = 0x22,
 
  97         NETXEN_HW_ROMUSB_CRB_AGT_ADR = 0x21,
 
  98         NETXEN_HW_QM_CRB_AGT_ADR = 0x66,
 
  99         NETXEN_HW_SQG0_CRB_AGT_ADR = 0x60,
 
 100         NETXEN_HW_SQG1_CRB_AGT_ADR = 0x61,
 
 101         NETXEN_HW_SQG2_CRB_AGT_ADR = 0x62,
 
 102         NETXEN_HW_SQG3_CRB_AGT_ADR = 0x63,
 
 103         NETXEN_HW_RPMX1_CRB_AGT_ADR = 0x09,
 
 104         NETXEN_HW_RPMX5_CRB_AGT_ADR = 0x0d,
 
 105         NETXEN_HW_RPMX6_CRB_AGT_ADR = 0x0e,
 
 106         NETXEN_HW_RPMX8_CRB_AGT_ADR = 0x11
 
 111         NETXEN_HW_PH_CRB_AGT_ADR = 0x1A,
 
 112         NETXEN_HW_SRE_CRB_AGT_ADR = 0x50,
 
 113         NETXEN_HW_EG_CRB_AGT_ADR = 0x51,
 
 114         NETXEN_HW_RPMX0_CRB_AGT_ADR = 0x08
 
 119         NETXEN_HW_PEGN0_CRB_AGT_ADR = 0x40,
 
 120         NETXEN_HW_PEGN1_CRB_AGT_ADR,
 
 121         NETXEN_HW_PEGN2_CRB_AGT_ADR,
 
 122         NETXEN_HW_PEGN3_CRB_AGT_ADR,
 
 123         NETXEN_HW_PEGNI_CRB_AGT_ADR,
 
 124         NETXEN_HW_PEGND_CRB_AGT_ADR,
 
 125         NETXEN_HW_PEGNC_CRB_AGT_ADR,
 
 126         NETXEN_HW_PEGR0_CRB_AGT_ADR,
 
 127         NETXEN_HW_PEGR1_CRB_AGT_ADR,
 
 128         NETXEN_HW_PEGR2_CRB_AGT_ADR,
 
 129         NETXEN_HW_PEGR3_CRB_AGT_ADR,
 
 130         NETXEN_HW_PEGN4_CRB_AGT_ADR
 
 135         NETXEN_HW_PEGS0_CRB_AGT_ADR = 0x40,
 
 136         NETXEN_HW_PEGS1_CRB_AGT_ADR,
 
 137         NETXEN_HW_PEGS2_CRB_AGT_ADR,
 
 138         NETXEN_HW_PEGS3_CRB_AGT_ADR,
 
 139         NETXEN_HW_PEGSI_CRB_AGT_ADR,
 
 140         NETXEN_HW_PEGSD_CRB_AGT_ADR,
 
 141         NETXEN_HW_PEGSC_CRB_AGT_ADR
 
 146         NETXEN_HW_CAS0_CRB_AGT_ADR = 0x46,
 
 147         NETXEN_HW_CAS1_CRB_AGT_ADR = 0x47,
 
 148         NETXEN_HW_CAS2_CRB_AGT_ADR = 0x48,
 
 149         NETXEN_HW_CAS3_CRB_AGT_ADR = 0x49,
 
 150         NETXEN_HW_NCM_CRB_AGT_ADR = 0x16,
 
 151         NETXEN_HW_TMR_CRB_AGT_ADR = 0x17,
 
 152         NETXEN_HW_XDMA_CRB_AGT_ADR = 0x05,
 
 153         NETXEN_HW_OCM0_CRB_AGT_ADR = 0x06,
 
 154         NETXEN_HW_OCM1_CRB_AGT_ADR = 0x07
 
 157 /*  Floaters - non existent modules */
 
 158 #define NETXEN_HW_EFC_RPMX0_CRB_AGT_ADR 0x67
 
 160 /*  This field defines PCI/X adr [25:20] of agents on the CRB */
 
 162         NETXEN_HW_PX_MAP_CRB_PH = 0,
 
 163         NETXEN_HW_PX_MAP_CRB_PS,
 
 164         NETXEN_HW_PX_MAP_CRB_MN,
 
 165         NETXEN_HW_PX_MAP_CRB_MS,
 
 166         NETXEN_HW_PX_MAP_CRB_PGR1,
 
 167         NETXEN_HW_PX_MAP_CRB_SRE,
 
 168         NETXEN_HW_PX_MAP_CRB_NIU,
 
 169         NETXEN_HW_PX_MAP_CRB_QMN,
 
 170         NETXEN_HW_PX_MAP_CRB_SQN0,
 
 171         NETXEN_HW_PX_MAP_CRB_SQN1,
 
 172         NETXEN_HW_PX_MAP_CRB_SQN2,
 
 173         NETXEN_HW_PX_MAP_CRB_SQN3,
 
 174         NETXEN_HW_PX_MAP_CRB_QMS,
 
 175         NETXEN_HW_PX_MAP_CRB_SQS0,
 
 176         NETXEN_HW_PX_MAP_CRB_SQS1,
 
 177         NETXEN_HW_PX_MAP_CRB_SQS2,
 
 178         NETXEN_HW_PX_MAP_CRB_SQS3,
 
 179         NETXEN_HW_PX_MAP_CRB_PGN0,
 
 180         NETXEN_HW_PX_MAP_CRB_PGN1,
 
 181         NETXEN_HW_PX_MAP_CRB_PGN2,
 
 182         NETXEN_HW_PX_MAP_CRB_PGN3,
 
 183         NETXEN_HW_PX_MAP_CRB_PGND,
 
 184         NETXEN_HW_PX_MAP_CRB_PGNI,
 
 185         NETXEN_HW_PX_MAP_CRB_PGS0,
 
 186         NETXEN_HW_PX_MAP_CRB_PGS1,
 
 187         NETXEN_HW_PX_MAP_CRB_PGS2,
 
 188         NETXEN_HW_PX_MAP_CRB_PGS3,
 
 189         NETXEN_HW_PX_MAP_CRB_PGSD,
 
 190         NETXEN_HW_PX_MAP_CRB_PGSI,
 
 191         NETXEN_HW_PX_MAP_CRB_SN,
 
 192         NETXEN_HW_PX_MAP_CRB_PGR2,
 
 193         NETXEN_HW_PX_MAP_CRB_EG,
 
 194         NETXEN_HW_PX_MAP_CRB_PH2,
 
 195         NETXEN_HW_PX_MAP_CRB_PS2,
 
 196         NETXEN_HW_PX_MAP_CRB_CAM,
 
 197         NETXEN_HW_PX_MAP_CRB_CAS0,
 
 198         NETXEN_HW_PX_MAP_CRB_CAS1,
 
 199         NETXEN_HW_PX_MAP_CRB_CAS2,
 
 200         NETXEN_HW_PX_MAP_CRB_C2C0,
 
 201         NETXEN_HW_PX_MAP_CRB_C2C1,
 
 202         NETXEN_HW_PX_MAP_CRB_TIMR,
 
 203         NETXEN_HW_PX_MAP_CRB_PGR3,
 
 204         NETXEN_HW_PX_MAP_CRB_RPMX1,
 
 205         NETXEN_HW_PX_MAP_CRB_RPMX2,
 
 206         NETXEN_HW_PX_MAP_CRB_RPMX3,
 
 207         NETXEN_HW_PX_MAP_CRB_RPMX4,
 
 208         NETXEN_HW_PX_MAP_CRB_RPMX5,
 
 209         NETXEN_HW_PX_MAP_CRB_RPMX6,
 
 210         NETXEN_HW_PX_MAP_CRB_RPMX7,
 
 211         NETXEN_HW_PX_MAP_CRB_XDMA,
 
 212         NETXEN_HW_PX_MAP_CRB_I2Q,
 
 213         NETXEN_HW_PX_MAP_CRB_ROMUSB,
 
 214         NETXEN_HW_PX_MAP_CRB_CAS3,
 
 215         NETXEN_HW_PX_MAP_CRB_RPMX0,
 
 216         NETXEN_HW_PX_MAP_CRB_RPMX8,
 
 217         NETXEN_HW_PX_MAP_CRB_RPMX9,
 
 218         NETXEN_HW_PX_MAP_CRB_OCM0,
 
 219         NETXEN_HW_PX_MAP_CRB_OCM1,
 
 220         NETXEN_HW_PX_MAP_CRB_SMB,
 
 221         NETXEN_HW_PX_MAP_CRB_I2C0,
 
 222         NETXEN_HW_PX_MAP_CRB_I2C1,
 
 223         NETXEN_HW_PX_MAP_CRB_LPC,
 
 224         NETXEN_HW_PX_MAP_CRB_PGNC,
 
 225         NETXEN_HW_PX_MAP_CRB_PGR0
 
 228 /*  This field defines CRB adr [31:20] of the agents */
 
 230 #define NETXEN_HW_CRB_HUB_AGT_ADR_MN    \
 
 231         ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_MN_CRB_AGT_ADR)
 
 232 #define NETXEN_HW_CRB_HUB_AGT_ADR_PH    \
 
 233         ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_PH_CRB_AGT_ADR)
 
 234 #define NETXEN_HW_CRB_HUB_AGT_ADR_MS    \
 
 235         ((NETXEN_HW_H0_CH_HUB_ADR << 7) | NETXEN_HW_MS_CRB_AGT_ADR)
 
 237 #define NETXEN_HW_CRB_HUB_AGT_ADR_PS    \
 
 238         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_PS_CRB_AGT_ADR)
 
 239 #define NETXEN_HW_CRB_HUB_AGT_ADR_SS    \
 
 240         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SS_CRB_AGT_ADR)
 
 241 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX3 \
 
 242         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX3_CRB_AGT_ADR)
 
 243 #define NETXEN_HW_CRB_HUB_AGT_ADR_QMS   \
 
 244         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_QMS_CRB_AGT_ADR)
 
 245 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS0  \
 
 246         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS0_CRB_AGT_ADR)
 
 247 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS1  \
 
 248         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS1_CRB_AGT_ADR)
 
 249 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS2  \
 
 250         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS2_CRB_AGT_ADR)
 
 251 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQS3  \
 
 252         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SQGS3_CRB_AGT_ADR)
 
 253 #define NETXEN_HW_CRB_HUB_AGT_ADR_C2C0  \
 
 254         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_C2C0_CRB_AGT_ADR)
 
 255 #define NETXEN_HW_CRB_HUB_AGT_ADR_C2C1  \
 
 256         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_C2C1_CRB_AGT_ADR)
 
 257 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX2 \
 
 258         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX2_CRB_AGT_ADR)
 
 259 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX4 \
 
 260         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX4_CRB_AGT_ADR)
 
 261 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX7 \
 
 262         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX7_CRB_AGT_ADR)
 
 263 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX9 \
 
 264         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_RPMX9_CRB_AGT_ADR)
 
 265 #define NETXEN_HW_CRB_HUB_AGT_ADR_SMB   \
 
 266         ((NETXEN_HW_H1_CH_HUB_ADR << 7) | NETXEN_HW_SMB_CRB_AGT_ADR)
 
 268 #define NETXEN_HW_CRB_HUB_AGT_ADR_NIU   \
 
 269         ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_NIU_CRB_AGT_ADR)
 
 270 #define NETXEN_HW_CRB_HUB_AGT_ADR_I2C0  \
 
 271         ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_I2C0_CRB_AGT_ADR)
 
 272 #define NETXEN_HW_CRB_HUB_AGT_ADR_I2C1  \
 
 273         ((NETXEN_HW_H2_CH_HUB_ADR << 7) | NETXEN_HW_I2C1_CRB_AGT_ADR)
 
 275 #define NETXEN_HW_CRB_HUB_AGT_ADR_SRE   \
 
 276         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SRE_CRB_AGT_ADR)
 
 277 #define NETXEN_HW_CRB_HUB_AGT_ADR_EG    \
 
 278         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_EG_CRB_AGT_ADR)
 
 279 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX0 \
 
 280         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX0_CRB_AGT_ADR)
 
 281 #define NETXEN_HW_CRB_HUB_AGT_ADR_QMN   \
 
 282         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_QM_CRB_AGT_ADR)
 
 283 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN0  \
 
 284         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG0_CRB_AGT_ADR)
 
 285 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN1  \
 
 286         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG1_CRB_AGT_ADR)
 
 287 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN2  \
 
 288         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG2_CRB_AGT_ADR)
 
 289 #define NETXEN_HW_CRB_HUB_AGT_ADR_SQN3  \
 
 290         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_SQG3_CRB_AGT_ADR)
 
 291 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX1 \
 
 292         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX1_CRB_AGT_ADR)
 
 293 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX5 \
 
 294         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX5_CRB_AGT_ADR)
 
 295 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX6 \
 
 296         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX6_CRB_AGT_ADR)
 
 297 #define NETXEN_HW_CRB_HUB_AGT_ADR_RPMX8 \
 
 298         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_RPMX8_CRB_AGT_ADR)
 
 299 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS0  \
 
 300         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS0_CRB_AGT_ADR)
 
 301 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS1  \
 
 302         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS1_CRB_AGT_ADR)
 
 303 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS2  \
 
 304         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS2_CRB_AGT_ADR)
 
 305 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAS3  \
 
 306         ((NETXEN_HW_H3_CH_HUB_ADR << 7) | NETXEN_HW_CAS3_CRB_AGT_ADR)
 
 308 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGNI  \
 
 309         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGNI_CRB_AGT_ADR)
 
 310 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGND  \
 
 311         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGND_CRB_AGT_ADR)
 
 312 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN0  \
 
 313         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN0_CRB_AGT_ADR)
 
 314 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN1  \
 
 315         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN1_CRB_AGT_ADR)
 
 316 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN2  \
 
 317         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN2_CRB_AGT_ADR)
 
 318 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN3  \
 
 319         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN3_CRB_AGT_ADR)
 
 320 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGN4  \
 
 321         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGN4_CRB_AGT_ADR)
 
 322 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGNC  \
 
 323         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGNC_CRB_AGT_ADR)
 
 324 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR0  \
 
 325         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR0_CRB_AGT_ADR)
 
 326 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR1  \
 
 327         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR1_CRB_AGT_ADR)
 
 328 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR2  \
 
 329         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR2_CRB_AGT_ADR)
 
 330 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGR3  \
 
 331         ((NETXEN_HW_H4_CH_HUB_ADR << 7) | NETXEN_HW_PEGR3_CRB_AGT_ADR)
 
 333 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGSI  \
 
 334         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSI_CRB_AGT_ADR)
 
 335 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGSD  \
 
 336         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSD_CRB_AGT_ADR)
 
 337 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS0  \
 
 338         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS0_CRB_AGT_ADR)
 
 339 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS1  \
 
 340         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS1_CRB_AGT_ADR)
 
 341 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS2  \
 
 342         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS2_CRB_AGT_ADR)
 
 343 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGS3  \
 
 344         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGS3_CRB_AGT_ADR)
 
 345 #define NETXEN_HW_CRB_HUB_AGT_ADR_PGSC  \
 
 346         ((NETXEN_HW_H5_CH_HUB_ADR << 7) | NETXEN_HW_PEGSC_CRB_AGT_ADR)
 
 348 #define NETXEN_HW_CRB_HUB_AGT_ADR_CAM   \
 
 349         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_NCM_CRB_AGT_ADR)
 
 350 #define NETXEN_HW_CRB_HUB_AGT_ADR_TIMR  \
 
 351         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_TMR_CRB_AGT_ADR)
 
 352 #define NETXEN_HW_CRB_HUB_AGT_ADR_XDMA  \
 
 353         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_XDMA_CRB_AGT_ADR)
 
 354 #define NETXEN_HW_CRB_HUB_AGT_ADR_SN    \
 
 355         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_SN_CRB_AGT_ADR)
 
 356 #define NETXEN_HW_CRB_HUB_AGT_ADR_I2Q   \
 
 357         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_I2Q_CRB_AGT_ADR)
 
 358 #define NETXEN_HW_CRB_HUB_AGT_ADR_ROMUSB        \
 
 359         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_ROMUSB_CRB_AGT_ADR)
 
 360 #define NETXEN_HW_CRB_HUB_AGT_ADR_OCM0  \
 
 361         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_OCM0_CRB_AGT_ADR)
 
 362 #define NETXEN_HW_CRB_HUB_AGT_ADR_OCM1  \
 
 363         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_OCM1_CRB_AGT_ADR)
 
 364 #define NETXEN_HW_CRB_HUB_AGT_ADR_LPC   \
 
 365         ((NETXEN_HW_H6_CH_HUB_ADR << 7) | NETXEN_HW_LPC_CRB_AGT_ADR)
 
 368  * MAX_RCV_CTX : The number of receive contexts that are available on
 
 371 #define MAX_RCV_CTX                     1
 
 373 #define NETXEN_SRE_INT_STATUS           (NETXEN_CRB_SRE + 0x00034)
 
 374 #define NETXEN_SRE_PBI_ACTIVE_STATUS    (NETXEN_CRB_SRE + 0x01014)
 
 375 #define NETXEN_SRE_L1RE_CTL             (NETXEN_CRB_SRE + 0x03000)
 
 376 #define NETXEN_SRE_L2RE_CTL             (NETXEN_CRB_SRE + 0x05000)
 
 377 #define NETXEN_SRE_BUF_CTL              (NETXEN_CRB_SRE + 0x01000)
 
 379 #define NETXEN_DMA_BASE(U)      (NETXEN_CRB_PCIX_MD + 0x20000 + ((U)<<16))
 
 380 #define NETXEN_DMA_COMMAND(U)   (NETXEN_DMA_BASE(U) + 0x00008)
 
 382 #define NETXEN_I2Q_CLR_PCI_HI   (NETXEN_CRB_I2Q + 0x00034)
 
 384 #define PEG_NETWORK_BASE(N)     (NETXEN_CRB_PEG_NET_0 + (((N)&3) << 20))
 
 385 #define CRB_REG_EX_PC           0x3c
 
 387 #define ROMUSB_GLB      (NETXEN_CRB_ROMUSB + 0x00000)
 
 388 #define ROMUSB_ROM      (NETXEN_CRB_ROMUSB + 0x10000)
 
 390 #define NETXEN_ROMUSB_GLB_STATUS        (ROMUSB_GLB + 0x0004)
 
 391 #define NETXEN_ROMUSB_GLB_SW_RESET      (ROMUSB_GLB + 0x0008)
 
 392 #define NETXEN_ROMUSB_GLB_PAD_GPIO_I    (ROMUSB_GLB + 0x000c)
 
 393 #define NETXEN_ROMUSB_GLB_CAS_RST       (ROMUSB_GLB + 0x0038)
 
 394 #define NETXEN_ROMUSB_GLB_TEST_MUX_SEL  (ROMUSB_GLB + 0x0044)
 
 395 #define NETXEN_ROMUSB_GLB_PEGTUNE_DONE  (ROMUSB_GLB + 0x005c)
 
 396 #define NETXEN_ROMUSB_GLB_CHIP_CLK_CTRL (ROMUSB_GLB + 0x00A8)
 
 398 #define NETXEN_ROMUSB_GPIO(n)           (ROMUSB_GLB + 0x60 + (4 * (n)))
 
 400 #define NETXEN_ROMUSB_ROM_INSTR_OPCODE  (ROMUSB_ROM + 0x0004)
 
 401 #define NETXEN_ROMUSB_ROM_ADDRESS       (ROMUSB_ROM + 0x0008)
 
 402 #define NETXEN_ROMUSB_ROM_WDATA         (ROMUSB_ROM + 0x000c)
 
 403 #define NETXEN_ROMUSB_ROM_ABYTE_CNT     (ROMUSB_ROM + 0x0010)
 
 404 #define NETXEN_ROMUSB_ROM_DUMMY_BYTE_CNT (ROMUSB_ROM + 0x0014)
 
 405 #define NETXEN_ROMUSB_ROM_RDATA         (ROMUSB_ROM + 0x0018)
 
 407 /* Lock IDs for ROM lock */
 
 408 #define ROM_LOCK_DRIVER 0x0d417340
 
 410 /******************************************************************************
 
 412 *    Definitions specific to M25P flash
 
 414 *******************************************************************************
 
 417 #define M25P_INSTR_WREN         0x06
 
 418 #define M25P_INSTR_WRDI         0x04
 
 419 #define M25P_INSTR_RDID         0x9f
 
 420 #define M25P_INSTR_RDSR         0x05
 
 421 #define M25P_INSTR_WRSR         0x01
 
 422 #define M25P_INSTR_READ         0x03
 
 423 #define M25P_INSTR_FAST_READ    0x0b
 
 424 #define M25P_INSTR_PP           0x02
 
 425 #define M25P_INSTR_SE           0xd8
 
 426 #define M25P_INSTR_BE           0xc7
 
 427 #define M25P_INSTR_DP           0xb9
 
 428 #define M25P_INSTR_RES          0xab
 
 430 /* all are 1MB windows */
 
 432 #define NETXEN_PCI_CRB_WINDOWSIZE       0x00100000
 
 433 #define NETXEN_PCI_CRB_WINDOW(A)        \
 
 434         (NETXEN_PCI_CRBSPACE + (A)*NETXEN_PCI_CRB_WINDOWSIZE)
 
 436 #define NETXEN_CRB_NIU          NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_NIU)
 
 437 #define NETXEN_CRB_SRE          NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SRE)
 
 438 #define NETXEN_CRB_ROMUSB       \
 
 439         NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_ROMUSB)
 
 440 #define NETXEN_CRB_I2Q          NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_I2Q)
 
 441 #define NETXEN_CRB_SMB          NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SMB)
 
 442 #define NETXEN_CRB_MAX          NETXEN_PCI_CRB_WINDOW(64)
 
 444 #define NETXEN_CRB_PCIX_HOST    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PH)
 
 445 #define NETXEN_CRB_PCIX_HOST2   NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PH2)
 
 446 #define NETXEN_CRB_PEG_NET_0    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN0)
 
 447 #define NETXEN_CRB_PEG_NET_1    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN1)
 
 448 #define NETXEN_CRB_PEG_NET_2    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN2)
 
 449 #define NETXEN_CRB_PEG_NET_3    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGN3)
 
 450 #define NETXEN_CRB_PEG_NET_D    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGND)
 
 451 #define NETXEN_CRB_PEG_NET_I    NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PGNI)
 
 452 #define NETXEN_CRB_DDR_NET      NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_MN)
 
 453 #define NETXEN_CRB_QDR_NET      NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_SN)
 
 455 #define NETXEN_CRB_PCIX_MD      NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_PS)
 
 456 #define NETXEN_CRB_PCIE         NETXEN_CRB_PCIX_MD
 
 458 #define ISR_INT_VECTOR          (NETXEN_PCIX_PS_REG(PCIX_INT_VECTOR))
 
 459 #define ISR_INT_MASK            (NETXEN_PCIX_PS_REG(PCIX_INT_MASK))
 
 460 #define ISR_INT_MASK_SLOW       (NETXEN_PCIX_PS_REG(PCIX_INT_MASK))
 
 461 #define ISR_INT_TARGET_STATUS   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS))
 
 462 #define ISR_INT_TARGET_MASK     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK))
 
 463 #define ISR_INT_TARGET_STATUS_F1   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F1))
 
 464 #define ISR_INT_TARGET_MASK_F1     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F1))
 
 465 #define ISR_INT_TARGET_STATUS_F2   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F2))
 
 466 #define ISR_INT_TARGET_MASK_F2     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F2))
 
 467 #define ISR_INT_TARGET_STATUS_F3   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F3))
 
 468 #define ISR_INT_TARGET_MASK_F3     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F3))
 
 469 #define ISR_INT_TARGET_STATUS_F4   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F4))
 
 470 #define ISR_INT_TARGET_MASK_F4     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F4))
 
 471 #define ISR_INT_TARGET_STATUS_F5   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F5))
 
 472 #define ISR_INT_TARGET_MASK_F5     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F5))
 
 473 #define ISR_INT_TARGET_STATUS_F6   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F6))
 
 474 #define ISR_INT_TARGET_MASK_F6     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F6))
 
 475 #define ISR_INT_TARGET_STATUS_F7   (NETXEN_PCIX_PS_REG(PCIX_TARGET_STATUS_F7))
 
 476 #define ISR_INT_TARGET_MASK_F7     (NETXEN_PCIX_PS_REG(PCIX_TARGET_MASK_F7))
 
 478 #define NETXEN_PCI_MAPSIZE      128
 
 479 #define NETXEN_PCI_DDR_NET      (0x00000000UL)
 
 480 #define NETXEN_PCI_QDR_NET      (0x04000000UL)
 
 481 #define NETXEN_PCI_DIRECT_CRB   (0x04400000UL)
 
 482 #define NETXEN_PCI_CAMQM        (0x04800000UL)
 
 483 #define NETXEN_PCI_CAMQM_MAX    (0x04ffffffUL)
 
 484 #define NETXEN_PCI_OCM0         (0x05000000UL)
 
 485 #define NETXEN_PCI_OCM0_MAX     (0x050fffffUL)
 
 486 #define NETXEN_PCI_OCM1         (0x05100000UL)
 
 487 #define NETXEN_PCI_OCM1_MAX     (0x051fffffUL)
 
 488 #define NETXEN_PCI_CRBSPACE     (0x06000000UL)
 
 489 #define NETXEN_PCI_128MB_SIZE   (0x08000000UL)
 
 490 #define NETXEN_PCI_32MB_SIZE    (0x02000000UL)
 
 491 #define NETXEN_PCI_2MB_SIZE     (0x00200000UL)
 
 493 #define NETXEN_PCI_MN_2M        (0)
 
 494 #define NETXEN_PCI_MS_2M        (0x80000)
 
 495 #define NETXEN_PCI_OCM0_2M      (0x000c0000UL)
 
 496 #define NETXEN_PCI_CAMQM_2M_BASE        (0x000ff800UL)
 
 497 #define NETXEN_PCI_CAMQM_2M_END         (0x04800800UL)
 
 499 #define NETXEN_CRB_CAM  NETXEN_PCI_CRB_WINDOW(NETXEN_HW_PX_MAP_CRB_CAM)
 
 501 #define NETXEN_ADDR_DDR_NET     (0x0000000000000000ULL)
 
 502 #define NETXEN_ADDR_DDR_NET_MAX (0x000000000fffffffULL)
 
 503 #define NETXEN_ADDR_OCM0        (0x0000000200000000ULL)
 
 504 #define NETXEN_ADDR_OCM0_MAX    (0x00000002000fffffULL)
 
 505 #define NETXEN_ADDR_OCM1        (0x0000000200400000ULL)
 
 506 #define NETXEN_ADDR_OCM1_MAX    (0x00000002004fffffULL)
 
 507 #define NETXEN_ADDR_QDR_NET     (0x0000000300000000ULL)
 
 508 #define NETXEN_ADDR_QDR_NET_MAX_P2 (0x00000003003fffffULL)
 
 509 #define NETXEN_ADDR_QDR_NET_MAX_P3 (0x0000000303ffffffULL)
 
 512  *   Register offsets for MN
 
 514 #define NETXEN_MIU_CONTROL      (0x000)
 
 515 #define NETXEN_MIU_MN_CONTROL   (NETXEN_CRB_DDR_NET+NETXEN_MIU_CONTROL)
 
 517         /* 200ms delay in each loop */
 
 518 #define NETXEN_NIU_PHY_WAITLEN          200000
 
 519         /* 10 seconds before we give up */
 
 520 #define NETXEN_NIU_PHY_WAITMAX          50
 
 521 #define NETXEN_NIU_MAX_GBE_PORTS        4
 
 522 #define NETXEN_NIU_MAX_XG_PORTS         2
 
 524 #define NETXEN_NIU_MODE                 (NETXEN_CRB_NIU + 0x00000)
 
 526 #define NETXEN_NIU_XG_SINGLE_TERM       (NETXEN_CRB_NIU + 0x00004)
 
 527 #define NETXEN_NIU_XG_DRIVE_HI          (NETXEN_CRB_NIU + 0x00008)
 
 528 #define NETXEN_NIU_XG_DRIVE_LO          (NETXEN_CRB_NIU + 0x0000c)
 
 529 #define NETXEN_NIU_XG_DTX               (NETXEN_CRB_NIU + 0x00010)
 
 530 #define NETXEN_NIU_XG_DEQ               (NETXEN_CRB_NIU + 0x00014)
 
 531 #define NETXEN_NIU_XG_WORD_ALIGN        (NETXEN_CRB_NIU + 0x00018)
 
 532 #define NETXEN_NIU_XG_RESET             (NETXEN_CRB_NIU + 0x0001c)
 
 533 #define NETXEN_NIU_XG_POWER_DOWN        (NETXEN_CRB_NIU + 0x00020)
 
 534 #define NETXEN_NIU_XG_RESET_PLL         (NETXEN_CRB_NIU + 0x00024)
 
 535 #define NETXEN_NIU_XG_SERDES_LOOPBACK   (NETXEN_CRB_NIU + 0x00028)
 
 536 #define NETXEN_NIU_XG_DO_BYTE_ALIGN     (NETXEN_CRB_NIU + 0x0002c)
 
 537 #define NETXEN_NIU_XG_TX_ENABLE         (NETXEN_CRB_NIU + 0x00030)
 
 538 #define NETXEN_NIU_XG_RX_ENABLE         (NETXEN_CRB_NIU + 0x00034)
 
 539 #define NETXEN_NIU_XG_STATUS            (NETXEN_CRB_NIU + 0x00038)
 
 540 #define NETXEN_NIU_XG_PAUSE_THRESHOLD   (NETXEN_CRB_NIU + 0x0003c)
 
 541 #define NETXEN_NIU_INT_MASK             (NETXEN_CRB_NIU + 0x00040)
 
 542 #define NETXEN_NIU_ACTIVE_INT           (NETXEN_CRB_NIU + 0x00044)
 
 543 #define NETXEN_NIU_MASKABLE_INT         (NETXEN_CRB_NIU + 0x00048)
 
 545 #define NETXEN_NIU_STRAP_VALUE_SAVE_HIGHER      (NETXEN_CRB_NIU + 0x0004c)
 
 547 #define NETXEN_NIU_GB_SERDES_RESET      (NETXEN_CRB_NIU + 0x00050)
 
 548 #define NETXEN_NIU_GB0_GMII_MODE        (NETXEN_CRB_NIU + 0x00054)
 
 549 #define NETXEN_NIU_GB0_MII_MODE         (NETXEN_CRB_NIU + 0x00058)
 
 550 #define NETXEN_NIU_GB1_GMII_MODE        (NETXEN_CRB_NIU + 0x0005c)
 
 551 #define NETXEN_NIU_GB1_MII_MODE         (NETXEN_CRB_NIU + 0x00060)
 
 552 #define NETXEN_NIU_GB2_GMII_MODE        (NETXEN_CRB_NIU + 0x00064)
 
 553 #define NETXEN_NIU_GB2_MII_MODE         (NETXEN_CRB_NIU + 0x00068)
 
 554 #define NETXEN_NIU_GB3_GMII_MODE        (NETXEN_CRB_NIU + 0x0006c)
 
 555 #define NETXEN_NIU_GB3_MII_MODE         (NETXEN_CRB_NIU + 0x00070)
 
 556 #define NETXEN_NIU_REMOTE_LOOPBACK      (NETXEN_CRB_NIU + 0x00074)
 
 557 #define NETXEN_NIU_GB0_HALF_DUPLEX      (NETXEN_CRB_NIU + 0x00078)
 
 558 #define NETXEN_NIU_GB1_HALF_DUPLEX      (NETXEN_CRB_NIU + 0x0007c)
 
 559 #define NETXEN_NIU_RESET_SYS_FIFOS      (NETXEN_CRB_NIU + 0x00088)
 
 560 #define NETXEN_NIU_GB_CRC_DROP          (NETXEN_CRB_NIU + 0x0008c)
 
 561 #define NETXEN_NIU_GB_DROP_WRONGADDR    (NETXEN_CRB_NIU + 0x00090)
 
 562 #define NETXEN_NIU_TEST_MUX_CTL         (NETXEN_CRB_NIU + 0x00094)
 
 563 #define NETXEN_NIU_XG_PAUSE_CTL         (NETXEN_CRB_NIU + 0x00098)
 
 564 #define NETXEN_NIU_XG_PAUSE_LEVEL       (NETXEN_CRB_NIU + 0x000dc)
 
 565 #define NETXEN_NIU_XG_SEL               (NETXEN_CRB_NIU + 0x00128)
 
 566 #define NETXEN_NIU_GB_PAUSE_CTL         (NETXEN_CRB_NIU + 0x0030c)
 
 568 #define NETXEN_NIU_FULL_LEVEL_XG        (NETXEN_CRB_NIU + 0x00450)
 
 570 #define NETXEN_NIU_XG1_RESET            (NETXEN_CRB_NIU + 0x0011c)
 
 571 #define NETXEN_NIU_XG1_POWER_DOWN       (NETXEN_CRB_NIU + 0x00120)
 
 572 #define NETXEN_NIU_XG1_RESET_PLL        (NETXEN_CRB_NIU + 0x00124)
 
 574 #define NETXEN_MAC_ADDR_CNTL_REG        (NETXEN_CRB_NIU + 0x1000)
 
 576 #define NETXEN_MULTICAST_ADDR_HI_0      (NETXEN_CRB_NIU + 0x1010)
 
 577 #define NETXEN_MULTICAST_ADDR_HI_1      (NETXEN_CRB_NIU + 0x1014)
 
 578 #define NETXEN_MULTICAST_ADDR_HI_2      (NETXEN_CRB_NIU + 0x1018)
 
 579 #define NETXEN_MULTICAST_ADDR_HI_3      (NETXEN_CRB_NIU + 0x101c)
 
 581 #define NETXEN_UNICAST_ADDR_BASE        (NETXEN_CRB_NIU + 0x1080)
 
 582 #define NETXEN_MULTICAST_ADDR_BASE      (NETXEN_CRB_NIU + 0x1100)
 
 584 #define NETXEN_NIU_GB_MAC_CONFIG_0(I)           \
 
 585         (NETXEN_CRB_NIU + 0x30000 + (I)*0x10000)
 
 586 #define NETXEN_NIU_GB_MAC_CONFIG_1(I)           \
 
 587         (NETXEN_CRB_NIU + 0x30004 + (I)*0x10000)
 
 588 #define NETXEN_NIU_GB_MAC_IPG_IFG(I)            \
 
 589         (NETXEN_CRB_NIU + 0x30008 + (I)*0x10000)
 
 590 #define NETXEN_NIU_GB_HALF_DUPLEX_CTRL(I)       \
 
 591         (NETXEN_CRB_NIU + 0x3000c + (I)*0x10000)
 
 592 #define NETXEN_NIU_GB_MAX_FRAME_SIZE(I)         \
 
 593         (NETXEN_CRB_NIU + 0x30010 + (I)*0x10000)
 
 594 #define NETXEN_NIU_GB_TEST_REG(I)               \
 
 595         (NETXEN_CRB_NIU + 0x3001c + (I)*0x10000)
 
 596 #define NETXEN_NIU_GB_MII_MGMT_CONFIG(I)        \
 
 597         (NETXEN_CRB_NIU + 0x30020 + (I)*0x10000)
 
 598 #define NETXEN_NIU_GB_MII_MGMT_COMMAND(I)       \
 
 599         (NETXEN_CRB_NIU + 0x30024 + (I)*0x10000)
 
 600 #define NETXEN_NIU_GB_MII_MGMT_ADDR(I)          \
 
 601         (NETXEN_CRB_NIU + 0x30028 + (I)*0x10000)
 
 602 #define NETXEN_NIU_GB_MII_MGMT_CTRL(I)          \
 
 603         (NETXEN_CRB_NIU + 0x3002c + (I)*0x10000)
 
 604 #define NETXEN_NIU_GB_MII_MGMT_STATUS(I)        \
 
 605         (NETXEN_CRB_NIU + 0x30030 + (I)*0x10000)
 
 606 #define NETXEN_NIU_GB_MII_MGMT_INDICATE(I)      \
 
 607         (NETXEN_CRB_NIU + 0x30034 + (I)*0x10000)
 
 608 #define NETXEN_NIU_GB_INTERFACE_CTRL(I)         \
 
 609         (NETXEN_CRB_NIU + 0x30038 + (I)*0x10000)
 
 610 #define NETXEN_NIU_GB_INTERFACE_STATUS(I)       \
 
 611         (NETXEN_CRB_NIU + 0x3003c + (I)*0x10000)
 
 612 #define NETXEN_NIU_GB_STATION_ADDR_0(I)         \
 
 613         (NETXEN_CRB_NIU + 0x30040 + (I)*0x10000)
 
 614 #define NETXEN_NIU_GB_STATION_ADDR_1(I)         \
 
 615         (NETXEN_CRB_NIU + 0x30044 + (I)*0x10000)
 
 617 #define NETXEN_NIU_XGE_CONFIG_0                 (NETXEN_CRB_NIU + 0x70000)
 
 618 #define NETXEN_NIU_XGE_CONFIG_1                 (NETXEN_CRB_NIU + 0x70004)
 
 619 #define NETXEN_NIU_XGE_IPG                      (NETXEN_CRB_NIU + 0x70008)
 
 620 #define NETXEN_NIU_XGE_STATION_ADDR_0_HI        (NETXEN_CRB_NIU + 0x7000c)
 
 621 #define NETXEN_NIU_XGE_STATION_ADDR_0_1         (NETXEN_CRB_NIU + 0x70010)
 
 622 #define NETXEN_NIU_XGE_STATION_ADDR_1_LO        (NETXEN_CRB_NIU + 0x70014)
 
 623 #define NETXEN_NIU_XGE_STATUS                   (NETXEN_CRB_NIU + 0x70018)
 
 624 #define NETXEN_NIU_XGE_MAX_FRAME_SIZE           (NETXEN_CRB_NIU + 0x7001c)
 
 625 #define NETXEN_NIU_XGE_PAUSE_FRAME_VALUE        (NETXEN_CRB_NIU + 0x70020)
 
 626 #define NETXEN_NIU_XGE_TX_BYTE_CNT              (NETXEN_CRB_NIU + 0x70024)
 
 627 #define NETXEN_NIU_XGE_TX_FRAME_CNT             (NETXEN_CRB_NIU + 0x70028)
 
 628 #define NETXEN_NIU_XGE_RX_BYTE_CNT              (NETXEN_CRB_NIU + 0x7002c)
 
 629 #define NETXEN_NIU_XGE_RX_FRAME_CNT             (NETXEN_CRB_NIU + 0x70030)
 
 630 #define NETXEN_NIU_XGE_AGGR_ERROR_CNT           (NETXEN_CRB_NIU + 0x70034)
 
 631 #define NETXEN_NIU_XGE_MULTICAST_FRAME_CNT      (NETXEN_CRB_NIU + 0x70038)
 
 632 #define NETXEN_NIU_XGE_UNICAST_FRAME_CNT        (NETXEN_CRB_NIU + 0x7003c)
 
 633 #define NETXEN_NIU_XGE_CRC_ERROR_CNT            (NETXEN_CRB_NIU + 0x70040)
 
 634 #define NETXEN_NIU_XGE_OVERSIZE_FRAME_ERR       (NETXEN_CRB_NIU + 0x70044)
 
 635 #define NETXEN_NIU_XGE_UNDERSIZE_FRAME_ERR      (NETXEN_CRB_NIU + 0x70048)
 
 636 #define NETXEN_NIU_XGE_LOCAL_ERROR_CNT          (NETXEN_CRB_NIU + 0x7004c)
 
 637 #define NETXEN_NIU_XGE_REMOTE_ERROR_CNT         (NETXEN_CRB_NIU + 0x70050)
 
 638 #define NETXEN_NIU_XGE_CONTROL_CHAR_CNT         (NETXEN_CRB_NIU + 0x70054)
 
 639 #define NETXEN_NIU_XGE_PAUSE_FRAME_CNT          (NETXEN_CRB_NIU + 0x70058)
 
 640 #define NETXEN_NIU_XG1_CONFIG_0                 (NETXEN_CRB_NIU + 0x80000)
 
 641 #define NETXEN_NIU_XG1_CONFIG_1                 (NETXEN_CRB_NIU + 0x80004)
 
 642 #define NETXEN_NIU_XG1_IPG                      (NETXEN_CRB_NIU + 0x80008)
 
 643 #define NETXEN_NIU_XG1_STATION_ADDR_0_HI        (NETXEN_CRB_NIU + 0x8000c)
 
 644 #define NETXEN_NIU_XG1_STATION_ADDR_0_1         (NETXEN_CRB_NIU + 0x80010)
 
 645 #define NETXEN_NIU_XG1_STATION_ADDR_1_LO        (NETXEN_CRB_NIU + 0x80014)
 
 646 #define NETXEN_NIU_XG1_STATUS                   (NETXEN_CRB_NIU + 0x80018)
 
 647 #define NETXEN_NIU_XG1_MAX_FRAME_SIZE           (NETXEN_CRB_NIU + 0x8001c)
 
 648 #define NETXEN_NIU_XG1_PAUSE_FRAME_VALUE        (NETXEN_CRB_NIU + 0x80020)
 
 649 #define NETXEN_NIU_XG1_TX_BYTE_CNT              (NETXEN_CRB_NIU + 0x80024)
 
 650 #define NETXEN_NIU_XG1_TX_FRAME_CNT             (NETXEN_CRB_NIU + 0x80028)
 
 651 #define NETXEN_NIU_XG1_RX_BYTE_CNT              (NETXEN_CRB_NIU + 0x8002c)
 
 652 #define NETXEN_NIU_XG1_RX_FRAME_CNT             (NETXEN_CRB_NIU + 0x80030)
 
 653 #define NETXEN_NIU_XG1_AGGR_ERROR_CNT           (NETXEN_CRB_NIU + 0x80034)
 
 654 #define NETXEN_NIU_XG1_MULTICAST_FRAME_CNT      (NETXEN_CRB_NIU + 0x80038)
 
 655 #define NETXEN_NIU_XG1_UNICAST_FRAME_CNT        (NETXEN_CRB_NIU + 0x8003c)
 
 656 #define NETXEN_NIU_XG1_CRC_ERROR_CNT            (NETXEN_CRB_NIU + 0x80040)
 
 657 #define NETXEN_NIU_XG1_OVERSIZE_FRAME_ERR       (NETXEN_CRB_NIU + 0x80044)
 
 658 #define NETXEN_NIU_XG1_UNDERSIZE_FRAME_ERR      (NETXEN_CRB_NIU + 0x80048)
 
 659 #define NETXEN_NIU_XG1_LOCAL_ERROR_CNT          (NETXEN_CRB_NIU + 0x8004c)
 
 660 #define NETXEN_NIU_XG1_REMOTE_ERROR_CNT         (NETXEN_CRB_NIU + 0x80050)
 
 661 #define NETXEN_NIU_XG1_CONTROL_CHAR_CNT         (NETXEN_CRB_NIU + 0x80054)
 
 662 #define NETXEN_NIU_XG1_PAUSE_FRAME_CNT          (NETXEN_CRB_NIU + 0x80058)
 
 665 #define NETXEN_NIU_AP_MAC_CONFIG_0(I)      (NETXEN_CRB_NIU+0xa0000+(I)*0x10000)
 
 666 #define NETXEN_NIU_AP_MAC_CONFIG_1(I)      (NETXEN_CRB_NIU+0xa0004+(I)*0x10000)
 
 667 #define NETXEN_NIU_AP_MAC_IPG_IFG(I)       (NETXEN_CRB_NIU+0xa0008+(I)*0x10000)
 
 668 #define NETXEN_NIU_AP_HALF_DUPLEX_CTRL(I)  (NETXEN_CRB_NIU+0xa000c+(I)*0x10000)
 
 669 #define NETXEN_NIU_AP_MAX_FRAME_SIZE(I)    (NETXEN_CRB_NIU+0xa0010+(I)*0x10000)
 
 670 #define NETXEN_NIU_AP_TEST_REG(I)          (NETXEN_CRB_NIU+0xa001c+(I)*0x10000)
 
 671 #define NETXEN_NIU_AP_MII_MGMT_CONFIG(I)   (NETXEN_CRB_NIU+0xa0020+(I)*0x10000)
 
 672 #define NETXEN_NIU_AP_MII_MGMT_COMMAND(I)  (NETXEN_CRB_NIU+0xa0024+(I)*0x10000)
 
 673 #define NETXEN_NIU_AP_MII_MGMT_ADDR(I)     (NETXEN_CRB_NIU+0xa0028+(I)*0x10000)
 
 674 #define NETXEN_NIU_AP_MII_MGMT_CTRL(I)     (NETXEN_CRB_NIU+0xa002c+(I)*0x10000)
 
 675 #define NETXEN_NIU_AP_MII_MGMT_STATUS(I)   (NETXEN_CRB_NIU+0xa0030+(I)*0x10000)
 
 676 #define NETXEN_NIU_AP_MII_MGMT_INDICATE(I) (NETXEN_CRB_NIU+0xa0034+(I)*0x10000)
 
 677 #define NETXEN_NIU_AP_INTERFACE_CTRL(I)    (NETXEN_CRB_NIU+0xa0038+(I)*0x10000)
 
 678 #define NETXEN_NIU_AP_INTERFACE_STATUS(I)  (NETXEN_CRB_NIU+0xa003c+(I)*0x10000)
 
 679 #define NETXEN_NIU_AP_STATION_ADDR_0(I)    (NETXEN_CRB_NIU+0xa0040+(I)*0x10000)
 
 680 #define NETXEN_NIU_AP_STATION_ADDR_1(I)    (NETXEN_CRB_NIU+0xa0044+(I)*0x10000)
 
 683  *   Register offsets for MN
 
 685 #define MIU_CONTROL            (0x000)
 
 686 #define MIU_TEST_AGT_CTRL      (0x090)
 
 687 #define MIU_TEST_AGT_ADDR_LO   (0x094)
 
 688 #define MIU_TEST_AGT_ADDR_HI   (0x098)
 
 689 #define MIU_TEST_AGT_WRDATA_LO (0x0a0)
 
 690 #define MIU_TEST_AGT_WRDATA_HI (0x0a4)
 
 691 #define MIU_TEST_AGT_WRDATA(i) (0x0a0+(4*(i)))
 
 692 #define MIU_TEST_AGT_RDDATA_LO (0x0a8)
 
 693 #define MIU_TEST_AGT_RDDATA_HI (0x0ac)
 
 694 #define MIU_TEST_AGT_RDDATA(i) (0x0a8+(4*(i)))
 
 695 #define MIU_TEST_AGT_ADDR_MASK 0xfffffff8
 
 696 #define MIU_TEST_AGT_UPPER_ADDR(off) (0)
 
 698 /* MIU_TEST_AGT_CTRL flags. work for SIU as well */
 
 699 #define MIU_TA_CTL_START        1
 
 700 #define MIU_TA_CTL_ENABLE       2
 
 701 #define MIU_TA_CTL_WRITE        4
 
 702 #define MIU_TA_CTL_BUSY         8
 
 704 #define SIU_TEST_AGT_CTRL      (0x060)
 
 705 #define SIU_TEST_AGT_ADDR_LO   (0x064)
 
 706 #define SIU_TEST_AGT_ADDR_HI   (0x078)
 
 707 #define SIU_TEST_AGT_WRDATA_LO (0x068)
 
 708 #define SIU_TEST_AGT_WRDATA_HI (0x06c)
 
 709 #define SIU_TEST_AGT_WRDATA(i) (0x068+(4*(i)))
 
 710 #define SIU_TEST_AGT_RDDATA_LO (0x070)
 
 711 #define SIU_TEST_AGT_RDDATA_HI (0x074)
 
 712 #define SIU_TEST_AGT_RDDATA(i) (0x070+(4*(i)))
 
 714 #define SIU_TEST_AGT_ADDR_MASK 0x3ffff8
 
 715 #define SIU_TEST_AGT_UPPER_ADDR(off) ((off)>>22)
 
 718 #define XG_LINK_UP      0x10
 
 719 #define XG_LINK_DOWN    0x20
 
 721 #define XG_LINK_UP_P3   0x01
 
 722 #define XG_LINK_DOWN_P3 0x02
 
 723 #define XG_LINK_STATE_P3_MASK 0xf
 
 724 #define XG_LINK_STATE_P3(pcifn,val) \
 
 725         (((val) >> ((pcifn) * 4)) & XG_LINK_STATE_P3_MASK)
 
 727 #define NETXEN_CAM_RAM_BASE     (NETXEN_CRB_CAM + 0x02000)
 
 728 #define NETXEN_CAM_RAM(reg)     (NETXEN_CAM_RAM_BASE + (reg))
 
 729 #define NETXEN_FW_VERSION_MAJOR (NETXEN_CAM_RAM(0x150))
 
 730 #define NETXEN_FW_VERSION_MINOR (NETXEN_CAM_RAM(0x154))
 
 731 #define NETXEN_FW_VERSION_SUB   (NETXEN_CAM_RAM(0x158))
 
 732 #define NETXEN_ROM_LOCK_ID      (NETXEN_CAM_RAM(0x100))
 
 733 #define NETXEN_CRB_WIN_LOCK_ID  (NETXEN_CAM_RAM(0x124))
 
 735 #define NETXEN_PHY_LOCK_ID      (NETXEN_CAM_RAM(0x120))
 
 737 /* Lock IDs for PHY lock */
 
 738 #define PHY_LOCK_DRIVER         0x44524956
 
 740 /* Used for PS PCI Memory access */
 
 741 #define PCIX_PS_OP_ADDR_LO      (0x10000)
 
 742 /*   via CRB  (PS side only)     */
 
 743 #define PCIX_PS_OP_ADDR_HI      (0x10004)
 
 745 #define PCIX_INT_VECTOR         (0x10100)
 
 746 #define PCIX_INT_MASK           (0x10104)
 
 748 #define PCIX_CRB_WINDOW         (0x10210)
 
 749 #define PCIX_CRB_WINDOW_F0      (0x10210)
 
 750 #define PCIX_CRB_WINDOW_F1      (0x10230)
 
 751 #define PCIX_CRB_WINDOW_F2      (0x10250)
 
 752 #define PCIX_CRB_WINDOW_F3      (0x10270)
 
 753 #define PCIX_CRB_WINDOW_F4      (0x102ac)
 
 754 #define PCIX_CRB_WINDOW_F5      (0x102bc)
 
 755 #define PCIX_CRB_WINDOW_F6      (0x102cc)
 
 756 #define PCIX_CRB_WINDOW_F7      (0x102dc)
 
 757 #define PCIE_CRB_WINDOW_REG(func)       (((func) < 4) ? \
 
 758                 (PCIX_CRB_WINDOW_F0 + (0x20 * (func))) :\
 
 759                 (PCIX_CRB_WINDOW_F4 + (0x10 * ((func)-4))))
 
 761 #define PCIX_MN_WINDOW          (0x10200)
 
 762 #define PCIX_MN_WINDOW_F0       (0x10200)
 
 763 #define PCIX_MN_WINDOW_F1       (0x10220)
 
 764 #define PCIX_MN_WINDOW_F2       (0x10240)
 
 765 #define PCIX_MN_WINDOW_F3       (0x10260)
 
 766 #define PCIX_MN_WINDOW_F4       (0x102a0)
 
 767 #define PCIX_MN_WINDOW_F5       (0x102b0)
 
 768 #define PCIX_MN_WINDOW_F6       (0x102c0)
 
 769 #define PCIX_MN_WINDOW_F7       (0x102d0)
 
 770 #define PCIE_MN_WINDOW_REG(func)        (((func) < 4) ? \
 
 771                 (PCIX_MN_WINDOW_F0 + (0x20 * (func))) :\
 
 772                 (PCIX_MN_WINDOW_F4 + (0x10 * ((func)-4))))
 
 774 #define PCIX_SN_WINDOW          (0x10208)
 
 775 #define PCIX_SN_WINDOW_F0       (0x10208)
 
 776 #define PCIX_SN_WINDOW_F1       (0x10228)
 
 777 #define PCIX_SN_WINDOW_F2       (0x10248)
 
 778 #define PCIX_SN_WINDOW_F3       (0x10268)
 
 779 #define PCIX_SN_WINDOW_F4       (0x102a8)
 
 780 #define PCIX_SN_WINDOW_F5       (0x102b8)
 
 781 #define PCIX_SN_WINDOW_F6       (0x102c8)
 
 782 #define PCIX_SN_WINDOW_F7       (0x102d8)
 
 783 #define PCIE_SN_WINDOW_REG(func)        (((func) < 4) ? \
 
 784                 (PCIX_SN_WINDOW_F0 + (0x20 * (func))) :\
 
 785                 (PCIX_SN_WINDOW_F4 + (0x10 * ((func)-4))))
 
 787 #define PCIX_TARGET_STATUS      (0x10118)
 
 788 #define PCIX_TARGET_STATUS_F1   (0x10160)
 
 789 #define PCIX_TARGET_STATUS_F2   (0x10164)
 
 790 #define PCIX_TARGET_STATUS_F3   (0x10168)
 
 791 #define PCIX_TARGET_STATUS_F4   (0x10360)
 
 792 #define PCIX_TARGET_STATUS_F5   (0x10364)
 
 793 #define PCIX_TARGET_STATUS_F6   (0x10368)
 
 794 #define PCIX_TARGET_STATUS_F7   (0x1036c)
 
 796 #define PCIX_TARGET_MASK        (0x10128)
 
 797 #define PCIX_TARGET_MASK_F1     (0x10170)
 
 798 #define PCIX_TARGET_MASK_F2     (0x10174)
 
 799 #define PCIX_TARGET_MASK_F3     (0x10178)
 
 800 #define PCIX_TARGET_MASK_F4     (0x10370)
 
 801 #define PCIX_TARGET_MASK_F5     (0x10374)
 
 802 #define PCIX_TARGET_MASK_F6     (0x10378)
 
 803 #define PCIX_TARGET_MASK_F7     (0x1037c)
 
 805 #define PCIX_MSI_F0             (0x13000)
 
 806 #define PCIX_MSI_F1             (0x13004)
 
 807 #define PCIX_MSI_F2             (0x13008)
 
 808 #define PCIX_MSI_F3             (0x1300c)
 
 809 #define PCIX_MSI_F4             (0x13010)
 
 810 #define PCIX_MSI_F5             (0x13014)
 
 811 #define PCIX_MSI_F6             (0x13018)
 
 812 #define PCIX_MSI_F7             (0x1301c)
 
 813 #define PCIX_MSI_F(i)           (0x13000+((i)*4))
 
 815 #define PCIX_PS_MEM_SPACE       (0x90000)
 
 817 #define NETXEN_PCIX_PH_REG(reg) (NETXEN_CRB_PCIE + (reg))
 
 818 #define NETXEN_PCIX_PS_REG(reg) (NETXEN_CRB_PCIX_MD + (reg))
 
 820 #define NETXEN_PCIE_REG(reg)    (NETXEN_CRB_PCIE + (reg))
 
 822 #define PCIE_MAX_DMA_XFER_SIZE  (0x1404c)
 
 824 #define PCIE_DCR                0x00d8
 
 826 #define PCIE_SEM2_LOCK          (0x1c010)       /* Flash lock   */
 
 827 #define PCIE_SEM2_UNLOCK        (0x1c014)       /* Flash unlock */
 
 828 #define PCIE_SEM3_LOCK          (0x1c018)       /* Phy lock     */
 
 829 #define PCIE_SEM3_UNLOCK        (0x1c01c)       /* Phy unlock   */
 
 830 #define PCIE_SEM5_LOCK          (0x1c028)       /* API lock     */
 
 831 #define PCIE_SEM5_UNLOCK        (0x1c02c)       /* API unlock   */
 
 832 #define PCIE_SEM6_LOCK          (0x1c030)       /* sw lock      */
 
 833 #define PCIE_SEM6_UNLOCK        (0x1c034)       /* sw unlock    */
 
 834 #define PCIE_SEM7_LOCK          (0x1c038)       /* crb win lock */
 
 835 #define PCIE_SEM7_UNLOCK        (0x1c03c)       /* crbwin unlock*/
 
 837 #define PCIE_SETUP_FUNCTION     (0x12040)
 
 838 #define PCIE_SETUP_FUNCTION2    (0x12048)
 
 839 #define PCIE_TGT_SPLIT_CHICKEN  (0x12080)
 
 840 #define PCIE_CHICKEN3           (0x120c8)
 
 842 #define PCIE_MAX_MASTER_SPLIT   (0x14048)
 
 844 #define NETXEN_PORT_MODE_NONE           0
 
 845 #define NETXEN_PORT_MODE_XG             1
 
 846 #define NETXEN_PORT_MODE_GB             2
 
 847 #define NETXEN_PORT_MODE_802_3_AP       3
 
 848 #define NETXEN_PORT_MODE_AUTO_NEG       4
 
 849 #define NETXEN_PORT_MODE_AUTO_NEG_1G    5
 
 850 #define NETXEN_PORT_MODE_AUTO_NEG_XG    6
 
 851 #define NETXEN_PORT_MODE_ADDR           (NETXEN_CAM_RAM(0x24))
 
 852 #define NETXEN_WOL_PORT_MODE            (NETXEN_CAM_RAM(0x198))
 
 854 #define NETXEN_CAM_RAM_DMA_WATCHDOG_CTRL                (0x14)
 
 856 #define ISR_MSI_INT_TRIGGER(FUNC) (NETXEN_PCIX_PS_REG(PCIX_MSI_F(FUNC)))
 
 859  * PCI Interrupt Vector Values.
 
 861 #define PCIX_INT_VECTOR_BIT_F0  0x0080
 
 862 #define PCIX_INT_VECTOR_BIT_F1  0x0100
 
 863 #define PCIX_INT_VECTOR_BIT_F2  0x0200
 
 864 #define PCIX_INT_VECTOR_BIT_F3  0x0400
 
 865 #define PCIX_INT_VECTOR_BIT_F4  0x0800
 
 866 #define PCIX_INT_VECTOR_BIT_F5  0x1000
 
 867 #define PCIX_INT_VECTOR_BIT_F6  0x2000
 
 868 #define PCIX_INT_VECTOR_BIT_F7  0x4000
 
 870 struct netxen_legacy_intr_set {
 
 871         uint32_t        int_vec_bit;
 
 872         uint32_t        tgt_status_reg;
 
 873         uint32_t        tgt_mask_reg;
 
 874         uint32_t        pci_int_reg;
 
 877 #define NX_LEGACY_INTR_CONFIG                                           \
 
 880                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F0,         \
 
 881                 .tgt_status_reg =       ISR_INT_TARGET_STATUS,          \
 
 882                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK,            \
 
 883                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(0) },       \
 
 886                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F1,         \
 
 887                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F1,       \
 
 888                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F1,         \
 
 889                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(1) },       \
 
 892                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F2,         \
 
 893                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F2,       \
 
 894                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F2,         \
 
 895                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(2) },       \
 
 898                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F3,         \
 
 899                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F3,       \
 
 900                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F3,         \
 
 901                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(3) },       \
 
 904                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F4,         \
 
 905                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F4,       \
 
 906                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F4,         \
 
 907                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(4) },       \
 
 910                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F5,         \
 
 911                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F5,       \
 
 912                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F5,         \
 
 913                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(5) },       \
 
 916                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F6,         \
 
 917                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F6,       \
 
 918                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F6,         \
 
 919                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(6) },       \
 
 922                 .int_vec_bit    =       PCIX_INT_VECTOR_BIT_F7,         \
 
 923                 .tgt_status_reg =       ISR_INT_TARGET_STATUS_F7,       \
 
 924                 .tgt_mask_reg   =       ISR_INT_TARGET_MASK_F7,         \
 
 925                 .pci_int_reg    =       ISR_MSI_INT_TRIGGER(7) },       \
 
 928 #endif                          /* __NETXEN_NIC_HDR_H_ */