Merge branch 'for_linus' of git://git.kernel.org/pub/scm/linux/kernel/git/jack/linux...
[linux-2.6] / drivers / net / mlx4 / main.c
1 /*
2  * Copyright (c) 2004, 2005 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005 Sun Microsystems, Inc. All rights reserved.
4  * Copyright (c) 2005, 2006, 2007, 2008 Mellanox Technologies. All rights reserved.
5  * Copyright (c) 2006, 2007 Cisco Systems, Inc. All rights reserved.
6  *
7  * This software is available to you under a choice of one of two
8  * licenses.  You may choose to be licensed under the terms of the GNU
9  * General Public License (GPL) Version 2, available from the file
10  * COPYING in the main directory of this source tree, or the
11  * OpenIB.org BSD license below:
12  *
13  *     Redistribution and use in source and binary forms, with or
14  *     without modification, are permitted provided that the following
15  *     conditions are met:
16  *
17  *      - Redistributions of source code must retain the above
18  *        copyright notice, this list of conditions and the following
19  *        disclaimer.
20  *
21  *      - Redistributions in binary form must reproduce the above
22  *        copyright notice, this list of conditions and the following
23  *        disclaimer in the documentation and/or other materials
24  *        provided with the distribution.
25  *
26  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
27  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
28  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
29  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
30  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
31  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
32  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
33  * SOFTWARE.
34  */
35
36 #include <linux/module.h>
37 #include <linux/init.h>
38 #include <linux/errno.h>
39 #include <linux/pci.h>
40 #include <linux/dma-mapping.h>
41
42 #include <linux/mlx4/device.h>
43 #include <linux/mlx4/doorbell.h>
44
45 #include "mlx4.h"
46 #include "fw.h"
47 #include "icm.h"
48
49 MODULE_AUTHOR("Roland Dreier");
50 MODULE_DESCRIPTION("Mellanox ConnectX HCA low-level driver");
51 MODULE_LICENSE("Dual BSD/GPL");
52 MODULE_VERSION(DRV_VERSION);
53
54 #ifdef CONFIG_MLX4_DEBUG
55
56 int mlx4_debug_level = 0;
57 module_param_named(debug_level, mlx4_debug_level, int, 0644);
58 MODULE_PARM_DESC(debug_level, "Enable debug tracing if > 0");
59
60 #endif /* CONFIG_MLX4_DEBUG */
61
62 #ifdef CONFIG_PCI_MSI
63
64 static int msi_x = 1;
65 module_param(msi_x, int, 0444);
66 MODULE_PARM_DESC(msi_x, "attempt to use MSI-X if nonzero");
67
68 #else /* CONFIG_PCI_MSI */
69
70 #define msi_x (0)
71
72 #endif /* CONFIG_PCI_MSI */
73
74 static char mlx4_version[] __devinitdata =
75         DRV_NAME ": Mellanox ConnectX core driver v"
76         DRV_VERSION " (" DRV_RELDATE ")\n";
77
78 static struct mlx4_profile default_profile = {
79         .num_qp         = 1 << 17,
80         .num_srq        = 1 << 16,
81         .rdmarc_per_qp  = 1 << 4,
82         .num_cq         = 1 << 16,
83         .num_mcg        = 1 << 13,
84         .num_mpt        = 1 << 17,
85         .num_mtt        = 1 << 20,
86 };
87
88 static int log_num_mac = 2;
89 module_param_named(log_num_mac, log_num_mac, int, 0444);
90 MODULE_PARM_DESC(log_num_mac, "Log2 max number of MACs per ETH port (1-7)");
91
92 static int log_num_vlan;
93 module_param_named(log_num_vlan, log_num_vlan, int, 0444);
94 MODULE_PARM_DESC(log_num_vlan, "Log2 max number of VLANs per ETH port (0-7)");
95
96 static int use_prio;
97 module_param_named(use_prio, use_prio, bool, 0444);
98 MODULE_PARM_DESC(use_prio, "Enable steering by VLAN priority on ETH ports "
99                   "(0/1, default 0)");
100
101 static int mlx4_check_port_params(struct mlx4_dev *dev,
102                                   enum mlx4_port_type *port_type)
103 {
104         int i;
105
106         for (i = 0; i < dev->caps.num_ports - 1; i++) {
107                 if (port_type[i] != port_type[i+1] &&
108                     !(dev->caps.flags & MLX4_DEV_CAP_FLAG_DPDP)) {
109                         mlx4_err(dev, "Only same port types supported "
110                                  "on this HCA, aborting.\n");
111                         return -EINVAL;
112                 }
113         }
114         if ((port_type[0] == MLX4_PORT_TYPE_ETH) &&
115             (port_type[1] == MLX4_PORT_TYPE_IB)) {
116                 mlx4_err(dev, "eth-ib configuration is not supported.\n");
117                 return -EINVAL;
118         }
119
120         for (i = 0; i < dev->caps.num_ports; i++) {
121                 if (!(port_type[i] & dev->caps.supported_type[i+1])) {
122                         mlx4_err(dev, "Requested port type for port %d is not "
123                                       "supported on this HCA\n", i + 1);
124                         return -EINVAL;
125                 }
126         }
127         return 0;
128 }
129
130 static void mlx4_set_port_mask(struct mlx4_dev *dev)
131 {
132         int i;
133
134         dev->caps.port_mask = 0;
135         for (i = 1; i <= dev->caps.num_ports; ++i)
136                 if (dev->caps.port_type[i] == MLX4_PORT_TYPE_IB)
137                         dev->caps.port_mask |= 1 << (i - 1);
138 }
139 static int mlx4_dev_cap(struct mlx4_dev *dev, struct mlx4_dev_cap *dev_cap)
140 {
141         int err;
142         int i;
143
144         err = mlx4_QUERY_DEV_CAP(dev, dev_cap);
145         if (err) {
146                 mlx4_err(dev, "QUERY_DEV_CAP command failed, aborting.\n");
147                 return err;
148         }
149
150         if (dev_cap->min_page_sz > PAGE_SIZE) {
151                 mlx4_err(dev, "HCA minimum page size of %d bigger than "
152                          "kernel PAGE_SIZE of %ld, aborting.\n",
153                          dev_cap->min_page_sz, PAGE_SIZE);
154                 return -ENODEV;
155         }
156         if (dev_cap->num_ports > MLX4_MAX_PORTS) {
157                 mlx4_err(dev, "HCA has %d ports, but we only support %d, "
158                          "aborting.\n",
159                          dev_cap->num_ports, MLX4_MAX_PORTS);
160                 return -ENODEV;
161         }
162
163         if (dev_cap->uar_size > pci_resource_len(dev->pdev, 2)) {
164                 mlx4_err(dev, "HCA reported UAR size of 0x%x bigger than "
165                          "PCI resource 2 size of 0x%llx, aborting.\n",
166                          dev_cap->uar_size,
167                          (unsigned long long) pci_resource_len(dev->pdev, 2));
168                 return -ENODEV;
169         }
170
171         dev->caps.num_ports          = dev_cap->num_ports;
172         for (i = 1; i <= dev->caps.num_ports; ++i) {
173                 dev->caps.vl_cap[i]         = dev_cap->max_vl[i];
174                 dev->caps.ib_mtu_cap[i]     = dev_cap->ib_mtu[i];
175                 dev->caps.gid_table_len[i]  = dev_cap->max_gids[i];
176                 dev->caps.pkey_table_len[i] = dev_cap->max_pkeys[i];
177                 dev->caps.port_width_cap[i] = dev_cap->max_port_width[i];
178                 dev->caps.eth_mtu_cap[i]    = dev_cap->eth_mtu[i];
179                 dev->caps.def_mac[i]        = dev_cap->def_mac[i];
180                 dev->caps.supported_type[i] = dev_cap->supported_port_types[i];
181         }
182
183         dev->caps.num_uars           = dev_cap->uar_size / PAGE_SIZE;
184         dev->caps.local_ca_ack_delay = dev_cap->local_ca_ack_delay;
185         dev->caps.bf_reg_size        = dev_cap->bf_reg_size;
186         dev->caps.bf_regs_per_page   = dev_cap->bf_regs_per_page;
187         dev->caps.max_sq_sg          = dev_cap->max_sq_sg;
188         dev->caps.max_rq_sg          = dev_cap->max_rq_sg;
189         dev->caps.max_wqes           = dev_cap->max_qp_sz;
190         dev->caps.max_qp_init_rdma   = dev_cap->max_requester_per_qp;
191         dev->caps.max_srq_wqes       = dev_cap->max_srq_sz;
192         dev->caps.max_srq_sge        = dev_cap->max_rq_sg - 1;
193         dev->caps.reserved_srqs      = dev_cap->reserved_srqs;
194         dev->caps.max_sq_desc_sz     = dev_cap->max_sq_desc_sz;
195         dev->caps.max_rq_desc_sz     = dev_cap->max_rq_desc_sz;
196         dev->caps.num_qp_per_mgm     = MLX4_QP_PER_MGM;
197         /*
198          * Subtract 1 from the limit because we need to allocate a
199          * spare CQE so the HCA HW can tell the difference between an
200          * empty CQ and a full CQ.
201          */
202         dev->caps.max_cqes           = dev_cap->max_cq_sz - 1;
203         dev->caps.reserved_cqs       = dev_cap->reserved_cqs;
204         dev->caps.reserved_eqs       = dev_cap->reserved_eqs;
205         dev->caps.reserved_mtts      = DIV_ROUND_UP(dev_cap->reserved_mtts,
206                                                     MLX4_MTT_ENTRY_PER_SEG);
207         dev->caps.reserved_mrws      = dev_cap->reserved_mrws;
208         dev->caps.reserved_uars      = dev_cap->reserved_uars;
209         dev->caps.reserved_pds       = dev_cap->reserved_pds;
210         dev->caps.mtt_entry_sz       = MLX4_MTT_ENTRY_PER_SEG * dev_cap->mtt_entry_sz;
211         dev->caps.max_msg_sz         = dev_cap->max_msg_sz;
212         dev->caps.page_size_cap      = ~(u32) (dev_cap->min_page_sz - 1);
213         dev->caps.flags              = dev_cap->flags;
214         dev->caps.bmme_flags         = dev_cap->bmme_flags;
215         dev->caps.reserved_lkey      = dev_cap->reserved_lkey;
216         dev->caps.stat_rate_support  = dev_cap->stat_rate_support;
217         dev->caps.max_gso_sz         = dev_cap->max_gso_sz;
218
219         dev->caps.log_num_macs  = log_num_mac;
220         dev->caps.log_num_vlans = log_num_vlan;
221         dev->caps.log_num_prios = use_prio ? 3 : 0;
222
223         for (i = 1; i <= dev->caps.num_ports; ++i) {
224                 if (dev->caps.supported_type[i] != MLX4_PORT_TYPE_ETH)
225                         dev->caps.port_type[i] = MLX4_PORT_TYPE_IB;
226                 else
227                         dev->caps.port_type[i] = MLX4_PORT_TYPE_ETH;
228
229                 if (dev->caps.log_num_macs > dev_cap->log_max_macs[i]) {
230                         dev->caps.log_num_macs = dev_cap->log_max_macs[i];
231                         mlx4_warn(dev, "Requested number of MACs is too much "
232                                   "for port %d, reducing to %d.\n",
233                                   i, 1 << dev->caps.log_num_macs);
234                 }
235                 if (dev->caps.log_num_vlans > dev_cap->log_max_vlans[i]) {
236                         dev->caps.log_num_vlans = dev_cap->log_max_vlans[i];
237                         mlx4_warn(dev, "Requested number of VLANs is too much "
238                                   "for port %d, reducing to %d.\n",
239                                   i, 1 << dev->caps.log_num_vlans);
240                 }
241         }
242
243         mlx4_set_port_mask(dev);
244
245         dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FW] = dev_cap->reserved_qps;
246         dev->caps.reserved_qps_cnt[MLX4_QP_REGION_ETH_ADDR] =
247                 dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FC_ADDR] =
248                 (1 << dev->caps.log_num_macs) *
249                 (1 << dev->caps.log_num_vlans) *
250                 (1 << dev->caps.log_num_prios) *
251                 dev->caps.num_ports;
252         dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FC_EXCH] = MLX4_NUM_FEXCH;
253
254         dev->caps.reserved_qps = dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FW] +
255                 dev->caps.reserved_qps_cnt[MLX4_QP_REGION_ETH_ADDR] +
256                 dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FC_ADDR] +
257                 dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FC_EXCH];
258
259         return 0;
260 }
261
262 /*
263  * Change the port configuration of the device.
264  * Every user of this function must hold the port mutex.
265  */
266 static int mlx4_change_port_types(struct mlx4_dev *dev,
267                                   enum mlx4_port_type *port_types)
268 {
269         int err = 0;
270         int change = 0;
271         int port;
272
273         for (port = 0; port <  dev->caps.num_ports; port++) {
274                 if (port_types[port] != dev->caps.port_type[port + 1]) {
275                         change = 1;
276                         dev->caps.port_type[port + 1] = port_types[port];
277                 }
278         }
279         if (change) {
280                 mlx4_unregister_device(dev);
281                 for (port = 1; port <= dev->caps.num_ports; port++) {
282                         mlx4_CLOSE_PORT(dev, port);
283                         err = mlx4_SET_PORT(dev, port);
284                         if (err) {
285                                 mlx4_err(dev, "Failed to set port %d, "
286                                               "aborting\n", port);
287                                 goto out;
288                         }
289                 }
290                 mlx4_set_port_mask(dev);
291                 err = mlx4_register_device(dev);
292         }
293
294 out:
295         return err;
296 }
297
298 static ssize_t show_port_type(struct device *dev,
299                               struct device_attribute *attr,
300                               char *buf)
301 {
302         struct mlx4_port_info *info = container_of(attr, struct mlx4_port_info,
303                                                    port_attr);
304         struct mlx4_dev *mdev = info->dev;
305
306         return sprintf(buf, "%s\n",
307                        mdev->caps.port_type[info->port] == MLX4_PORT_TYPE_IB ?
308                        "ib" : "eth");
309 }
310
311 static ssize_t set_port_type(struct device *dev,
312                              struct device_attribute *attr,
313                              const char *buf, size_t count)
314 {
315         struct mlx4_port_info *info = container_of(attr, struct mlx4_port_info,
316                                                    port_attr);
317         struct mlx4_dev *mdev = info->dev;
318         struct mlx4_priv *priv = mlx4_priv(mdev);
319         enum mlx4_port_type types[MLX4_MAX_PORTS];
320         int i;
321         int err = 0;
322
323         if (!strcmp(buf, "ib\n"))
324                 info->tmp_type = MLX4_PORT_TYPE_IB;
325         else if (!strcmp(buf, "eth\n"))
326                 info->tmp_type = MLX4_PORT_TYPE_ETH;
327         else {
328                 mlx4_err(mdev, "%s is not supported port type\n", buf);
329                 return -EINVAL;
330         }
331
332         mutex_lock(&priv->port_mutex);
333         for (i = 0; i < mdev->caps.num_ports; i++)
334                 types[i] = priv->port[i+1].tmp_type ? priv->port[i+1].tmp_type :
335                                         mdev->caps.port_type[i+1];
336
337         err = mlx4_check_port_params(mdev, types);
338         if (err)
339                 goto out;
340
341         for (i = 1; i <= mdev->caps.num_ports; i++)
342                 priv->port[i].tmp_type = 0;
343
344         err = mlx4_change_port_types(mdev, types);
345
346 out:
347         mutex_unlock(&priv->port_mutex);
348         return err ? err : count;
349 }
350
351 static int mlx4_load_fw(struct mlx4_dev *dev)
352 {
353         struct mlx4_priv *priv = mlx4_priv(dev);
354         int err;
355
356         priv->fw.fw_icm = mlx4_alloc_icm(dev, priv->fw.fw_pages,
357                                          GFP_HIGHUSER | __GFP_NOWARN, 0);
358         if (!priv->fw.fw_icm) {
359                 mlx4_err(dev, "Couldn't allocate FW area, aborting.\n");
360                 return -ENOMEM;
361         }
362
363         err = mlx4_MAP_FA(dev, priv->fw.fw_icm);
364         if (err) {
365                 mlx4_err(dev, "MAP_FA command failed, aborting.\n");
366                 goto err_free;
367         }
368
369         err = mlx4_RUN_FW(dev);
370         if (err) {
371                 mlx4_err(dev, "RUN_FW command failed, aborting.\n");
372                 goto err_unmap_fa;
373         }
374
375         return 0;
376
377 err_unmap_fa:
378         mlx4_UNMAP_FA(dev);
379
380 err_free:
381         mlx4_free_icm(dev, priv->fw.fw_icm, 0);
382         return err;
383 }
384
385 static int mlx4_init_cmpt_table(struct mlx4_dev *dev, u64 cmpt_base,
386                                 int cmpt_entry_sz)
387 {
388         struct mlx4_priv *priv = mlx4_priv(dev);
389         int err;
390
391         err = mlx4_init_icm_table(dev, &priv->qp_table.cmpt_table,
392                                   cmpt_base +
393                                   ((u64) (MLX4_CMPT_TYPE_QP *
394                                           cmpt_entry_sz) << MLX4_CMPT_SHIFT),
395                                   cmpt_entry_sz, dev->caps.num_qps,
396                                   dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FW],
397                                   0, 0);
398         if (err)
399                 goto err;
400
401         err = mlx4_init_icm_table(dev, &priv->srq_table.cmpt_table,
402                                   cmpt_base +
403                                   ((u64) (MLX4_CMPT_TYPE_SRQ *
404                                           cmpt_entry_sz) << MLX4_CMPT_SHIFT),
405                                   cmpt_entry_sz, dev->caps.num_srqs,
406                                   dev->caps.reserved_srqs, 0, 0);
407         if (err)
408                 goto err_qp;
409
410         err = mlx4_init_icm_table(dev, &priv->cq_table.cmpt_table,
411                                   cmpt_base +
412                                   ((u64) (MLX4_CMPT_TYPE_CQ *
413                                           cmpt_entry_sz) << MLX4_CMPT_SHIFT),
414                                   cmpt_entry_sz, dev->caps.num_cqs,
415                                   dev->caps.reserved_cqs, 0, 0);
416         if (err)
417                 goto err_srq;
418
419         err = mlx4_init_icm_table(dev, &priv->eq_table.cmpt_table,
420                                   cmpt_base +
421                                   ((u64) (MLX4_CMPT_TYPE_EQ *
422                                           cmpt_entry_sz) << MLX4_CMPT_SHIFT),
423                                   cmpt_entry_sz,
424                                   roundup_pow_of_two(MLX4_NUM_EQ +
425                                                      dev->caps.reserved_eqs),
426                                   MLX4_NUM_EQ + dev->caps.reserved_eqs, 0, 0);
427         if (err)
428                 goto err_cq;
429
430         return 0;
431
432 err_cq:
433         mlx4_cleanup_icm_table(dev, &priv->cq_table.cmpt_table);
434
435 err_srq:
436         mlx4_cleanup_icm_table(dev, &priv->srq_table.cmpt_table);
437
438 err_qp:
439         mlx4_cleanup_icm_table(dev, &priv->qp_table.cmpt_table);
440
441 err:
442         return err;
443 }
444
445 static int mlx4_init_icm(struct mlx4_dev *dev, struct mlx4_dev_cap *dev_cap,
446                          struct mlx4_init_hca_param *init_hca, u64 icm_size)
447 {
448         struct mlx4_priv *priv = mlx4_priv(dev);
449         u64 aux_pages;
450         int err;
451
452         err = mlx4_SET_ICM_SIZE(dev, icm_size, &aux_pages);
453         if (err) {
454                 mlx4_err(dev, "SET_ICM_SIZE command failed, aborting.\n");
455                 return err;
456         }
457
458         mlx4_dbg(dev, "%lld KB of HCA context requires %lld KB aux memory.\n",
459                  (unsigned long long) icm_size >> 10,
460                  (unsigned long long) aux_pages << 2);
461
462         priv->fw.aux_icm = mlx4_alloc_icm(dev, aux_pages,
463                                           GFP_HIGHUSER | __GFP_NOWARN, 0);
464         if (!priv->fw.aux_icm) {
465                 mlx4_err(dev, "Couldn't allocate aux memory, aborting.\n");
466                 return -ENOMEM;
467         }
468
469         err = mlx4_MAP_ICM_AUX(dev, priv->fw.aux_icm);
470         if (err) {
471                 mlx4_err(dev, "MAP_ICM_AUX command failed, aborting.\n");
472                 goto err_free_aux;
473         }
474
475         err = mlx4_init_cmpt_table(dev, init_hca->cmpt_base, dev_cap->cmpt_entry_sz);
476         if (err) {
477                 mlx4_err(dev, "Failed to map cMPT context memory, aborting.\n");
478                 goto err_unmap_aux;
479         }
480
481         err = mlx4_map_eq_icm(dev, init_hca->eqc_base);
482         if (err) {
483                 mlx4_err(dev, "Failed to map EQ context memory, aborting.\n");
484                 goto err_unmap_cmpt;
485         }
486
487         /*
488          * Reserved MTT entries must be aligned up to a cacheline
489          * boundary, since the FW will write to them, while the driver
490          * writes to all other MTT entries. (The variable
491          * dev->caps.mtt_entry_sz below is really the MTT segment
492          * size, not the raw entry size)
493          */
494         dev->caps.reserved_mtts =
495                 ALIGN(dev->caps.reserved_mtts * dev->caps.mtt_entry_sz,
496                       dma_get_cache_alignment()) / dev->caps.mtt_entry_sz;
497
498         err = mlx4_init_icm_table(dev, &priv->mr_table.mtt_table,
499                                   init_hca->mtt_base,
500                                   dev->caps.mtt_entry_sz,
501                                   dev->caps.num_mtt_segs,
502                                   dev->caps.reserved_mtts, 1, 0);
503         if (err) {
504                 mlx4_err(dev, "Failed to map MTT context memory, aborting.\n");
505                 goto err_unmap_eq;
506         }
507
508         err = mlx4_init_icm_table(dev, &priv->mr_table.dmpt_table,
509                                   init_hca->dmpt_base,
510                                   dev_cap->dmpt_entry_sz,
511                                   dev->caps.num_mpts,
512                                   dev->caps.reserved_mrws, 1, 1);
513         if (err) {
514                 mlx4_err(dev, "Failed to map dMPT context memory, aborting.\n");
515                 goto err_unmap_mtt;
516         }
517
518         err = mlx4_init_icm_table(dev, &priv->qp_table.qp_table,
519                                   init_hca->qpc_base,
520                                   dev_cap->qpc_entry_sz,
521                                   dev->caps.num_qps,
522                                   dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FW],
523                                   0, 0);
524         if (err) {
525                 mlx4_err(dev, "Failed to map QP context memory, aborting.\n");
526                 goto err_unmap_dmpt;
527         }
528
529         err = mlx4_init_icm_table(dev, &priv->qp_table.auxc_table,
530                                   init_hca->auxc_base,
531                                   dev_cap->aux_entry_sz,
532                                   dev->caps.num_qps,
533                                   dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FW],
534                                   0, 0);
535         if (err) {
536                 mlx4_err(dev, "Failed to map AUXC context memory, aborting.\n");
537                 goto err_unmap_qp;
538         }
539
540         err = mlx4_init_icm_table(dev, &priv->qp_table.altc_table,
541                                   init_hca->altc_base,
542                                   dev_cap->altc_entry_sz,
543                                   dev->caps.num_qps,
544                                   dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FW],
545                                   0, 0);
546         if (err) {
547                 mlx4_err(dev, "Failed to map ALTC context memory, aborting.\n");
548                 goto err_unmap_auxc;
549         }
550
551         err = mlx4_init_icm_table(dev, &priv->qp_table.rdmarc_table,
552                                   init_hca->rdmarc_base,
553                                   dev_cap->rdmarc_entry_sz << priv->qp_table.rdmarc_shift,
554                                   dev->caps.num_qps,
555                                   dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FW],
556                                   0, 0);
557         if (err) {
558                 mlx4_err(dev, "Failed to map RDMARC context memory, aborting\n");
559                 goto err_unmap_altc;
560         }
561
562         err = mlx4_init_icm_table(dev, &priv->cq_table.table,
563                                   init_hca->cqc_base,
564                                   dev_cap->cqc_entry_sz,
565                                   dev->caps.num_cqs,
566                                   dev->caps.reserved_cqs, 0, 0);
567         if (err) {
568                 mlx4_err(dev, "Failed to map CQ context memory, aborting.\n");
569                 goto err_unmap_rdmarc;
570         }
571
572         err = mlx4_init_icm_table(dev, &priv->srq_table.table,
573                                   init_hca->srqc_base,
574                                   dev_cap->srq_entry_sz,
575                                   dev->caps.num_srqs,
576                                   dev->caps.reserved_srqs, 0, 0);
577         if (err) {
578                 mlx4_err(dev, "Failed to map SRQ context memory, aborting.\n");
579                 goto err_unmap_cq;
580         }
581
582         /*
583          * It's not strictly required, but for simplicity just map the
584          * whole multicast group table now.  The table isn't very big
585          * and it's a lot easier than trying to track ref counts.
586          */
587         err = mlx4_init_icm_table(dev, &priv->mcg_table.table,
588                                   init_hca->mc_base, MLX4_MGM_ENTRY_SIZE,
589                                   dev->caps.num_mgms + dev->caps.num_amgms,
590                                   dev->caps.num_mgms + dev->caps.num_amgms,
591                                   0, 0);
592         if (err) {
593                 mlx4_err(dev, "Failed to map MCG context memory, aborting.\n");
594                 goto err_unmap_srq;
595         }
596
597         return 0;
598
599 err_unmap_srq:
600         mlx4_cleanup_icm_table(dev, &priv->srq_table.table);
601
602 err_unmap_cq:
603         mlx4_cleanup_icm_table(dev, &priv->cq_table.table);
604
605 err_unmap_rdmarc:
606         mlx4_cleanup_icm_table(dev, &priv->qp_table.rdmarc_table);
607
608 err_unmap_altc:
609         mlx4_cleanup_icm_table(dev, &priv->qp_table.altc_table);
610
611 err_unmap_auxc:
612         mlx4_cleanup_icm_table(dev, &priv->qp_table.auxc_table);
613
614 err_unmap_qp:
615         mlx4_cleanup_icm_table(dev, &priv->qp_table.qp_table);
616
617 err_unmap_dmpt:
618         mlx4_cleanup_icm_table(dev, &priv->mr_table.dmpt_table);
619
620 err_unmap_mtt:
621         mlx4_cleanup_icm_table(dev, &priv->mr_table.mtt_table);
622
623 err_unmap_eq:
624         mlx4_unmap_eq_icm(dev);
625
626 err_unmap_cmpt:
627         mlx4_cleanup_icm_table(dev, &priv->eq_table.cmpt_table);
628         mlx4_cleanup_icm_table(dev, &priv->cq_table.cmpt_table);
629         mlx4_cleanup_icm_table(dev, &priv->srq_table.cmpt_table);
630         mlx4_cleanup_icm_table(dev, &priv->qp_table.cmpt_table);
631
632 err_unmap_aux:
633         mlx4_UNMAP_ICM_AUX(dev);
634
635 err_free_aux:
636         mlx4_free_icm(dev, priv->fw.aux_icm, 0);
637
638         return err;
639 }
640
641 static void mlx4_free_icms(struct mlx4_dev *dev)
642 {
643         struct mlx4_priv *priv = mlx4_priv(dev);
644
645         mlx4_cleanup_icm_table(dev, &priv->mcg_table.table);
646         mlx4_cleanup_icm_table(dev, &priv->srq_table.table);
647         mlx4_cleanup_icm_table(dev, &priv->cq_table.table);
648         mlx4_cleanup_icm_table(dev, &priv->qp_table.rdmarc_table);
649         mlx4_cleanup_icm_table(dev, &priv->qp_table.altc_table);
650         mlx4_cleanup_icm_table(dev, &priv->qp_table.auxc_table);
651         mlx4_cleanup_icm_table(dev, &priv->qp_table.qp_table);
652         mlx4_cleanup_icm_table(dev, &priv->mr_table.dmpt_table);
653         mlx4_cleanup_icm_table(dev, &priv->mr_table.mtt_table);
654         mlx4_cleanup_icm_table(dev, &priv->eq_table.cmpt_table);
655         mlx4_cleanup_icm_table(dev, &priv->cq_table.cmpt_table);
656         mlx4_cleanup_icm_table(dev, &priv->srq_table.cmpt_table);
657         mlx4_cleanup_icm_table(dev, &priv->qp_table.cmpt_table);
658         mlx4_unmap_eq_icm(dev);
659
660         mlx4_UNMAP_ICM_AUX(dev);
661         mlx4_free_icm(dev, priv->fw.aux_icm, 0);
662 }
663
664 static void mlx4_close_hca(struct mlx4_dev *dev)
665 {
666         mlx4_CLOSE_HCA(dev, 0);
667         mlx4_free_icms(dev);
668         mlx4_UNMAP_FA(dev);
669         mlx4_free_icm(dev, mlx4_priv(dev)->fw.fw_icm, 0);
670 }
671
672 static int mlx4_init_hca(struct mlx4_dev *dev)
673 {
674         struct mlx4_priv          *priv = mlx4_priv(dev);
675         struct mlx4_adapter        adapter;
676         struct mlx4_dev_cap        dev_cap;
677         struct mlx4_mod_stat_cfg   mlx4_cfg;
678         struct mlx4_profile        profile;
679         struct mlx4_init_hca_param init_hca;
680         u64 icm_size;
681         int err;
682
683         err = mlx4_QUERY_FW(dev);
684         if (err) {
685                 mlx4_err(dev, "QUERY_FW command failed, aborting.\n");
686                 return err;
687         }
688
689         err = mlx4_load_fw(dev);
690         if (err) {
691                 mlx4_err(dev, "Failed to start FW, aborting.\n");
692                 return err;
693         }
694
695         mlx4_cfg.log_pg_sz_m = 1;
696         mlx4_cfg.log_pg_sz = 0;
697         err = mlx4_MOD_STAT_CFG(dev, &mlx4_cfg);
698         if (err)
699                 mlx4_warn(dev, "Failed to override log_pg_sz parameter\n");
700
701         err = mlx4_dev_cap(dev, &dev_cap);
702         if (err) {
703                 mlx4_err(dev, "QUERY_DEV_CAP command failed, aborting.\n");
704                 goto err_stop_fw;
705         }
706
707         profile = default_profile;
708
709         icm_size = mlx4_make_profile(dev, &profile, &dev_cap, &init_hca);
710         if ((long long) icm_size < 0) {
711                 err = icm_size;
712                 goto err_stop_fw;
713         }
714
715         init_hca.log_uar_sz = ilog2(dev->caps.num_uars);
716
717         err = mlx4_init_icm(dev, &dev_cap, &init_hca, icm_size);
718         if (err)
719                 goto err_stop_fw;
720
721         err = mlx4_INIT_HCA(dev, &init_hca);
722         if (err) {
723                 mlx4_err(dev, "INIT_HCA command failed, aborting.\n");
724                 goto err_free_icm;
725         }
726
727         err = mlx4_QUERY_ADAPTER(dev, &adapter);
728         if (err) {
729                 mlx4_err(dev, "QUERY_ADAPTER command failed, aborting.\n");
730                 goto err_close;
731         }
732
733         priv->eq_table.inta_pin = adapter.inta_pin;
734         memcpy(dev->board_id, adapter.board_id, sizeof dev->board_id);
735
736         return 0;
737
738 err_close:
739         mlx4_close_hca(dev);
740
741 err_free_icm:
742         mlx4_free_icms(dev);
743
744 err_stop_fw:
745         mlx4_UNMAP_FA(dev);
746         mlx4_free_icm(dev, priv->fw.fw_icm, 0);
747
748         return err;
749 }
750
751 static int mlx4_setup_hca(struct mlx4_dev *dev)
752 {
753         struct mlx4_priv *priv = mlx4_priv(dev);
754         int err;
755         int port;
756
757         err = mlx4_init_uar_table(dev);
758         if (err) {
759                 mlx4_err(dev, "Failed to initialize "
760                          "user access region table, aborting.\n");
761                 return err;
762         }
763
764         err = mlx4_uar_alloc(dev, &priv->driver_uar);
765         if (err) {
766                 mlx4_err(dev, "Failed to allocate driver access region, "
767                          "aborting.\n");
768                 goto err_uar_table_free;
769         }
770
771         priv->kar = ioremap(priv->driver_uar.pfn << PAGE_SHIFT, PAGE_SIZE);
772         if (!priv->kar) {
773                 mlx4_err(dev, "Couldn't map kernel access region, "
774                          "aborting.\n");
775                 err = -ENOMEM;
776                 goto err_uar_free;
777         }
778
779         err = mlx4_init_pd_table(dev);
780         if (err) {
781                 mlx4_err(dev, "Failed to initialize "
782                          "protection domain table, aborting.\n");
783                 goto err_kar_unmap;
784         }
785
786         err = mlx4_init_mr_table(dev);
787         if (err) {
788                 mlx4_err(dev, "Failed to initialize "
789                          "memory region table, aborting.\n");
790                 goto err_pd_table_free;
791         }
792
793         err = mlx4_init_eq_table(dev);
794         if (err) {
795                 mlx4_err(dev, "Failed to initialize "
796                          "event queue table, aborting.\n");
797                 goto err_mr_table_free;
798         }
799
800         err = mlx4_cmd_use_events(dev);
801         if (err) {
802                 mlx4_err(dev, "Failed to switch to event-driven "
803                          "firmware commands, aborting.\n");
804                 goto err_eq_table_free;
805         }
806
807         err = mlx4_NOP(dev);
808         if (err) {
809                 if (dev->flags & MLX4_FLAG_MSI_X) {
810                         mlx4_warn(dev, "NOP command failed to generate MSI-X "
811                                   "interrupt IRQ %d).\n",
812                                   priv->eq_table.eq[MLX4_EQ_ASYNC].irq);
813                         mlx4_warn(dev, "Trying again without MSI-X.\n");
814                 } else {
815                         mlx4_err(dev, "NOP command failed to generate interrupt "
816                                  "(IRQ %d), aborting.\n",
817                                  priv->eq_table.eq[MLX4_EQ_ASYNC].irq);
818                         mlx4_err(dev, "BIOS or ACPI interrupt routing problem?\n");
819                 }
820
821                 goto err_cmd_poll;
822         }
823
824         mlx4_dbg(dev, "NOP command IRQ test passed\n");
825
826         err = mlx4_init_cq_table(dev);
827         if (err) {
828                 mlx4_err(dev, "Failed to initialize "
829                          "completion queue table, aborting.\n");
830                 goto err_cmd_poll;
831         }
832
833         err = mlx4_init_srq_table(dev);
834         if (err) {
835                 mlx4_err(dev, "Failed to initialize "
836                          "shared receive queue table, aborting.\n");
837                 goto err_cq_table_free;
838         }
839
840         err = mlx4_init_qp_table(dev);
841         if (err) {
842                 mlx4_err(dev, "Failed to initialize "
843                          "queue pair table, aborting.\n");
844                 goto err_srq_table_free;
845         }
846
847         err = mlx4_init_mcg_table(dev);
848         if (err) {
849                 mlx4_err(dev, "Failed to initialize "
850                          "multicast group table, aborting.\n");
851                 goto err_qp_table_free;
852         }
853
854         for (port = 1; port <= dev->caps.num_ports; port++) {
855                 err = mlx4_SET_PORT(dev, port);
856                 if (err) {
857                         mlx4_err(dev, "Failed to set port %d, aborting\n",
858                                 port);
859                         goto err_mcg_table_free;
860                 }
861         }
862
863         return 0;
864
865 err_mcg_table_free:
866         mlx4_cleanup_mcg_table(dev);
867
868 err_qp_table_free:
869         mlx4_cleanup_qp_table(dev);
870
871 err_srq_table_free:
872         mlx4_cleanup_srq_table(dev);
873
874 err_cq_table_free:
875         mlx4_cleanup_cq_table(dev);
876
877 err_cmd_poll:
878         mlx4_cmd_use_polling(dev);
879
880 err_eq_table_free:
881         mlx4_cleanup_eq_table(dev);
882
883 err_mr_table_free:
884         mlx4_cleanup_mr_table(dev);
885
886 err_pd_table_free:
887         mlx4_cleanup_pd_table(dev);
888
889 err_kar_unmap:
890         iounmap(priv->kar);
891
892 err_uar_free:
893         mlx4_uar_free(dev, &priv->driver_uar);
894
895 err_uar_table_free:
896         mlx4_cleanup_uar_table(dev);
897         return err;
898 }
899
900 static void mlx4_enable_msi_x(struct mlx4_dev *dev)
901 {
902         struct mlx4_priv *priv = mlx4_priv(dev);
903         struct msix_entry entries[MLX4_NUM_EQ];
904         int err;
905         int i;
906
907         if (msi_x) {
908                 for (i = 0; i < MLX4_NUM_EQ; ++i)
909                         entries[i].entry = i;
910
911                 err = pci_enable_msix(dev->pdev, entries, ARRAY_SIZE(entries));
912                 if (err) {
913                         if (err > 0)
914                                 mlx4_info(dev, "Only %d MSI-X vectors available, "
915                                           "not using MSI-X\n", err);
916                         goto no_msi;
917                 }
918
919                 for (i = 0; i < MLX4_NUM_EQ; ++i)
920                         priv->eq_table.eq[i].irq = entries[i].vector;
921
922                 dev->flags |= MLX4_FLAG_MSI_X;
923                 return;
924         }
925
926 no_msi:
927         for (i = 0; i < MLX4_NUM_EQ; ++i)
928                 priv->eq_table.eq[i].irq = dev->pdev->irq;
929 }
930
931 static int mlx4_init_port_info(struct mlx4_dev *dev, int port)
932 {
933         struct mlx4_port_info *info = &mlx4_priv(dev)->port[port];
934         int err = 0;
935
936         info->dev = dev;
937         info->port = port;
938         mlx4_init_mac_table(dev, &info->mac_table);
939         mlx4_init_vlan_table(dev, &info->vlan_table);
940
941         sprintf(info->dev_name, "mlx4_port%d", port);
942         info->port_attr.attr.name = info->dev_name;
943         info->port_attr.attr.mode = S_IRUGO | S_IWUSR;
944         info->port_attr.show      = show_port_type;
945         info->port_attr.store     = set_port_type;
946
947         err = device_create_file(&dev->pdev->dev, &info->port_attr);
948         if (err) {
949                 mlx4_err(dev, "Failed to create file for port %d\n", port);
950                 info->port = -1;
951         }
952
953         return err;
954 }
955
956 static void mlx4_cleanup_port_info(struct mlx4_port_info *info)
957 {
958         if (info->port < 0)
959                 return;
960
961         device_remove_file(&info->dev->pdev->dev, &info->port_attr);
962 }
963
964 static int __mlx4_init_one(struct pci_dev *pdev, const struct pci_device_id *id)
965 {
966         struct mlx4_priv *priv;
967         struct mlx4_dev *dev;
968         int err;
969         int port;
970
971         printk(KERN_INFO PFX "Initializing %s\n",
972                pci_name(pdev));
973
974         err = pci_enable_device(pdev);
975         if (err) {
976                 dev_err(&pdev->dev, "Cannot enable PCI device, "
977                         "aborting.\n");
978                 return err;
979         }
980
981         /*
982          * Check for BARs.  We expect 0: 1MB
983          */
984         if (!(pci_resource_flags(pdev, 0) & IORESOURCE_MEM) ||
985             pci_resource_len(pdev, 0) != 1 << 20) {
986                 dev_err(&pdev->dev, "Missing DCS, aborting.\n");
987                 err = -ENODEV;
988                 goto err_disable_pdev;
989         }
990         if (!(pci_resource_flags(pdev, 2) & IORESOURCE_MEM)) {
991                 dev_err(&pdev->dev, "Missing UAR, aborting.\n");
992                 err = -ENODEV;
993                 goto err_disable_pdev;
994         }
995
996         err = pci_request_region(pdev, 0, DRV_NAME);
997         if (err) {
998                 dev_err(&pdev->dev, "Cannot request control region, aborting.\n");
999                 goto err_disable_pdev;
1000         }
1001
1002         err = pci_request_region(pdev, 2, DRV_NAME);
1003         if (err) {
1004                 dev_err(&pdev->dev, "Cannot request UAR region, aborting.\n");
1005                 goto err_release_bar0;
1006         }
1007
1008         pci_set_master(pdev);
1009
1010         err = pci_set_dma_mask(pdev, DMA_64BIT_MASK);
1011         if (err) {
1012                 dev_warn(&pdev->dev, "Warning: couldn't set 64-bit PCI DMA mask.\n");
1013                 err = pci_set_dma_mask(pdev, DMA_32BIT_MASK);
1014                 if (err) {
1015                         dev_err(&pdev->dev, "Can't set PCI DMA mask, aborting.\n");
1016                         goto err_release_bar2;
1017                 }
1018         }
1019         err = pci_set_consistent_dma_mask(pdev, DMA_64BIT_MASK);
1020         if (err) {
1021                 dev_warn(&pdev->dev, "Warning: couldn't set 64-bit "
1022                          "consistent PCI DMA mask.\n");
1023                 err = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
1024                 if (err) {
1025                         dev_err(&pdev->dev, "Can't set consistent PCI DMA mask, "
1026                                 "aborting.\n");
1027                         goto err_release_bar2;
1028                 }
1029         }
1030
1031         priv = kzalloc(sizeof *priv, GFP_KERNEL);
1032         if (!priv) {
1033                 dev_err(&pdev->dev, "Device struct alloc failed, "
1034                         "aborting.\n");
1035                 err = -ENOMEM;
1036                 goto err_release_bar2;
1037         }
1038
1039         dev       = &priv->dev;
1040         dev->pdev = pdev;
1041         INIT_LIST_HEAD(&priv->ctx_list);
1042         spin_lock_init(&priv->ctx_lock);
1043
1044         mutex_init(&priv->port_mutex);
1045
1046         INIT_LIST_HEAD(&priv->pgdir_list);
1047         mutex_init(&priv->pgdir_mutex);
1048
1049         /*
1050          * Now reset the HCA before we touch the PCI capabilities or
1051          * attempt a firmware command, since a boot ROM may have left
1052          * the HCA in an undefined state.
1053          */
1054         err = mlx4_reset(dev);
1055         if (err) {
1056                 mlx4_err(dev, "Failed to reset HCA, aborting.\n");
1057                 goto err_free_dev;
1058         }
1059
1060         if (mlx4_cmd_init(dev)) {
1061                 mlx4_err(dev, "Failed to init command interface, aborting.\n");
1062                 goto err_free_dev;
1063         }
1064
1065         err = mlx4_init_hca(dev);
1066         if (err)
1067                 goto err_cmd;
1068
1069         mlx4_enable_msi_x(dev);
1070
1071         err = mlx4_setup_hca(dev);
1072         if (err == -EBUSY && (dev->flags & MLX4_FLAG_MSI_X)) {
1073                 dev->flags &= ~MLX4_FLAG_MSI_X;
1074                 pci_disable_msix(pdev);
1075                 err = mlx4_setup_hca(dev);
1076         }
1077
1078         if (err)
1079                 goto err_close;
1080
1081         for (port = 1; port <= dev->caps.num_ports; port++) {
1082                 err = mlx4_init_port_info(dev, port);
1083                 if (err)
1084                         goto err_port;
1085         }
1086
1087         err = mlx4_register_device(dev);
1088         if (err)
1089                 goto err_port;
1090
1091         pci_set_drvdata(pdev, dev);
1092
1093         return 0;
1094
1095 err_port:
1096         for (port = 1; port <= dev->caps.num_ports; port++)
1097                 mlx4_cleanup_port_info(&priv->port[port]);
1098
1099         mlx4_cleanup_mcg_table(dev);
1100         mlx4_cleanup_qp_table(dev);
1101         mlx4_cleanup_srq_table(dev);
1102         mlx4_cleanup_cq_table(dev);
1103         mlx4_cmd_use_polling(dev);
1104         mlx4_cleanup_eq_table(dev);
1105         mlx4_cleanup_mr_table(dev);
1106         mlx4_cleanup_pd_table(dev);
1107         mlx4_cleanup_uar_table(dev);
1108
1109 err_close:
1110         if (dev->flags & MLX4_FLAG_MSI_X)
1111                 pci_disable_msix(pdev);
1112
1113         mlx4_close_hca(dev);
1114
1115 err_cmd:
1116         mlx4_cmd_cleanup(dev);
1117
1118 err_free_dev:
1119         kfree(priv);
1120
1121 err_release_bar2:
1122         pci_release_region(pdev, 2);
1123
1124 err_release_bar0:
1125         pci_release_region(pdev, 0);
1126
1127 err_disable_pdev:
1128         pci_disable_device(pdev);
1129         pci_set_drvdata(pdev, NULL);
1130         return err;
1131 }
1132
1133 static int __devinit mlx4_init_one(struct pci_dev *pdev,
1134                                    const struct pci_device_id *id)
1135 {
1136         static int mlx4_version_printed;
1137
1138         if (!mlx4_version_printed) {
1139                 printk(KERN_INFO "%s", mlx4_version);
1140                 ++mlx4_version_printed;
1141         }
1142
1143         return __mlx4_init_one(pdev, id);
1144 }
1145
1146 static void mlx4_remove_one(struct pci_dev *pdev)
1147 {
1148         struct mlx4_dev  *dev  = pci_get_drvdata(pdev);
1149         struct mlx4_priv *priv = mlx4_priv(dev);
1150         int p;
1151
1152         if (dev) {
1153                 mlx4_unregister_device(dev);
1154
1155                 for (p = 1; p <= dev->caps.num_ports; p++) {
1156                         mlx4_cleanup_port_info(&priv->port[p]);
1157                         mlx4_CLOSE_PORT(dev, p);
1158                 }
1159
1160                 mlx4_cleanup_mcg_table(dev);
1161                 mlx4_cleanup_qp_table(dev);
1162                 mlx4_cleanup_srq_table(dev);
1163                 mlx4_cleanup_cq_table(dev);
1164                 mlx4_cmd_use_polling(dev);
1165                 mlx4_cleanup_eq_table(dev);
1166                 mlx4_cleanup_mr_table(dev);
1167                 mlx4_cleanup_pd_table(dev);
1168
1169                 iounmap(priv->kar);
1170                 mlx4_uar_free(dev, &priv->driver_uar);
1171                 mlx4_cleanup_uar_table(dev);
1172                 mlx4_close_hca(dev);
1173                 mlx4_cmd_cleanup(dev);
1174
1175                 if (dev->flags & MLX4_FLAG_MSI_X)
1176                         pci_disable_msix(pdev);
1177
1178                 kfree(priv);
1179                 pci_release_region(pdev, 2);
1180                 pci_release_region(pdev, 0);
1181                 pci_disable_device(pdev);
1182                 pci_set_drvdata(pdev, NULL);
1183         }
1184 }
1185
1186 int mlx4_restart_one(struct pci_dev *pdev)
1187 {
1188         mlx4_remove_one(pdev);
1189         return __mlx4_init_one(pdev, NULL);
1190 }
1191
1192 static struct pci_device_id mlx4_pci_table[] = {
1193         { PCI_VDEVICE(MELLANOX, 0x6340) }, /* MT25408 "Hermon" SDR */
1194         { PCI_VDEVICE(MELLANOX, 0x634a) }, /* MT25408 "Hermon" DDR */
1195         { PCI_VDEVICE(MELLANOX, 0x6354) }, /* MT25408 "Hermon" QDR */
1196         { PCI_VDEVICE(MELLANOX, 0x6732) }, /* MT25408 "Hermon" DDR PCIe gen2 */
1197         { PCI_VDEVICE(MELLANOX, 0x673c) }, /* MT25408 "Hermon" QDR PCIe gen2 */
1198         { PCI_VDEVICE(MELLANOX, 0x6368) }, /* MT25408 "Hermon" EN 10GigE */
1199         { PCI_VDEVICE(MELLANOX, 0x6750) }, /* MT25408 "Hermon" EN 10GigE PCIe gen2 */
1200         { 0, }
1201 };
1202
1203 MODULE_DEVICE_TABLE(pci, mlx4_pci_table);
1204
1205 static struct pci_driver mlx4_driver = {
1206         .name           = DRV_NAME,
1207         .id_table       = mlx4_pci_table,
1208         .probe          = mlx4_init_one,
1209         .remove         = __devexit_p(mlx4_remove_one)
1210 };
1211
1212 static int __init mlx4_verify_params(void)
1213 {
1214         if ((log_num_mac < 0) || (log_num_mac > 7)) {
1215                 printk(KERN_WARNING "mlx4_core: bad num_mac: %d\n", log_num_mac);
1216                 return -1;
1217         }
1218
1219         if ((log_num_vlan < 0) || (log_num_vlan > 7)) {
1220                 printk(KERN_WARNING "mlx4_core: bad num_vlan: %d\n", log_num_vlan);
1221                 return -1;
1222         }
1223
1224         return 0;
1225 }
1226
1227 static int __init mlx4_init(void)
1228 {
1229         int ret;
1230
1231         if (mlx4_verify_params())
1232                 return -EINVAL;
1233
1234         ret = mlx4_catas_init();
1235         if (ret)
1236                 return ret;
1237
1238         ret = pci_register_driver(&mlx4_driver);
1239         return ret < 0 ? ret : 0;
1240 }
1241
1242 static void __exit mlx4_cleanup(void)
1243 {
1244         pci_unregister_driver(&mlx4_driver);
1245         mlx4_catas_cleanup();
1246 }
1247
1248 module_init(mlx4_init);
1249 module_exit(mlx4_cleanup);