Merge git://git.kernel.org/pub/scm/linux/kernel/git/sfrench/cifs-2.6
[linux-2.6] / arch / x86 / kvm / paging_tmpl.h
1 /*
2  * Kernel-based Virtual Machine driver for Linux
3  *
4  * This module enables machines with Intel VT-x extensions to run virtual
5  * machines without emulation or binary translation.
6  *
7  * MMU support
8  *
9  * Copyright (C) 2006 Qumranet, Inc.
10  *
11  * Authors:
12  *   Yaniv Kamay  <yaniv@qumranet.com>
13  *   Avi Kivity   <avi@qumranet.com>
14  *
15  * This work is licensed under the terms of the GNU GPL, version 2.  See
16  * the COPYING file in the top-level directory.
17  *
18  */
19
20 /*
21  * We need the mmu code to access both 32-bit and 64-bit guest ptes,
22  * so the code in this file is compiled twice, once per pte size.
23  */
24
25 #if PTTYPE == 64
26         #define pt_element_t u64
27         #define guest_walker guest_walker64
28         #define FNAME(name) paging##64_##name
29         #define PT_BASE_ADDR_MASK PT64_BASE_ADDR_MASK
30         #define PT_DIR_BASE_ADDR_MASK PT64_DIR_BASE_ADDR_MASK
31         #define PT_INDEX(addr, level) PT64_INDEX(addr, level)
32         #define PT_LEVEL_MASK(level) PT64_LEVEL_MASK(level)
33         #define PT_LEVEL_BITS PT64_LEVEL_BITS
34         #ifdef CONFIG_X86_64
35         #define PT_MAX_FULL_LEVELS 4
36         #define CMPXCHG cmpxchg
37         #else
38         #define CMPXCHG cmpxchg64
39         #define PT_MAX_FULL_LEVELS 2
40         #endif
41 #elif PTTYPE == 32
42         #define pt_element_t u32
43         #define guest_walker guest_walker32
44         #define FNAME(name) paging##32_##name
45         #define PT_BASE_ADDR_MASK PT32_BASE_ADDR_MASK
46         #define PT_DIR_BASE_ADDR_MASK PT32_DIR_BASE_ADDR_MASK
47         #define PT_INDEX(addr, level) PT32_INDEX(addr, level)
48         #define PT_LEVEL_MASK(level) PT32_LEVEL_MASK(level)
49         #define PT_LEVEL_BITS PT32_LEVEL_BITS
50         #define PT_MAX_FULL_LEVELS 2
51         #define CMPXCHG cmpxchg
52 #else
53         #error Invalid PTTYPE value
54 #endif
55
56 #define gpte_to_gfn FNAME(gpte_to_gfn)
57 #define gpte_to_gfn_pde FNAME(gpte_to_gfn_pde)
58
59 /*
60  * The guest_walker structure emulates the behavior of the hardware page
61  * table walker.
62  */
63 struct guest_walker {
64         int level;
65         gfn_t table_gfn[PT_MAX_FULL_LEVELS];
66         pt_element_t ptes[PT_MAX_FULL_LEVELS];
67         gpa_t pte_gpa[PT_MAX_FULL_LEVELS];
68         unsigned pt_access;
69         unsigned pte_access;
70         gfn_t gfn;
71         u32 error_code;
72 };
73
74 static gfn_t gpte_to_gfn(pt_element_t gpte)
75 {
76         return (gpte & PT_BASE_ADDR_MASK) >> PAGE_SHIFT;
77 }
78
79 static gfn_t gpte_to_gfn_pde(pt_element_t gpte)
80 {
81         return (gpte & PT_DIR_BASE_ADDR_MASK) >> PAGE_SHIFT;
82 }
83
84 static bool FNAME(cmpxchg_gpte)(struct kvm *kvm,
85                          gfn_t table_gfn, unsigned index,
86                          pt_element_t orig_pte, pt_element_t new_pte)
87 {
88         pt_element_t ret;
89         pt_element_t *table;
90         struct page *page;
91
92         page = gfn_to_page(kvm, table_gfn);
93
94         table = kmap_atomic(page, KM_USER0);
95         ret = CMPXCHG(&table[index], orig_pte, new_pte);
96         kunmap_atomic(table, KM_USER0);
97
98         kvm_release_page_dirty(page);
99
100         return (ret != orig_pte);
101 }
102
103 static unsigned FNAME(gpte_access)(struct kvm_vcpu *vcpu, pt_element_t gpte)
104 {
105         unsigned access;
106
107         access = (gpte & (PT_WRITABLE_MASK | PT_USER_MASK)) | ACC_EXEC_MASK;
108 #if PTTYPE == 64
109         if (is_nx(vcpu))
110                 access &= ~(gpte >> PT64_NX_SHIFT);
111 #endif
112         return access;
113 }
114
115 /*
116  * Fetch a guest pte for a guest virtual address
117  */
118 static int FNAME(walk_addr)(struct guest_walker *walker,
119                             struct kvm_vcpu *vcpu, gva_t addr,
120                             int write_fault, int user_fault, int fetch_fault)
121 {
122         pt_element_t pte;
123         gfn_t table_gfn;
124         unsigned index, pt_access, pte_access;
125         gpa_t pte_gpa;
126
127         pgprintk("%s: addr %lx\n", __func__, addr);
128 walk:
129         walker->level = vcpu->arch.mmu.root_level;
130         pte = vcpu->arch.cr3;
131 #if PTTYPE == 64
132         if (!is_long_mode(vcpu)) {
133                 pte = vcpu->arch.pdptrs[(addr >> 30) & 3];
134                 if (!is_present_pte(pte))
135                         goto not_present;
136                 --walker->level;
137         }
138 #endif
139         ASSERT((!is_long_mode(vcpu) && is_pae(vcpu)) ||
140                (vcpu->arch.cr3 & CR3_NONPAE_RESERVED_BITS) == 0);
141
142         pt_access = ACC_ALL;
143
144         for (;;) {
145                 index = PT_INDEX(addr, walker->level);
146
147                 table_gfn = gpte_to_gfn(pte);
148                 pte_gpa = gfn_to_gpa(table_gfn);
149                 pte_gpa += index * sizeof(pt_element_t);
150                 walker->table_gfn[walker->level - 1] = table_gfn;
151                 walker->pte_gpa[walker->level - 1] = pte_gpa;
152                 pgprintk("%s: table_gfn[%d] %lx\n", __func__,
153                          walker->level - 1, table_gfn);
154
155                 kvm_read_guest(vcpu->kvm, pte_gpa, &pte, sizeof(pte));
156
157                 if (!is_present_pte(pte))
158                         goto not_present;
159
160                 if (write_fault && !is_writeble_pte(pte))
161                         if (user_fault || is_write_protection(vcpu))
162                                 goto access_error;
163
164                 if (user_fault && !(pte & PT_USER_MASK))
165                         goto access_error;
166
167 #if PTTYPE == 64
168                 if (fetch_fault && is_nx(vcpu) && (pte & PT64_NX_MASK))
169                         goto access_error;
170 #endif
171
172                 if (!(pte & PT_ACCESSED_MASK)) {
173                         mark_page_dirty(vcpu->kvm, table_gfn);
174                         if (FNAME(cmpxchg_gpte)(vcpu->kvm, table_gfn,
175                             index, pte, pte|PT_ACCESSED_MASK))
176                                 goto walk;
177                         pte |= PT_ACCESSED_MASK;
178                 }
179
180                 pte_access = pt_access & FNAME(gpte_access)(vcpu, pte);
181
182                 walker->ptes[walker->level - 1] = pte;
183
184                 if (walker->level == PT_PAGE_TABLE_LEVEL) {
185                         walker->gfn = gpte_to_gfn(pte);
186                         break;
187                 }
188
189                 if (walker->level == PT_DIRECTORY_LEVEL
190                     && (pte & PT_PAGE_SIZE_MASK)
191                     && (PTTYPE == 64 || is_pse(vcpu))) {
192                         walker->gfn = gpte_to_gfn_pde(pte);
193                         walker->gfn += PT_INDEX(addr, PT_PAGE_TABLE_LEVEL);
194                         if (PTTYPE == 32 && is_cpuid_PSE36())
195                                 walker->gfn += pse36_gfn_delta(pte);
196                         break;
197                 }
198
199                 pt_access = pte_access;
200                 --walker->level;
201         }
202
203         if (write_fault && !is_dirty_pte(pte)) {
204                 bool ret;
205
206                 mark_page_dirty(vcpu->kvm, table_gfn);
207                 ret = FNAME(cmpxchg_gpte)(vcpu->kvm, table_gfn, index, pte,
208                             pte|PT_DIRTY_MASK);
209                 if (ret)
210                         goto walk;
211                 pte |= PT_DIRTY_MASK;
212                 kvm_mmu_pte_write(vcpu, pte_gpa, (u8 *)&pte, sizeof(pte), 0);
213                 walker->ptes[walker->level - 1] = pte;
214         }
215
216         walker->pt_access = pt_access;
217         walker->pte_access = pte_access;
218         pgprintk("%s: pte %llx pte_access %x pt_access %x\n",
219                  __func__, (u64)pte, pt_access, pte_access);
220         return 1;
221
222 not_present:
223         walker->error_code = 0;
224         goto err;
225
226 access_error:
227         walker->error_code = PFERR_PRESENT_MASK;
228
229 err:
230         if (write_fault)
231                 walker->error_code |= PFERR_WRITE_MASK;
232         if (user_fault)
233                 walker->error_code |= PFERR_USER_MASK;
234         if (fetch_fault)
235                 walker->error_code |= PFERR_FETCH_MASK;
236         return 0;
237 }
238
239 static void FNAME(update_pte)(struct kvm_vcpu *vcpu, struct kvm_mmu_page *page,
240                               u64 *spte, const void *pte)
241 {
242         pt_element_t gpte;
243         unsigned pte_access;
244         pfn_t pfn;
245         int largepage = vcpu->arch.update_pte.largepage;
246
247         gpte = *(const pt_element_t *)pte;
248         if (~gpte & (PT_PRESENT_MASK | PT_ACCESSED_MASK)) {
249                 if (!is_present_pte(gpte))
250                         set_shadow_pte(spte, shadow_notrap_nonpresent_pte);
251                 return;
252         }
253         pgprintk("%s: gpte %llx spte %p\n", __func__, (u64)gpte, spte);
254         pte_access = page->role.access & FNAME(gpte_access)(vcpu, gpte);
255         if (gpte_to_gfn(gpte) != vcpu->arch.update_pte.gfn)
256                 return;
257         pfn = vcpu->arch.update_pte.pfn;
258         if (is_error_pfn(pfn))
259                 return;
260         if (mmu_notifier_retry(vcpu, vcpu->arch.update_pte.mmu_seq))
261                 return;
262         kvm_get_pfn(pfn);
263         mmu_set_spte(vcpu, spte, page->role.access, pte_access, 0, 0,
264                      gpte & PT_DIRTY_MASK, NULL, largepage,
265                      gpte & PT_GLOBAL_MASK, gpte_to_gfn(gpte),
266                      pfn, true);
267 }
268
269 /*
270  * Fetch a shadow pte for a specific level in the paging hierarchy.
271  */
272 static u64 *FNAME(fetch)(struct kvm_vcpu *vcpu, gva_t addr,
273                          struct guest_walker *gw,
274                          int user_fault, int write_fault, int largepage,
275                          int *ptwrite, pfn_t pfn)
276 {
277         unsigned access = gw->pt_access;
278         struct kvm_mmu_page *shadow_page;
279         u64 spte, *sptep;
280         int direct;
281         gfn_t table_gfn;
282         int r;
283         int level;
284         pt_element_t curr_pte;
285         struct kvm_shadow_walk_iterator iterator;
286
287         if (!is_present_pte(gw->ptes[gw->level - 1]))
288                 return NULL;
289
290         for_each_shadow_entry(vcpu, addr, iterator) {
291                 level = iterator.level;
292                 sptep = iterator.sptep;
293                 if (level == PT_PAGE_TABLE_LEVEL
294                     || (largepage && level == PT_DIRECTORY_LEVEL)) {
295                         mmu_set_spte(vcpu, sptep, access,
296                                      gw->pte_access & access,
297                                      user_fault, write_fault,
298                                      gw->ptes[gw->level-1] & PT_DIRTY_MASK,
299                                      ptwrite, largepage,
300                                      gw->ptes[gw->level-1] & PT_GLOBAL_MASK,
301                                      gw->gfn, pfn, false);
302                         break;
303                 }
304
305                 if (is_shadow_present_pte(*sptep) && !is_large_pte(*sptep))
306                         continue;
307
308                 if (is_large_pte(*sptep)) {
309                         rmap_remove(vcpu->kvm, sptep);
310                         set_shadow_pte(sptep, shadow_trap_nonpresent_pte);
311                         kvm_flush_remote_tlbs(vcpu->kvm);
312                 }
313
314                 if (level == PT_DIRECTORY_LEVEL
315                     && gw->level == PT_DIRECTORY_LEVEL) {
316                         direct = 1;
317                         if (!is_dirty_pte(gw->ptes[level - 1]))
318                                 access &= ~ACC_WRITE_MASK;
319                         table_gfn = gpte_to_gfn(gw->ptes[level - 1]);
320                 } else {
321                         direct = 0;
322                         table_gfn = gw->table_gfn[level - 2];
323                 }
324                 shadow_page = kvm_mmu_get_page(vcpu, table_gfn, addr, level-1,
325                                                direct, access, sptep);
326                 if (!direct) {
327                         r = kvm_read_guest_atomic(vcpu->kvm,
328                                                   gw->pte_gpa[level - 2],
329                                                   &curr_pte, sizeof(curr_pte));
330                         if (r || curr_pte != gw->ptes[level - 2]) {
331                                 kvm_mmu_put_page(shadow_page, sptep);
332                                 kvm_release_pfn_clean(pfn);
333                                 sptep = NULL;
334                                 break;
335                         }
336                 }
337
338                 spte = __pa(shadow_page->spt)
339                         | PT_PRESENT_MASK | PT_ACCESSED_MASK
340                         | PT_WRITABLE_MASK | PT_USER_MASK;
341                 *sptep = spte;
342         }
343
344         return sptep;
345 }
346
347 /*
348  * Page fault handler.  There are several causes for a page fault:
349  *   - there is no shadow pte for the guest pte
350  *   - write access through a shadow pte marked read only so that we can set
351  *     the dirty bit
352  *   - write access to a shadow pte marked read only so we can update the page
353  *     dirty bitmap, when userspace requests it
354  *   - mmio access; in this case we will never install a present shadow pte
355  *   - normal guest page fault due to the guest pte marked not present, not
356  *     writable, or not executable
357  *
358  *  Returns: 1 if we need to emulate the instruction, 0 otherwise, or
359  *           a negative value on error.
360  */
361 static int FNAME(page_fault)(struct kvm_vcpu *vcpu, gva_t addr,
362                                u32 error_code)
363 {
364         int write_fault = error_code & PFERR_WRITE_MASK;
365         int user_fault = error_code & PFERR_USER_MASK;
366         int fetch_fault = error_code & PFERR_FETCH_MASK;
367         struct guest_walker walker;
368         u64 *shadow_pte;
369         int write_pt = 0;
370         int r;
371         pfn_t pfn;
372         int largepage = 0;
373         unsigned long mmu_seq;
374
375         pgprintk("%s: addr %lx err %x\n", __func__, addr, error_code);
376         kvm_mmu_audit(vcpu, "pre page fault");
377
378         r = mmu_topup_memory_caches(vcpu);
379         if (r)
380                 return r;
381
382         /*
383          * Look up the shadow pte for the faulting address.
384          */
385         r = FNAME(walk_addr)(&walker, vcpu, addr, write_fault, user_fault,
386                              fetch_fault);
387
388         /*
389          * The page is not mapped by the guest.  Let the guest handle it.
390          */
391         if (!r) {
392                 pgprintk("%s: guest page fault\n", __func__);
393                 inject_page_fault(vcpu, addr, walker.error_code);
394                 vcpu->arch.last_pt_write_count = 0; /* reset fork detector */
395                 return 0;
396         }
397
398         if (walker.level == PT_DIRECTORY_LEVEL) {
399                 gfn_t large_gfn;
400                 large_gfn = walker.gfn & ~(KVM_PAGES_PER_HPAGE-1);
401                 if (is_largepage_backed(vcpu, large_gfn)) {
402                         walker.gfn = large_gfn;
403                         largepage = 1;
404                 }
405         }
406         mmu_seq = vcpu->kvm->mmu_notifier_seq;
407         smp_rmb();
408         pfn = gfn_to_pfn(vcpu->kvm, walker.gfn);
409
410         /* mmio */
411         if (is_error_pfn(pfn)) {
412                 pgprintk("gfn %lx is mmio\n", walker.gfn);
413                 kvm_release_pfn_clean(pfn);
414                 return 1;
415         }
416
417         spin_lock(&vcpu->kvm->mmu_lock);
418         if (mmu_notifier_retry(vcpu, mmu_seq))
419                 goto out_unlock;
420         kvm_mmu_free_some_pages(vcpu);
421         shadow_pte = FNAME(fetch)(vcpu, addr, &walker, user_fault, write_fault,
422                                   largepage, &write_pt, pfn);
423
424         pgprintk("%s: shadow pte %p %llx ptwrite %d\n", __func__,
425                  shadow_pte, *shadow_pte, write_pt);
426
427         if (!write_pt)
428                 vcpu->arch.last_pt_write_count = 0; /* reset fork detector */
429
430         ++vcpu->stat.pf_fixed;
431         kvm_mmu_audit(vcpu, "post page fault (fixed)");
432         spin_unlock(&vcpu->kvm->mmu_lock);
433
434         return write_pt;
435
436 out_unlock:
437         spin_unlock(&vcpu->kvm->mmu_lock);
438         kvm_release_pfn_clean(pfn);
439         return 0;
440 }
441
442 static void FNAME(invlpg)(struct kvm_vcpu *vcpu, gva_t gva)
443 {
444         struct kvm_shadow_walk_iterator iterator;
445         pt_element_t gpte;
446         gpa_t pte_gpa = -1;
447         int level;
448         u64 *sptep;
449         int need_flush = 0;
450
451         spin_lock(&vcpu->kvm->mmu_lock);
452
453         for_each_shadow_entry(vcpu, gva, iterator) {
454                 level = iterator.level;
455                 sptep = iterator.sptep;
456
457                 /* FIXME: properly handle invlpg on large guest pages */
458                 if (level == PT_PAGE_TABLE_LEVEL ||
459                     ((level == PT_DIRECTORY_LEVEL) && is_large_pte(*sptep))) {
460                         struct kvm_mmu_page *sp = page_header(__pa(sptep));
461
462                         pte_gpa = (sp->gfn << PAGE_SHIFT);
463                         pte_gpa += (sptep - sp->spt) * sizeof(pt_element_t);
464
465                         if (is_shadow_present_pte(*sptep)) {
466                                 rmap_remove(vcpu->kvm, sptep);
467                                 if (is_large_pte(*sptep))
468                                         --vcpu->kvm->stat.lpages;
469                                 need_flush = 1;
470                         }
471                         set_shadow_pte(sptep, shadow_trap_nonpresent_pte);
472                         break;
473                 }
474
475                 if (!is_shadow_present_pte(*sptep))
476                         break;
477         }
478
479         if (need_flush)
480                 kvm_flush_remote_tlbs(vcpu->kvm);
481         spin_unlock(&vcpu->kvm->mmu_lock);
482
483         if (pte_gpa == -1)
484                 return;
485         if (kvm_read_guest_atomic(vcpu->kvm, pte_gpa, &gpte,
486                                   sizeof(pt_element_t)))
487                 return;
488         if (is_present_pte(gpte) && (gpte & PT_ACCESSED_MASK)) {
489                 if (mmu_topup_memory_caches(vcpu))
490                         return;
491                 kvm_mmu_pte_write(vcpu, pte_gpa, (const u8 *)&gpte,
492                                   sizeof(pt_element_t), 0);
493         }
494 }
495
496 static gpa_t FNAME(gva_to_gpa)(struct kvm_vcpu *vcpu, gva_t vaddr)
497 {
498         struct guest_walker walker;
499         gpa_t gpa = UNMAPPED_GVA;
500         int r;
501
502         r = FNAME(walk_addr)(&walker, vcpu, vaddr, 0, 0, 0);
503
504         if (r) {
505                 gpa = gfn_to_gpa(walker.gfn);
506                 gpa |= vaddr & ~PAGE_MASK;
507         }
508
509         return gpa;
510 }
511
512 static void FNAME(prefetch_page)(struct kvm_vcpu *vcpu,
513                                  struct kvm_mmu_page *sp)
514 {
515         int i, j, offset, r;
516         pt_element_t pt[256 / sizeof(pt_element_t)];
517         gpa_t pte_gpa;
518
519         if (sp->role.direct
520             || (PTTYPE == 32 && sp->role.level > PT_PAGE_TABLE_LEVEL)) {
521                 nonpaging_prefetch_page(vcpu, sp);
522                 return;
523         }
524
525         pte_gpa = gfn_to_gpa(sp->gfn);
526         if (PTTYPE == 32) {
527                 offset = sp->role.quadrant << PT64_LEVEL_BITS;
528                 pte_gpa += offset * sizeof(pt_element_t);
529         }
530
531         for (i = 0; i < PT64_ENT_PER_PAGE; i += ARRAY_SIZE(pt)) {
532                 r = kvm_read_guest_atomic(vcpu->kvm, pte_gpa, pt, sizeof pt);
533                 pte_gpa += ARRAY_SIZE(pt) * sizeof(pt_element_t);
534                 for (j = 0; j < ARRAY_SIZE(pt); ++j)
535                         if (r || is_present_pte(pt[j]))
536                                 sp->spt[i+j] = shadow_trap_nonpresent_pte;
537                         else
538                                 sp->spt[i+j] = shadow_notrap_nonpresent_pte;
539         }
540 }
541
542 /*
543  * Using the cached information from sp->gfns is safe because:
544  * - The spte has a reference to the struct page, so the pfn for a given gfn
545  *   can't change unless all sptes pointing to it are nuked first.
546  * - Alias changes zap the entire shadow cache.
547  */
548 static int FNAME(sync_page)(struct kvm_vcpu *vcpu, struct kvm_mmu_page *sp)
549 {
550         int i, offset, nr_present;
551
552         offset = nr_present = 0;
553
554         if (PTTYPE == 32)
555                 offset = sp->role.quadrant << PT64_LEVEL_BITS;
556
557         for (i = 0; i < PT64_ENT_PER_PAGE; i++) {
558                 unsigned pte_access;
559                 pt_element_t gpte;
560                 gpa_t pte_gpa;
561                 gfn_t gfn = sp->gfns[i];
562
563                 if (!is_shadow_present_pte(sp->spt[i]))
564                         continue;
565
566                 pte_gpa = gfn_to_gpa(sp->gfn);
567                 pte_gpa += (i+offset) * sizeof(pt_element_t);
568
569                 if (kvm_read_guest_atomic(vcpu->kvm, pte_gpa, &gpte,
570                                           sizeof(pt_element_t)))
571                         return -EINVAL;
572
573                 if (gpte_to_gfn(gpte) != gfn || !is_present_pte(gpte) ||
574                     !(gpte & PT_ACCESSED_MASK)) {
575                         u64 nonpresent;
576
577                         rmap_remove(vcpu->kvm, &sp->spt[i]);
578                         if (is_present_pte(gpte))
579                                 nonpresent = shadow_trap_nonpresent_pte;
580                         else
581                                 nonpresent = shadow_notrap_nonpresent_pte;
582                         set_shadow_pte(&sp->spt[i], nonpresent);
583                         continue;
584                 }
585
586                 nr_present++;
587                 pte_access = sp->role.access & FNAME(gpte_access)(vcpu, gpte);
588                 set_spte(vcpu, &sp->spt[i], pte_access, 0, 0,
589                          is_dirty_pte(gpte), 0, gpte & PT_GLOBAL_MASK, gfn,
590                          spte_to_pfn(sp->spt[i]), true, false);
591         }
592
593         return !nr_present;
594 }
595
596 #undef pt_element_t
597 #undef guest_walker
598 #undef FNAME
599 #undef PT_BASE_ADDR_MASK
600 #undef PT_INDEX
601 #undef PT_LEVEL_MASK
602 #undef PT_DIR_BASE_ADDR_MASK
603 #undef PT_LEVEL_BITS
604 #undef PT_MAX_FULL_LEVELS
605 #undef gpte_to_gfn
606 #undef gpte_to_gfn_pde
607 #undef CMPXCHG