2  * MPC83xx SPI controller driver.
 
   4  * Maintainer: Kumar Gala
 
   6  * Copyright (C) 2006 Polycom, Inc.
 
   8  * This program is free software; you can redistribute  it and/or modify it
 
   9  * under  the terms of  the GNU General  Public License as published by the
 
  10  * Free Software Foundation;  either version 2 of the  License, or (at your
 
  11  * option) any later version.
 
  13 #include <linux/module.h>
 
  14 #include <linux/init.h>
 
  15 #include <linux/types.h>
 
  16 #include <linux/kernel.h>
 
  17 #include <linux/completion.h>
 
  18 #include <linux/interrupt.h>
 
  19 #include <linux/delay.h>
 
  20 #include <linux/irq.h>
 
  21 #include <linux/device.h>
 
  22 #include <linux/spi/spi.h>
 
  23 #include <linux/spi/spi_bitbang.h>
 
  24 #include <linux/platform_device.h>
 
  25 #include <linux/fsl_devices.h>
 
  30 /* SPI Controller registers */
 
  31 struct mpc83xx_spi_reg {
 
  41 /* SPI Controller mode register definitions */
 
  42 #define SPMODE_LOOP             (1 << 30)
 
  43 #define SPMODE_CI_INACTIVEHIGH  (1 << 29)
 
  44 #define SPMODE_CP_BEGIN_EDGECLK (1 << 28)
 
  45 #define SPMODE_DIV16            (1 << 27)
 
  46 #define SPMODE_REV              (1 << 26)
 
  47 #define SPMODE_MS               (1 << 25)
 
  48 #define SPMODE_ENABLE           (1 << 24)
 
  49 #define SPMODE_LEN(x)           ((x) << 20)
 
  50 #define SPMODE_PM(x)            ((x) << 16)
 
  51 #define SPMODE_OP               (1 << 14)
 
  52 #define SPMODE_CG(x)            ((x) << 7)
 
  55  * Default for SPI Mode:
 
  56  *      SPI MODE 0 (inactive low, phase middle, MSB, 8-bit length, slow clk
 
  58 #define SPMODE_INIT_VAL (SPMODE_CI_INACTIVEHIGH | SPMODE_DIV16 | SPMODE_REV | \
 
  59                          SPMODE_MS | SPMODE_LEN(7) | SPMODE_PM(0xf))
 
  61 /* SPIE register values */
 
  62 #define SPIE_NE         0x00000200      /* Not empty */
 
  63 #define SPIE_NF         0x00000100      /* Not full */
 
  65 /* SPIM register values */
 
  66 #define SPIM_NE         0x00000200      /* Not empty */
 
  67 #define SPIM_NF         0x00000100      /* Not full */
 
  69 /* SPI Controller driver's private data. */
 
  71         struct mpc83xx_spi_reg __iomem *base;
 
  73         /* rx & tx bufs from the spi_transfer */
 
  77         /* functions to deal with different sized buffers */
 
  78         void (*get_rx) (u32 rx_data, struct mpc83xx_spi *);
 
  79         u32(*get_tx) (struct mpc83xx_spi *);
 
  84         unsigned nsecs;         /* (clock cycle time)/2 */
 
  86         u32 spibrg;             /* SPIBRG input clock */
 
  87         u32 rx_shift;           /* RX data reg shift when in qe mode */
 
  88         u32 tx_shift;           /* TX data reg shift when in qe mode */
 
  92         void (*activate_cs) (u8 cs, u8 polarity);
 
  93         void (*deactivate_cs) (u8 cs, u8 polarity);
 
  97         struct workqueue_struct *workqueue;
 
  98         struct work_struct work;
 
 100         struct list_head queue;
 
 103         struct completion done;
 
 106 struct spi_mpc83xx_cs {
 
 107         /* functions to deal with different sized buffers */
 
 108         void (*get_rx) (u32 rx_data, struct mpc83xx_spi *);
 
 109         u32 (*get_tx) (struct mpc83xx_spi *);
 
 110         u32 rx_shift;           /* RX data reg shift when in qe mode */
 
 111         u32 tx_shift;           /* TX data reg shift when in qe mode */
 
 112         u32 hw_mode;            /* Holds HW mode register settings */
 
 115 static inline void mpc83xx_spi_write_reg(__be32 __iomem * reg, u32 val)
 
 120 static inline u32 mpc83xx_spi_read_reg(__be32 __iomem * reg)
 
 125 #define MPC83XX_SPI_RX_BUF(type)                                          \
 
 126 void mpc83xx_spi_rx_buf_##type(u32 data, struct mpc83xx_spi *mpc83xx_spi) \
 
 128         type * rx = mpc83xx_spi->rx;                                      \
 
 129         *rx++ = (type)(data >> mpc83xx_spi->rx_shift);                    \
 
 130         mpc83xx_spi->rx = rx;                                             \
 
 133 #define MPC83XX_SPI_TX_BUF(type)                                \
 
 134 u32 mpc83xx_spi_tx_buf_##type(struct mpc83xx_spi *mpc83xx_spi)  \
 
 137         const type * tx = mpc83xx_spi->tx;                      \
 
 140         data = *tx++ << mpc83xx_spi->tx_shift;                  \
 
 141         mpc83xx_spi->tx = tx;                                   \
 
 145 MPC83XX_SPI_RX_BUF(u8)
 
 146 MPC83XX_SPI_RX_BUF(u16)
 
 147 MPC83XX_SPI_RX_BUF(u32)
 
 148 MPC83XX_SPI_TX_BUF(u8)
 
 149 MPC83XX_SPI_TX_BUF(u16)
 
 150 MPC83XX_SPI_TX_BUF(u32)
 
 152 static void mpc83xx_spi_chipselect(struct spi_device *spi, int value)
 
 154         struct mpc83xx_spi *mpc83xx_spi;
 
 155         u8 pol = spi->mode & SPI_CS_HIGH ? 1 : 0;
 
 156         struct spi_mpc83xx_cs   *cs = spi->controller_state;
 
 158         mpc83xx_spi = spi_master_get_devdata(spi->master);
 
 160         if (value == BITBANG_CS_INACTIVE) {
 
 161                 if (mpc83xx_spi->deactivate_cs)
 
 162                         mpc83xx_spi->deactivate_cs(spi->chip_select, pol);
 
 165         if (value == BITBANG_CS_ACTIVE) {
 
 166                 u32 regval = mpc83xx_spi_read_reg(&mpc83xx_spi->base->mode);
 
 168                 mpc83xx_spi->rx_shift = cs->rx_shift;
 
 169                 mpc83xx_spi->tx_shift = cs->tx_shift;
 
 170                 mpc83xx_spi->get_rx = cs->get_rx;
 
 171                 mpc83xx_spi->get_tx = cs->get_tx;
 
 173                 if (cs->hw_mode != regval) {
 
 175                         void *tmp_ptr = &mpc83xx_spi->base->mode;
 
 177                         regval = cs->hw_mode;
 
 178                         /* Turn off IRQs locally to minimize time that
 
 181                         local_irq_save(flags);
 
 182                         /* Turn off SPI unit prior changing mode */
 
 183                         mpc83xx_spi_write_reg(tmp_ptr, regval & ~SPMODE_ENABLE);
 
 184                         mpc83xx_spi_write_reg(tmp_ptr, regval);
 
 185                         local_irq_restore(flags);
 
 187                 if (mpc83xx_spi->activate_cs)
 
 188                         mpc83xx_spi->activate_cs(spi->chip_select, pol);
 
 193 int mpc83xx_spi_setup_transfer(struct spi_device *spi, struct spi_transfer *t)
 
 195         struct mpc83xx_spi *mpc83xx_spi;
 
 197         u8 bits_per_word, pm;
 
 199         struct spi_mpc83xx_cs   *cs = spi->controller_state;
 
 201         mpc83xx_spi = spi_master_get_devdata(spi->master);
 
 204                 bits_per_word = t->bits_per_word;
 
 211         /* spi_transfer level calls that work per-word */
 
 213                 bits_per_word = spi->bits_per_word;
 
 215         /* Make sure its a bit width we support [4..16, 32] */
 
 216         if ((bits_per_word < 4)
 
 217             || ((bits_per_word > 16) && (bits_per_word != 32)))
 
 221                 hz = spi->max_speed_hz;
 
 225         if (bits_per_word <= 8) {
 
 226                 cs->get_rx = mpc83xx_spi_rx_buf_u8;
 
 227                 cs->get_tx = mpc83xx_spi_tx_buf_u8;
 
 228                 if (mpc83xx_spi->qe_mode) {
 
 232         } else if (bits_per_word <= 16) {
 
 233                 cs->get_rx = mpc83xx_spi_rx_buf_u16;
 
 234                 cs->get_tx = mpc83xx_spi_tx_buf_u16;
 
 235                 if (mpc83xx_spi->qe_mode) {
 
 239         } else if (bits_per_word <= 32) {
 
 240                 cs->get_rx = mpc83xx_spi_rx_buf_u32;
 
 241                 cs->get_tx = mpc83xx_spi_tx_buf_u32;
 
 245         if (mpc83xx_spi->qe_mode && spi->mode & SPI_LSB_FIRST) {
 
 247                 if (bits_per_word <= 8)
 
 253         mpc83xx_spi->rx_shift = cs->rx_shift;
 
 254         mpc83xx_spi->tx_shift = cs->tx_shift;
 
 255         mpc83xx_spi->get_rx = cs->get_rx;
 
 256         mpc83xx_spi->get_tx = cs->get_tx;
 
 258         if (bits_per_word == 32)
 
 261                 bits_per_word = bits_per_word - 1;
 
 263         /* mask out bits we are going to set */
 
 264         cs->hw_mode &= ~(SPMODE_LEN(0xF) | SPMODE_DIV16
 
 267         cs->hw_mode |= SPMODE_LEN(bits_per_word);
 
 269         if ((mpc83xx_spi->spibrg / hz) > 64) {
 
 270                 cs->hw_mode |= SPMODE_DIV16;
 
 271                 pm = mpc83xx_spi->spibrg / (hz * 64);
 
 273                         dev_err(&spi->dev, "Requested speed is too "
 
 274                                 "low: %d Hz. Will use %d Hz instead.\n",
 
 275                                 hz, mpc83xx_spi->spibrg / 1024);
 
 279                 pm = mpc83xx_spi->spibrg / (hz * 4);
 
 283         cs->hw_mode |= SPMODE_PM(pm);
 
 284         regval =  mpc83xx_spi_read_reg(&mpc83xx_spi->base->mode);
 
 285         if (cs->hw_mode != regval) {
 
 287                 void *tmp_ptr = &mpc83xx_spi->base->mode;
 
 289                 regval = cs->hw_mode;
 
 290                 /* Turn off IRQs locally to minimize time
 
 291                  * that SPI is disabled
 
 293                 local_irq_save(flags);
 
 294                 /* Turn off SPI unit prior changing mode */
 
 295                 mpc83xx_spi_write_reg(tmp_ptr, regval & ~SPMODE_ENABLE);
 
 296                 mpc83xx_spi_write_reg(tmp_ptr, regval);
 
 297                 local_irq_restore(flags);
 
 302 static int mpc83xx_spi_bufs(struct spi_device *spi, struct spi_transfer *t)
 
 304         struct mpc83xx_spi *mpc83xx_spi;
 
 305         u32 word, len, bits_per_word;
 
 307         mpc83xx_spi = spi_master_get_devdata(spi->master);
 
 309         mpc83xx_spi->tx = t->tx_buf;
 
 310         mpc83xx_spi->rx = t->rx_buf;
 
 311         bits_per_word = spi->bits_per_word;
 
 312         if (t->bits_per_word)
 
 313                 bits_per_word = t->bits_per_word;
 
 315         if (bits_per_word > 8) {
 
 316                 /* invalid length? */
 
 321         if (bits_per_word > 16) {
 
 322                 /* invalid length? */
 
 327         mpc83xx_spi->count = len;
 
 329         INIT_COMPLETION(mpc83xx_spi->done);
 
 332         mpc83xx_spi_write_reg(&mpc83xx_spi->base->mask, SPIM_NE);
 
 335         word = mpc83xx_spi->get_tx(mpc83xx_spi);
 
 336         mpc83xx_spi_write_reg(&mpc83xx_spi->base->transmit, word);
 
 338         wait_for_completion(&mpc83xx_spi->done);
 
 340         /* disable rx ints */
 
 341         mpc83xx_spi_write_reg(&mpc83xx_spi->base->mask, 0);
 
 343         return mpc83xx_spi->count;
 
 346 static void mpc83xx_spi_work(struct work_struct *work)
 
 348         struct mpc83xx_spi *mpc83xx_spi =
 
 349                 container_of(work, struct mpc83xx_spi, work);
 
 351         spin_lock_irq(&mpc83xx_spi->lock);
 
 352         mpc83xx_spi->busy = 1;
 
 353         while (!list_empty(&mpc83xx_spi->queue)) {
 
 354                 struct spi_message *m;
 
 355                 struct spi_device *spi;
 
 356                 struct spi_transfer *t = NULL;
 
 358                 int status, nsecs = 50;
 
 360                 m = container_of(mpc83xx_spi->queue.next,
 
 361                                 struct spi_message, queue);
 
 362                 list_del_init(&m->queue);
 
 363                 spin_unlock_irq(&mpc83xx_spi->lock);
 
 368                 list_for_each_entry(t, &m->transfers, transfer_list) {
 
 369                         if (t->bits_per_word || t->speed_hz) {
 
 370                                 /* Don't allow changes if CS is active */
 
 374                                         status = mpc83xx_spi_setup_transfer(spi, t);
 
 380                                 mpc83xx_spi_chipselect(spi, BITBANG_CS_ACTIVE);
 
 381                         cs_change = t->cs_change;
 
 383                                 status = mpc83xx_spi_bufs(spi, t);
 
 388                         m->actual_length += t->len;
 
 391                                 udelay(t->delay_usecs);
 
 395                                 mpc83xx_spi_chipselect(spi, BITBANG_CS_INACTIVE);
 
 401                 m->complete(m->context);
 
 403                 if (status || !cs_change) {
 
 405                         mpc83xx_spi_chipselect(spi, BITBANG_CS_INACTIVE);
 
 408                 mpc83xx_spi_setup_transfer(spi, NULL);
 
 410                 spin_lock_irq(&mpc83xx_spi->lock);
 
 412         mpc83xx_spi->busy = 0;
 
 413         spin_unlock_irq(&mpc83xx_spi->lock);
 
 416 /* the spi->mode bits understood by this driver: */
 
 417 #define MODEBITS        (SPI_CPOL | SPI_CPHA | SPI_CS_HIGH \
 
 418                         | SPI_LSB_FIRST | SPI_LOOP)
 
 420 static int mpc83xx_spi_setup(struct spi_device *spi)
 
 422         struct mpc83xx_spi *mpc83xx_spi;
 
 425         struct spi_mpc83xx_cs   *cs = spi->controller_state;
 
 427         if (spi->mode & ~MODEBITS) {
 
 428                 dev_dbg(&spi->dev, "setup: unsupported mode bits %x\n",
 
 429                         spi->mode & ~MODEBITS);
 
 433         if (!spi->max_speed_hz)
 
 437                 cs = kzalloc(sizeof *cs, GFP_KERNEL);
 
 440                 spi->controller_state = cs;
 
 442         mpc83xx_spi = spi_master_get_devdata(spi->master);
 
 444         if (!spi->bits_per_word)
 
 445                 spi->bits_per_word = 8;
 
 447         hw_mode = cs->hw_mode; /* Save orginal settings */
 
 448         cs->hw_mode = mpc83xx_spi_read_reg(&mpc83xx_spi->base->mode);
 
 449         /* mask out bits we are going to set */
 
 450         cs->hw_mode &= ~(SPMODE_CP_BEGIN_EDGECLK | SPMODE_CI_INACTIVEHIGH
 
 451                          | SPMODE_REV | SPMODE_LOOP);
 
 453         if (spi->mode & SPI_CPHA)
 
 454                 cs->hw_mode |= SPMODE_CP_BEGIN_EDGECLK;
 
 455         if (spi->mode & SPI_CPOL)
 
 456                 cs->hw_mode |= SPMODE_CI_INACTIVEHIGH;
 
 457         if (!(spi->mode & SPI_LSB_FIRST))
 
 458                 cs->hw_mode |= SPMODE_REV;
 
 459         if (spi->mode & SPI_LOOP)
 
 460                 cs->hw_mode |= SPMODE_LOOP;
 
 462         retval = mpc83xx_spi_setup_transfer(spi, NULL);
 
 464                 cs->hw_mode = hw_mode; /* Restore settings */
 
 468         dev_dbg(&spi->dev, "%s, mode %d, %u bits/w, %u Hz\n",
 
 469                 __func__, spi->mode & (SPI_CPOL | SPI_CPHA),
 
 470                 spi->bits_per_word, spi->max_speed_hz);
 
 471 #if 0 /* Don't think this is needed */
 
 472         /* NOTE we _need_ to call chipselect() early, ideally with adapter
 
 473          * setup, unless the hardware defaults cooperate to avoid confusion
 
 474          * between normal (active low) and inverted chipselects.
 
 477         /* deselect chip (low or high) */
 
 478         spin_lock(&mpc83xx_spi->lock);
 
 479         if (!mpc83xx_spi->busy)
 
 480                 mpc83xx_spi_chipselect(spi, BITBANG_CS_INACTIVE);
 
 481         spin_unlock(&mpc83xx_spi->lock);
 
 486 irqreturn_t mpc83xx_spi_irq(s32 irq, void *context_data)
 
 488         struct mpc83xx_spi *mpc83xx_spi = context_data;
 
 490         irqreturn_t ret = IRQ_NONE;
 
 492         /* Get interrupt events(tx/rx) */
 
 493         event = mpc83xx_spi_read_reg(&mpc83xx_spi->base->event);
 
 495         /* We need handle RX first */
 
 496         if (event & SPIE_NE) {
 
 497                 u32 rx_data = mpc83xx_spi_read_reg(&mpc83xx_spi->base->receive);
 
 500                         mpc83xx_spi->get_rx(rx_data, mpc83xx_spi);
 
 505         if ((event & SPIE_NF) == 0)
 
 506                 /* spin until TX is done */
 
 508                          mpc83xx_spi_read_reg(&mpc83xx_spi->base->event)) &
 
 512         mpc83xx_spi->count -= 1;
 
 513         if (mpc83xx_spi->count) {
 
 514                 u32 word = mpc83xx_spi->get_tx(mpc83xx_spi);
 
 515                 mpc83xx_spi_write_reg(&mpc83xx_spi->base->transmit, word);
 
 517                 complete(&mpc83xx_spi->done);
 
 520         /* Clear the events */
 
 521         mpc83xx_spi_write_reg(&mpc83xx_spi->base->event, event);
 
 525 static int mpc83xx_spi_transfer(struct spi_device *spi,
 
 526                                 struct spi_message *m)
 
 528         struct mpc83xx_spi *mpc83xx_spi = spi_master_get_devdata(spi->master);
 
 531         m->actual_length = 0;
 
 532         m->status = -EINPROGRESS;
 
 534         spin_lock_irqsave(&mpc83xx_spi->lock, flags);
 
 535         list_add_tail(&m->queue, &mpc83xx_spi->queue);
 
 536         queue_work(mpc83xx_spi->workqueue, &mpc83xx_spi->work);
 
 537         spin_unlock_irqrestore(&mpc83xx_spi->lock, flags);
 
 543 static void mpc83xx_spi_cleanup(struct spi_device *spi)
 
 545         kfree(spi->controller_state);
 
 548 static int __init mpc83xx_spi_probe(struct platform_device *dev)
 
 550         struct spi_master *master;
 
 551         struct mpc83xx_spi *mpc83xx_spi;
 
 552         struct fsl_spi_platform_data *pdata;
 
 557         /* Get resources(memory, IRQ) associated with the device */
 
 558         master = spi_alloc_master(&dev->dev, sizeof(struct mpc83xx_spi));
 
 560         if (master == NULL) {
 
 565         platform_set_drvdata(dev, master);
 
 566         pdata = dev->dev.platform_data;
 
 573         r = platform_get_resource(dev, IORESOURCE_MEM, 0);
 
 578         master->setup = mpc83xx_spi_setup;
 
 579         master->transfer = mpc83xx_spi_transfer;
 
 580         master->cleanup = mpc83xx_spi_cleanup;
 
 582         mpc83xx_spi = spi_master_get_devdata(master);
 
 583         mpc83xx_spi->activate_cs = pdata->activate_cs;
 
 584         mpc83xx_spi->deactivate_cs = pdata->deactivate_cs;
 
 585         mpc83xx_spi->qe_mode = pdata->qe_mode;
 
 586         mpc83xx_spi->get_rx = mpc83xx_spi_rx_buf_u8;
 
 587         mpc83xx_spi->get_tx = mpc83xx_spi_tx_buf_u8;
 
 588         mpc83xx_spi->spibrg = pdata->sysclk;
 
 590         mpc83xx_spi->rx_shift = 0;
 
 591         mpc83xx_spi->tx_shift = 0;
 
 592         if (mpc83xx_spi->qe_mode) {
 
 593                 mpc83xx_spi->rx_shift = 16;
 
 594                 mpc83xx_spi->tx_shift = 24;
 
 597         init_completion(&mpc83xx_spi->done);
 
 599         mpc83xx_spi->base = ioremap(r->start, r->end - r->start + 1);
 
 600         if (mpc83xx_spi->base == NULL) {
 
 605         mpc83xx_spi->irq = platform_get_irq(dev, 0);
 
 607         if (mpc83xx_spi->irq < 0) {
 
 612         /* Register for SPI Interrupt */
 
 613         ret = request_irq(mpc83xx_spi->irq, mpc83xx_spi_irq,
 
 614                           0, "mpc83xx_spi", mpc83xx_spi);
 
 619         master->bus_num = pdata->bus_num;
 
 620         master->num_chipselect = pdata->max_chipselect;
 
 622         /* SPI controller initializations */
 
 623         mpc83xx_spi_write_reg(&mpc83xx_spi->base->mode, 0);
 
 624         mpc83xx_spi_write_reg(&mpc83xx_spi->base->mask, 0);
 
 625         mpc83xx_spi_write_reg(&mpc83xx_spi->base->command, 0);
 
 626         mpc83xx_spi_write_reg(&mpc83xx_spi->base->event, 0xffffffff);
 
 628         /* Enable SPI interface */
 
 629         regval = pdata->initial_spmode | SPMODE_INIT_VAL | SPMODE_ENABLE;
 
 633         mpc83xx_spi_write_reg(&mpc83xx_spi->base->mode, regval);
 
 634         spin_lock_init(&mpc83xx_spi->lock);
 
 635         init_completion(&mpc83xx_spi->done);
 
 636         INIT_WORK(&mpc83xx_spi->work, mpc83xx_spi_work);
 
 637         INIT_LIST_HEAD(&mpc83xx_spi->queue);
 
 639         mpc83xx_spi->workqueue = create_singlethread_workqueue(
 
 640                 master->dev.parent->bus_id);
 
 641         if (mpc83xx_spi->workqueue == NULL) {
 
 646         ret = spi_register_master(master);
 
 651                "%s: MPC83xx SPI Controller driver at 0x%p (irq = %d)\n",
 
 652                dev->dev.bus_id, mpc83xx_spi->base, mpc83xx_spi->irq);
 
 657         destroy_workqueue(mpc83xx_spi->workqueue);
 
 659         free_irq(mpc83xx_spi->irq, mpc83xx_spi);
 
 661         iounmap(mpc83xx_spi->base);
 
 663         spi_master_put(master);
 
 670 static int __exit mpc83xx_spi_remove(struct platform_device *dev)
 
 672         struct mpc83xx_spi *mpc83xx_spi;
 
 673         struct spi_master *master;
 
 675         master = platform_get_drvdata(dev);
 
 676         mpc83xx_spi = spi_master_get_devdata(master);
 
 678         flush_workqueue(mpc83xx_spi->workqueue);
 
 679         destroy_workqueue(mpc83xx_spi->workqueue);
 
 680         spi_unregister_master(master);
 
 682         free_irq(mpc83xx_spi->irq, mpc83xx_spi);
 
 683         iounmap(mpc83xx_spi->base);
 
 688 MODULE_ALIAS("platform:mpc83xx_spi");
 
 689 static struct platform_driver mpc83xx_spi_driver = {
 
 690         .remove = __exit_p(mpc83xx_spi_remove),
 
 692                 .name = "mpc83xx_spi",
 
 693                 .owner = THIS_MODULE,
 
 697 static int __init mpc83xx_spi_init(void)
 
 699         return platform_driver_probe(&mpc83xx_spi_driver, mpc83xx_spi_probe);
 
 702 static void __exit mpc83xx_spi_exit(void)
 
 704         platform_driver_unregister(&mpc83xx_spi_driver);
 
 707 module_init(mpc83xx_spi_init);
 
 708 module_exit(mpc83xx_spi_exit);
 
 710 MODULE_AUTHOR("Kumar Gala");
 
 711 MODULE_DESCRIPTION("Simple MPC83xx SPI Driver");
 
 712 MODULE_LICENSE("GPL");