[PATCH] sata_sil24: don't do hardreset during driver initialization
[linux-2.6] / drivers / scsi / ahci.c
1 /*
2  *  ahci.c - AHCI SATA support
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2004-2005 Red Hat, Inc.
9  *
10  *
11  *  This program is free software; you can redistribute it and/or modify
12  *  it under the terms of the GNU General Public License as published by
13  *  the Free Software Foundation; either version 2, or (at your option)
14  *  any later version.
15  *
16  *  This program is distributed in the hope that it will be useful,
17  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
18  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  *  GNU General Public License for more details.
20  *
21  *  You should have received a copy of the GNU General Public License
22  *  along with this program; see the file COPYING.  If not, write to
23  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
24  *
25  *
26  * libata documentation is available via 'make {ps|pdf}docs',
27  * as Documentation/DocBook/libata.*
28  *
29  * AHCI hardware documentation:
30  * http://www.intel.com/technology/serialata/pdf/rev1_0.pdf
31  * http://www.intel.com/technology/serialata/pdf/rev1_1.pdf
32  *
33  */
34
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/blkdev.h>
40 #include <linux/delay.h>
41 #include <linux/interrupt.h>
42 #include <linux/sched.h>
43 #include <linux/dma-mapping.h>
44 #include <linux/device.h>
45 #include <scsi/scsi_host.h>
46 #include <scsi/scsi_cmnd.h>
47 #include <linux/libata.h>
48 #include <asm/io.h>
49
50 #define DRV_NAME        "ahci"
51 #define DRV_VERSION     "1.3"
52
53
54 enum {
55         AHCI_PCI_BAR            = 5,
56         AHCI_MAX_SG             = 168, /* hardware max is 64K */
57         AHCI_DMA_BOUNDARY       = 0xffffffff,
58         AHCI_USE_CLUSTERING     = 0,
59         AHCI_CMD_SLOT_SZ        = 32 * 32,
60         AHCI_RX_FIS_SZ          = 256,
61         AHCI_CMD_TBL_HDR        = 0x80,
62         AHCI_CMD_TBL_CDB        = 0x40,
63         AHCI_CMD_TBL_SZ         = AHCI_CMD_TBL_HDR + (AHCI_MAX_SG * 16),
64         AHCI_PORT_PRIV_DMA_SZ   = AHCI_CMD_SLOT_SZ + AHCI_CMD_TBL_SZ +
65                                   AHCI_RX_FIS_SZ,
66         AHCI_IRQ_ON_SG          = (1 << 31),
67         AHCI_CMD_ATAPI          = (1 << 5),
68         AHCI_CMD_WRITE          = (1 << 6),
69         AHCI_CMD_PREFETCH       = (1 << 7),
70         AHCI_CMD_RESET          = (1 << 8),
71         AHCI_CMD_CLR_BUSY       = (1 << 10),
72
73         RX_FIS_D2H_REG          = 0x40, /* offset of D2H Register FIS data */
74
75         board_ahci              = 0,
76
77         /* global controller registers */
78         HOST_CAP                = 0x00, /* host capabilities */
79         HOST_CTL                = 0x04, /* global host control */
80         HOST_IRQ_STAT           = 0x08, /* interrupt status */
81         HOST_PORTS_IMPL         = 0x0c, /* bitmap of implemented ports */
82         HOST_VERSION            = 0x10, /* AHCI spec. version compliancy */
83
84         /* HOST_CTL bits */
85         HOST_RESET              = (1 << 0),  /* reset controller; self-clear */
86         HOST_IRQ_EN             = (1 << 1),  /* global IRQ enable */
87         HOST_AHCI_EN            = (1 << 31), /* AHCI enabled */
88
89         /* HOST_CAP bits */
90         HOST_CAP_64             = (1 << 31), /* PCI DAC (64-bit DMA) support */
91         HOST_CAP_CLO            = (1 << 24), /* Command List Override support */
92
93         /* registers for each SATA port */
94         PORT_LST_ADDR           = 0x00, /* command list DMA addr */
95         PORT_LST_ADDR_HI        = 0x04, /* command list DMA addr hi */
96         PORT_FIS_ADDR           = 0x08, /* FIS rx buf addr */
97         PORT_FIS_ADDR_HI        = 0x0c, /* FIS rx buf addr hi */
98         PORT_IRQ_STAT           = 0x10, /* interrupt status */
99         PORT_IRQ_MASK           = 0x14, /* interrupt enable/disable mask */
100         PORT_CMD                = 0x18, /* port command */
101         PORT_TFDATA             = 0x20, /* taskfile data */
102         PORT_SIG                = 0x24, /* device TF signature */
103         PORT_CMD_ISSUE          = 0x38, /* command issue */
104         PORT_SCR                = 0x28, /* SATA phy register block */
105         PORT_SCR_STAT           = 0x28, /* SATA phy register: SStatus */
106         PORT_SCR_CTL            = 0x2c, /* SATA phy register: SControl */
107         PORT_SCR_ERR            = 0x30, /* SATA phy register: SError */
108         PORT_SCR_ACT            = 0x34, /* SATA phy register: SActive */
109
110         /* PORT_IRQ_{STAT,MASK} bits */
111         PORT_IRQ_COLD_PRES      = (1 << 31), /* cold presence detect */
112         PORT_IRQ_TF_ERR         = (1 << 30), /* task file error */
113         PORT_IRQ_HBUS_ERR       = (1 << 29), /* host bus fatal error */
114         PORT_IRQ_HBUS_DATA_ERR  = (1 << 28), /* host bus data error */
115         PORT_IRQ_IF_ERR         = (1 << 27), /* interface fatal error */
116         PORT_IRQ_IF_NONFATAL    = (1 << 26), /* interface non-fatal error */
117         PORT_IRQ_OVERFLOW       = (1 << 24), /* xfer exhausted available S/G */
118         PORT_IRQ_BAD_PMP        = (1 << 23), /* incorrect port multiplier */
119
120         PORT_IRQ_PHYRDY         = (1 << 22), /* PhyRdy changed */
121         PORT_IRQ_DEV_ILCK       = (1 << 7), /* device interlock */
122         PORT_IRQ_CONNECT        = (1 << 6), /* port connect change status */
123         PORT_IRQ_SG_DONE        = (1 << 5), /* descriptor processed */
124         PORT_IRQ_UNK_FIS        = (1 << 4), /* unknown FIS rx'd */
125         PORT_IRQ_SDB_FIS        = (1 << 3), /* Set Device Bits FIS rx'd */
126         PORT_IRQ_DMAS_FIS       = (1 << 2), /* DMA Setup FIS rx'd */
127         PORT_IRQ_PIOS_FIS       = (1 << 1), /* PIO Setup FIS rx'd */
128         PORT_IRQ_D2H_REG_FIS    = (1 << 0), /* D2H Register FIS rx'd */
129
130         PORT_IRQ_FATAL          = PORT_IRQ_TF_ERR |
131                                   PORT_IRQ_HBUS_ERR |
132                                   PORT_IRQ_HBUS_DATA_ERR |
133                                   PORT_IRQ_IF_ERR,
134         DEF_PORT_IRQ            = PORT_IRQ_FATAL | PORT_IRQ_PHYRDY |
135                                   PORT_IRQ_CONNECT | PORT_IRQ_SG_DONE |
136                                   PORT_IRQ_UNK_FIS | PORT_IRQ_SDB_FIS |
137                                   PORT_IRQ_DMAS_FIS | PORT_IRQ_PIOS_FIS |
138                                   PORT_IRQ_D2H_REG_FIS,
139
140         /* PORT_CMD bits */
141         PORT_CMD_ATAPI          = (1 << 24), /* Device is ATAPI */
142         PORT_CMD_LIST_ON        = (1 << 15), /* cmd list DMA engine running */
143         PORT_CMD_FIS_ON         = (1 << 14), /* FIS DMA engine running */
144         PORT_CMD_FIS_RX         = (1 << 4), /* Enable FIS receive DMA engine */
145         PORT_CMD_CLO            = (1 << 3), /* Command list override */
146         PORT_CMD_POWER_ON       = (1 << 2), /* Power up device */
147         PORT_CMD_SPIN_UP        = (1 << 1), /* Spin up device */
148         PORT_CMD_START          = (1 << 0), /* Enable port DMA engine */
149
150         PORT_CMD_ICC_ACTIVE     = (0x1 << 28), /* Put i/f in active state */
151         PORT_CMD_ICC_PARTIAL    = (0x2 << 28), /* Put i/f in partial state */
152         PORT_CMD_ICC_SLUMBER    = (0x6 << 28), /* Put i/f in slumber state */
153
154         /* hpriv->flags bits */
155         AHCI_FLAG_MSI           = (1 << 0),
156 };
157
158 struct ahci_cmd_hdr {
159         u32                     opts;
160         u32                     status;
161         u32                     tbl_addr;
162         u32                     tbl_addr_hi;
163         u32                     reserved[4];
164 };
165
166 struct ahci_sg {
167         u32                     addr;
168         u32                     addr_hi;
169         u32                     reserved;
170         u32                     flags_size;
171 };
172
173 struct ahci_host_priv {
174         unsigned long           flags;
175         u32                     cap;    /* cache of HOST_CAP register */
176         u32                     port_map; /* cache of HOST_PORTS_IMPL reg */
177 };
178
179 struct ahci_port_priv {
180         struct ahci_cmd_hdr     *cmd_slot;
181         dma_addr_t              cmd_slot_dma;
182         void                    *cmd_tbl;
183         dma_addr_t              cmd_tbl_dma;
184         struct ahci_sg          *cmd_tbl_sg;
185         void                    *rx_fis;
186         dma_addr_t              rx_fis_dma;
187 };
188
189 static u32 ahci_scr_read (struct ata_port *ap, unsigned int sc_reg);
190 static void ahci_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val);
191 static int ahci_init_one (struct pci_dev *pdev, const struct pci_device_id *ent);
192 static unsigned int ahci_qc_issue(struct ata_queued_cmd *qc);
193 static irqreturn_t ahci_interrupt (int irq, void *dev_instance, struct pt_regs *regs);
194 static int ahci_probe_reset(struct ata_port *ap, unsigned int *classes);
195 static void ahci_irq_clear(struct ata_port *ap);
196 static void ahci_eng_timeout(struct ata_port *ap);
197 static int ahci_port_start(struct ata_port *ap);
198 static void ahci_port_stop(struct ata_port *ap);
199 static void ahci_tf_read(struct ata_port *ap, struct ata_taskfile *tf);
200 static void ahci_qc_prep(struct ata_queued_cmd *qc);
201 static u8 ahci_check_status(struct ata_port *ap);
202 static inline int ahci_host_intr(struct ata_port *ap, struct ata_queued_cmd *qc);
203 static void ahci_remove_one (struct pci_dev *pdev);
204
205 static struct scsi_host_template ahci_sht = {
206         .module                 = THIS_MODULE,
207         .name                   = DRV_NAME,
208         .ioctl                  = ata_scsi_ioctl,
209         .queuecommand           = ata_scsi_queuecmd,
210         .can_queue              = ATA_DEF_QUEUE,
211         .this_id                = ATA_SHT_THIS_ID,
212         .sg_tablesize           = AHCI_MAX_SG,
213         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
214         .emulated               = ATA_SHT_EMULATED,
215         .use_clustering         = AHCI_USE_CLUSTERING,
216         .proc_name              = DRV_NAME,
217         .dma_boundary           = AHCI_DMA_BOUNDARY,
218         .slave_configure        = ata_scsi_slave_config,
219         .bios_param             = ata_std_bios_param,
220 };
221
222 static const struct ata_port_operations ahci_ops = {
223         .port_disable           = ata_port_disable,
224
225         .check_status           = ahci_check_status,
226         .check_altstatus        = ahci_check_status,
227         .dev_select             = ata_noop_dev_select,
228
229         .tf_read                = ahci_tf_read,
230
231         .probe_reset            = ahci_probe_reset,
232
233         .qc_prep                = ahci_qc_prep,
234         .qc_issue               = ahci_qc_issue,
235
236         .eng_timeout            = ahci_eng_timeout,
237
238         .irq_handler            = ahci_interrupt,
239         .irq_clear              = ahci_irq_clear,
240
241         .scr_read               = ahci_scr_read,
242         .scr_write              = ahci_scr_write,
243
244         .port_start             = ahci_port_start,
245         .port_stop              = ahci_port_stop,
246 };
247
248 static const struct ata_port_info ahci_port_info[] = {
249         /* board_ahci */
250         {
251                 .sht            = &ahci_sht,
252                 .host_flags     = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
253                                   ATA_FLAG_MMIO | ATA_FLAG_PIO_DMA,
254                 .pio_mask       = 0x1f, /* pio0-4 */
255                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
256                 .port_ops       = &ahci_ops,
257         },
258 };
259
260 static const struct pci_device_id ahci_pci_tbl[] = {
261         { PCI_VENDOR_ID_INTEL, 0x2652, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
262           board_ahci }, /* ICH6 */
263         { PCI_VENDOR_ID_INTEL, 0x2653, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
264           board_ahci }, /* ICH6M */
265         { PCI_VENDOR_ID_INTEL, 0x27c1, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
266           board_ahci }, /* ICH7 */
267         { PCI_VENDOR_ID_INTEL, 0x27c5, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
268           board_ahci }, /* ICH7M */
269         { PCI_VENDOR_ID_INTEL, 0x27c3, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
270           board_ahci }, /* ICH7R */
271         { PCI_VENDOR_ID_AL, 0x5288, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
272           board_ahci }, /* ULi M5288 */
273         { PCI_VENDOR_ID_INTEL, 0x2681, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
274           board_ahci }, /* ESB2 */
275         { PCI_VENDOR_ID_INTEL, 0x2682, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
276           board_ahci }, /* ESB2 */
277         { PCI_VENDOR_ID_INTEL, 0x2683, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
278           board_ahci }, /* ESB2 */
279         { PCI_VENDOR_ID_INTEL, 0x27c6, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
280           board_ahci }, /* ICH7-M DH */
281         { PCI_VENDOR_ID_INTEL, 0x2821, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
282           board_ahci }, /* ICH8 */
283         { PCI_VENDOR_ID_INTEL, 0x2822, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
284           board_ahci }, /* ICH8 */
285         { PCI_VENDOR_ID_INTEL, 0x2824, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
286           board_ahci }, /* ICH8 */
287         { PCI_VENDOR_ID_INTEL, 0x2829, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
288           board_ahci }, /* ICH8M */
289         { PCI_VENDOR_ID_INTEL, 0x282a, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
290           board_ahci }, /* ICH8M */
291         { 0x197b, 0x2360, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
292           board_ahci }, /* JMicron JMB360 */
293         { 0x197b, 0x2363, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
294           board_ahci }, /* JMicron JMB363 */
295         { PCI_VENDOR_ID_ATI, 0x4380, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
296           board_ahci }, /* ATI SB600 non-raid */
297         { PCI_VENDOR_ID_ATI, 0x4381, PCI_ANY_ID, PCI_ANY_ID, 0, 0,
298           board_ahci }, /* ATI SB600 raid */
299         { }     /* terminate list */
300 };
301
302
303 static struct pci_driver ahci_pci_driver = {
304         .name                   = DRV_NAME,
305         .id_table               = ahci_pci_tbl,
306         .probe                  = ahci_init_one,
307         .remove                 = ahci_remove_one,
308 };
309
310
311 static inline unsigned long ahci_port_base_ul (unsigned long base, unsigned int port)
312 {
313         return base + 0x100 + (port * 0x80);
314 }
315
316 static inline void __iomem *ahci_port_base (void __iomem *base, unsigned int port)
317 {
318         return (void __iomem *) ahci_port_base_ul((unsigned long)base, port);
319 }
320
321 static int ahci_port_start(struct ata_port *ap)
322 {
323         struct device *dev = ap->host_set->dev;
324         struct ahci_host_priv *hpriv = ap->host_set->private_data;
325         struct ahci_port_priv *pp;
326         void __iomem *mmio = ap->host_set->mmio_base;
327         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
328         void *mem;
329         dma_addr_t mem_dma;
330         int rc;
331
332         pp = kmalloc(sizeof(*pp), GFP_KERNEL);
333         if (!pp)
334                 return -ENOMEM;
335         memset(pp, 0, sizeof(*pp));
336
337         rc = ata_pad_alloc(ap, dev);
338         if (rc) {
339                 kfree(pp);
340                 return rc;
341         }
342
343         mem = dma_alloc_coherent(dev, AHCI_PORT_PRIV_DMA_SZ, &mem_dma, GFP_KERNEL);
344         if (!mem) {
345                 ata_pad_free(ap, dev);
346                 kfree(pp);
347                 return -ENOMEM;
348         }
349         memset(mem, 0, AHCI_PORT_PRIV_DMA_SZ);
350
351         /*
352          * First item in chunk of DMA memory: 32-slot command table,
353          * 32 bytes each in size
354          */
355         pp->cmd_slot = mem;
356         pp->cmd_slot_dma = mem_dma;
357
358         mem += AHCI_CMD_SLOT_SZ;
359         mem_dma += AHCI_CMD_SLOT_SZ;
360
361         /*
362          * Second item: Received-FIS area
363          */
364         pp->rx_fis = mem;
365         pp->rx_fis_dma = mem_dma;
366
367         mem += AHCI_RX_FIS_SZ;
368         mem_dma += AHCI_RX_FIS_SZ;
369
370         /*
371          * Third item: data area for storing a single command
372          * and its scatter-gather table
373          */
374         pp->cmd_tbl = mem;
375         pp->cmd_tbl_dma = mem_dma;
376
377         pp->cmd_tbl_sg = mem + AHCI_CMD_TBL_HDR;
378
379         ap->private_data = pp;
380
381         if (hpriv->cap & HOST_CAP_64)
382                 writel((pp->cmd_slot_dma >> 16) >> 16, port_mmio + PORT_LST_ADDR_HI);
383         writel(pp->cmd_slot_dma & 0xffffffff, port_mmio + PORT_LST_ADDR);
384         readl(port_mmio + PORT_LST_ADDR); /* flush */
385
386         if (hpriv->cap & HOST_CAP_64)
387                 writel((pp->rx_fis_dma >> 16) >> 16, port_mmio + PORT_FIS_ADDR_HI);
388         writel(pp->rx_fis_dma & 0xffffffff, port_mmio + PORT_FIS_ADDR);
389         readl(port_mmio + PORT_FIS_ADDR); /* flush */
390
391         writel(PORT_CMD_ICC_ACTIVE | PORT_CMD_FIS_RX |
392                PORT_CMD_POWER_ON | PORT_CMD_SPIN_UP |
393                PORT_CMD_START, port_mmio + PORT_CMD);
394         readl(port_mmio + PORT_CMD); /* flush */
395
396         return 0;
397 }
398
399
400 static void ahci_port_stop(struct ata_port *ap)
401 {
402         struct device *dev = ap->host_set->dev;
403         struct ahci_port_priv *pp = ap->private_data;
404         void __iomem *mmio = ap->host_set->mmio_base;
405         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
406         u32 tmp;
407
408         tmp = readl(port_mmio + PORT_CMD);
409         tmp &= ~(PORT_CMD_START | PORT_CMD_FIS_RX);
410         writel(tmp, port_mmio + PORT_CMD);
411         readl(port_mmio + PORT_CMD); /* flush */
412
413         /* spec says 500 msecs for each PORT_CMD_{START,FIS_RX} bit, so
414          * this is slightly incorrect.
415          */
416         msleep(500);
417
418         ap->private_data = NULL;
419         dma_free_coherent(dev, AHCI_PORT_PRIV_DMA_SZ,
420                           pp->cmd_slot, pp->cmd_slot_dma);
421         ata_pad_free(ap, dev);
422         kfree(pp);
423 }
424
425 static u32 ahci_scr_read (struct ata_port *ap, unsigned int sc_reg_in)
426 {
427         unsigned int sc_reg;
428
429         switch (sc_reg_in) {
430         case SCR_STATUS:        sc_reg = 0; break;
431         case SCR_CONTROL:       sc_reg = 1; break;
432         case SCR_ERROR:         sc_reg = 2; break;
433         case SCR_ACTIVE:        sc_reg = 3; break;
434         default:
435                 return 0xffffffffU;
436         }
437
438         return readl((void __iomem *) ap->ioaddr.scr_addr + (sc_reg * 4));
439 }
440
441
442 static void ahci_scr_write (struct ata_port *ap, unsigned int sc_reg_in,
443                                u32 val)
444 {
445         unsigned int sc_reg;
446
447         switch (sc_reg_in) {
448         case SCR_STATUS:        sc_reg = 0; break;
449         case SCR_CONTROL:       sc_reg = 1; break;
450         case SCR_ERROR:         sc_reg = 2; break;
451         case SCR_ACTIVE:        sc_reg = 3; break;
452         default:
453                 return;
454         }
455
456         writel(val, (void __iomem *) ap->ioaddr.scr_addr + (sc_reg * 4));
457 }
458
459 static int ahci_stop_engine(struct ata_port *ap)
460 {
461         void __iomem *mmio = ap->host_set->mmio_base;
462         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
463         int work;
464         u32 tmp;
465
466         tmp = readl(port_mmio + PORT_CMD);
467         tmp &= ~PORT_CMD_START;
468         writel(tmp, port_mmio + PORT_CMD);
469
470         /* wait for engine to stop.  TODO: this could be
471          * as long as 500 msec
472          */
473         work = 1000;
474         while (work-- > 0) {
475                 tmp = readl(port_mmio + PORT_CMD);
476                 if ((tmp & PORT_CMD_LIST_ON) == 0)
477                         return 0;
478                 udelay(10);
479         }
480
481         return -EIO;
482 }
483
484 static void ahci_start_engine(struct ata_port *ap)
485 {
486         void __iomem *mmio = ap->host_set->mmio_base;
487         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
488         u32 tmp;
489
490         tmp = readl(port_mmio + PORT_CMD);
491         tmp |= PORT_CMD_START;
492         writel(tmp, port_mmio + PORT_CMD);
493         readl(port_mmio + PORT_CMD); /* flush */
494 }
495
496 static unsigned int ahci_dev_classify(struct ata_port *ap)
497 {
498         void __iomem *port_mmio = (void __iomem *) ap->ioaddr.cmd_addr;
499         struct ata_taskfile tf;
500         u32 tmp;
501
502         tmp = readl(port_mmio + PORT_SIG);
503         tf.lbah         = (tmp >> 24)   & 0xff;
504         tf.lbam         = (tmp >> 16)   & 0xff;
505         tf.lbal         = (tmp >> 8)    & 0xff;
506         tf.nsect        = (tmp)         & 0xff;
507
508         return ata_dev_classify(&tf);
509 }
510
511 static void ahci_fill_cmd_slot(struct ahci_port_priv *pp, u32 opts)
512 {
513         pp->cmd_slot[0].opts = cpu_to_le32(opts);
514         pp->cmd_slot[0].status = 0;
515         pp->cmd_slot[0].tbl_addr = cpu_to_le32(pp->cmd_tbl_dma & 0xffffffff);
516         pp->cmd_slot[0].tbl_addr_hi = cpu_to_le32((pp->cmd_tbl_dma >> 16) >> 16);
517 }
518
519 static int ahci_softreset(struct ata_port *ap, unsigned int *class)
520 {
521         struct ahci_host_priv *hpriv = ap->host_set->private_data;
522         struct ahci_port_priv *pp = ap->private_data;
523         void __iomem *mmio = ap->host_set->mmio_base;
524         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
525         const u32 cmd_fis_len = 5; /* five dwords */
526         const char *reason = NULL;
527         struct ata_taskfile tf;
528         u32 tmp;
529         u8 *fis;
530         int rc;
531
532         DPRINTK("ENTER\n");
533
534         if (!sata_dev_present(ap)) {
535                 DPRINTK("PHY reports no device\n");
536                 *class = ATA_DEV_NONE;
537                 return 0;
538         }
539
540         /* prepare for SRST (AHCI-1.1 10.4.1) */
541         rc = ahci_stop_engine(ap);
542         if (rc) {
543                 reason = "failed to stop engine";
544                 goto fail_restart;
545         }
546
547         /* check BUSY/DRQ, perform Command List Override if necessary */
548         ahci_tf_read(ap, &tf);
549         if (tf.command & (ATA_BUSY | ATA_DRQ)) {
550                 if (!(hpriv->cap & HOST_CAP_CLO)) {
551                         rc = -EIO;
552                         reason = "port busy but no CLO";
553                         goto fail_restart;
554                 }
555
556                 tmp = readl(port_mmio + PORT_CMD);
557                 tmp |= PORT_CMD_CLO;
558                 writel(tmp, port_mmio + PORT_CMD);
559
560                 tmp = ata_wait_register(port_mmio + PORT_CMD,
561                                         PORT_CMD_CLO, PORT_CMD_CLO, 1, 500);
562                 if (tmp & PORT_CMD_CLO) {
563                         rc = -EIO;
564                         reason = "CLO failed";
565                         goto fail_restart;
566                 }
567         }
568
569         /* restart engine */
570         ahci_start_engine(ap);
571
572         ata_tf_init(ap, &tf, 0);
573         fis = pp->cmd_tbl;
574
575         /* issue the first D2H Register FIS */
576         ahci_fill_cmd_slot(pp, cmd_fis_len | AHCI_CMD_RESET | AHCI_CMD_CLR_BUSY);
577
578         tf.ctl |= ATA_SRST;
579         ata_tf_to_fis(&tf, fis, 0);
580         fis[1] &= ~(1 << 7);    /* turn off Command FIS bit */
581
582         writel(1, port_mmio + PORT_CMD_ISSUE);
583
584         tmp = ata_wait_register(port_mmio + PORT_CMD_ISSUE, 0x1, 0x1, 1, 500);
585         if (tmp & 0x1) {
586                 rc = -EIO;
587                 reason = "1st FIS failed";
588                 goto fail;
589         }
590
591         /* spec says at least 5us, but be generous and sleep for 1ms */
592         msleep(1);
593
594         /* issue the second D2H Register FIS */
595         ahci_fill_cmd_slot(pp, cmd_fis_len);
596
597         tf.ctl &= ~ATA_SRST;
598         ata_tf_to_fis(&tf, fis, 0);
599         fis[1] &= ~(1 << 7);    /* turn off Command FIS bit */
600
601         writel(1, port_mmio + PORT_CMD_ISSUE);
602         readl(port_mmio + PORT_CMD_ISSUE);      /* flush */
603
604         /* spec mandates ">= 2ms" before checking status.
605          * We wait 150ms, because that was the magic delay used for
606          * ATAPI devices in Hale Landis's ATADRVR, for the period of time
607          * between when the ATA command register is written, and then
608          * status is checked.  Because waiting for "a while" before
609          * checking status is fine, post SRST, we perform this magic
610          * delay here as well.
611          */
612         msleep(150);
613
614         *class = ATA_DEV_NONE;
615         if (sata_dev_present(ap)) {
616                 if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
617                         rc = -EIO;
618                         reason = "device not ready";
619                         goto fail;
620                 }
621                 *class = ahci_dev_classify(ap);
622         }
623
624         DPRINTK("EXIT, class=%u\n", *class);
625         return 0;
626
627  fail_restart:
628         ahci_start_engine(ap);
629  fail:
630         printk(KERN_ERR "ata%u: softreset failed (%s)\n",
631                ap->id, reason);
632         return rc;
633 }
634
635 static int ahci_hardreset(struct ata_port *ap, unsigned int *class)
636 {
637         int rc;
638
639         DPRINTK("ENTER\n");
640
641         ahci_stop_engine(ap);
642         rc = sata_std_hardreset(ap, class);
643         ahci_start_engine(ap);
644
645         if (rc == 0)
646                 *class = ahci_dev_classify(ap);
647         if (*class == ATA_DEV_UNKNOWN)
648                 *class = ATA_DEV_NONE;
649
650         DPRINTK("EXIT, rc=%d, class=%u\n", rc, *class);
651         return rc;
652 }
653
654 static void ahci_postreset(struct ata_port *ap, unsigned int *class)
655 {
656         void __iomem *port_mmio = (void __iomem *) ap->ioaddr.cmd_addr;
657         u32 new_tmp, tmp;
658
659         ata_std_postreset(ap, class);
660
661         /* Make sure port's ATAPI bit is set appropriately */
662         new_tmp = tmp = readl(port_mmio + PORT_CMD);
663         if (*class == ATA_DEV_ATAPI)
664                 new_tmp |= PORT_CMD_ATAPI;
665         else
666                 new_tmp &= ~PORT_CMD_ATAPI;
667         if (new_tmp != tmp) {
668                 writel(new_tmp, port_mmio + PORT_CMD);
669                 readl(port_mmio + PORT_CMD); /* flush */
670         }
671 }
672
673 static int ahci_probe_reset(struct ata_port *ap, unsigned int *classes)
674 {
675         return ata_drive_probe_reset(ap, ata_std_probeinit,
676                                      ahci_softreset, ahci_hardreset,
677                                      ahci_postreset, classes);
678 }
679
680 static u8 ahci_check_status(struct ata_port *ap)
681 {
682         void __iomem *mmio = (void __iomem *) ap->ioaddr.cmd_addr;
683
684         return readl(mmio + PORT_TFDATA) & 0xFF;
685 }
686
687 static void ahci_tf_read(struct ata_port *ap, struct ata_taskfile *tf)
688 {
689         struct ahci_port_priv *pp = ap->private_data;
690         u8 *d2h_fis = pp->rx_fis + RX_FIS_D2H_REG;
691
692         ata_tf_from_fis(d2h_fis, tf);
693 }
694
695 static unsigned int ahci_fill_sg(struct ata_queued_cmd *qc)
696 {
697         struct ahci_port_priv *pp = qc->ap->private_data;
698         struct scatterlist *sg;
699         struct ahci_sg *ahci_sg;
700         unsigned int n_sg = 0;
701
702         VPRINTK("ENTER\n");
703
704         /*
705          * Next, the S/G list.
706          */
707         ahci_sg = pp->cmd_tbl_sg;
708         ata_for_each_sg(sg, qc) {
709                 dma_addr_t addr = sg_dma_address(sg);
710                 u32 sg_len = sg_dma_len(sg);
711
712                 ahci_sg->addr = cpu_to_le32(addr & 0xffffffff);
713                 ahci_sg->addr_hi = cpu_to_le32((addr >> 16) >> 16);
714                 ahci_sg->flags_size = cpu_to_le32(sg_len - 1);
715
716                 ahci_sg++;
717                 n_sg++;
718         }
719
720         return n_sg;
721 }
722
723 static void ahci_qc_prep(struct ata_queued_cmd *qc)
724 {
725         struct ata_port *ap = qc->ap;
726         struct ahci_port_priv *pp = ap->private_data;
727         int is_atapi = is_atapi_taskfile(&qc->tf);
728         u32 opts;
729         const u32 cmd_fis_len = 5; /* five dwords */
730         unsigned int n_elem;
731
732         /*
733          * Fill in command table information.  First, the header,
734          * a SATA Register - Host to Device command FIS.
735          */
736         ata_tf_to_fis(&qc->tf, pp->cmd_tbl, 0);
737         if (is_atapi) {
738                 memset(pp->cmd_tbl + AHCI_CMD_TBL_CDB, 0, 32);
739                 memcpy(pp->cmd_tbl + AHCI_CMD_TBL_CDB, qc->cdb,
740                        qc->dev->cdb_len);
741         }
742
743         n_elem = 0;
744         if (qc->flags & ATA_QCFLAG_DMAMAP)
745                 n_elem = ahci_fill_sg(qc);
746
747         /*
748          * Fill in command slot information.
749          */
750         opts = cmd_fis_len | n_elem << 16;
751         if (qc->tf.flags & ATA_TFLAG_WRITE)
752                 opts |= AHCI_CMD_WRITE;
753         if (is_atapi)
754                 opts |= AHCI_CMD_ATAPI | AHCI_CMD_PREFETCH;
755
756         ahci_fill_cmd_slot(pp, opts);
757 }
758
759 static void ahci_restart_port(struct ata_port *ap, u32 irq_stat)
760 {
761         void __iomem *mmio = ap->host_set->mmio_base;
762         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
763         u32 tmp;
764
765         if ((ap->device[0].class != ATA_DEV_ATAPI) ||
766             ((irq_stat & PORT_IRQ_TF_ERR) == 0))
767                 printk(KERN_WARNING "ata%u: port reset, "
768                        "p_is %x is %x pis %x cmd %x tf %x ss %x se %x\n",
769                         ap->id,
770                         irq_stat,
771                         readl(mmio + HOST_IRQ_STAT),
772                         readl(port_mmio + PORT_IRQ_STAT),
773                         readl(port_mmio + PORT_CMD),
774                         readl(port_mmio + PORT_TFDATA),
775                         readl(port_mmio + PORT_SCR_STAT),
776                         readl(port_mmio + PORT_SCR_ERR));
777
778         /* stop DMA */
779         ahci_stop_engine(ap);
780
781         /* clear SATA phy error, if any */
782         tmp = readl(port_mmio + PORT_SCR_ERR);
783         writel(tmp, port_mmio + PORT_SCR_ERR);
784
785         /* if DRQ/BSY is set, device needs to be reset.
786          * if so, issue COMRESET
787          */
788         tmp = readl(port_mmio + PORT_TFDATA);
789         if (tmp & (ATA_BUSY | ATA_DRQ)) {
790                 writel(0x301, port_mmio + PORT_SCR_CTL);
791                 readl(port_mmio + PORT_SCR_CTL); /* flush */
792                 udelay(10);
793                 writel(0x300, port_mmio + PORT_SCR_CTL);
794                 readl(port_mmio + PORT_SCR_CTL); /* flush */
795         }
796
797         /* re-start DMA */
798         ahci_start_engine(ap);
799 }
800
801 static void ahci_eng_timeout(struct ata_port *ap)
802 {
803         struct ata_host_set *host_set = ap->host_set;
804         void __iomem *mmio = host_set->mmio_base;
805         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
806         struct ata_queued_cmd *qc;
807         unsigned long flags;
808
809         printk(KERN_WARNING "ata%u: handling error/timeout\n", ap->id);
810
811         spin_lock_irqsave(&host_set->lock, flags);
812
813         ahci_restart_port(ap, readl(port_mmio + PORT_IRQ_STAT));
814         qc = ata_qc_from_tag(ap, ap->active_tag);
815         qc->err_mask |= AC_ERR_TIMEOUT;
816
817         spin_unlock_irqrestore(&host_set->lock, flags);
818
819         ata_eh_qc_complete(qc);
820 }
821
822 static inline int ahci_host_intr(struct ata_port *ap, struct ata_queued_cmd *qc)
823 {
824         void __iomem *mmio = ap->host_set->mmio_base;
825         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
826         u32 status, serr, ci;
827
828         serr = readl(port_mmio + PORT_SCR_ERR);
829         writel(serr, port_mmio + PORT_SCR_ERR);
830
831         status = readl(port_mmio + PORT_IRQ_STAT);
832         writel(status, port_mmio + PORT_IRQ_STAT);
833
834         ci = readl(port_mmio + PORT_CMD_ISSUE);
835         if (likely((ci & 0x1) == 0)) {
836                 if (qc) {
837                         WARN_ON(qc->err_mask);
838                         ata_qc_complete(qc);
839                         qc = NULL;
840                 }
841         }
842
843         if (status & PORT_IRQ_FATAL) {
844                 unsigned int err_mask;
845                 if (status & PORT_IRQ_TF_ERR)
846                         err_mask = AC_ERR_DEV;
847                 else if (status & PORT_IRQ_IF_ERR)
848                         err_mask = AC_ERR_ATA_BUS;
849                 else
850                         err_mask = AC_ERR_HOST_BUS;
851
852                 /* command processing has stopped due to error; restart */
853                 ahci_restart_port(ap, status);
854
855                 if (qc) {
856                         qc->err_mask |= err_mask;
857                         ata_qc_complete(qc);
858                 }
859         }
860
861         return 1;
862 }
863
864 static void ahci_irq_clear(struct ata_port *ap)
865 {
866         /* TODO */
867 }
868
869 static irqreturn_t ahci_interrupt (int irq, void *dev_instance, struct pt_regs *regs)
870 {
871         struct ata_host_set *host_set = dev_instance;
872         struct ahci_host_priv *hpriv;
873         unsigned int i, handled = 0;
874         void __iomem *mmio;
875         u32 irq_stat, irq_ack = 0;
876
877         VPRINTK("ENTER\n");
878
879         hpriv = host_set->private_data;
880         mmio = host_set->mmio_base;
881
882         /* sigh.  0xffffffff is a valid return from h/w */
883         irq_stat = readl(mmio + HOST_IRQ_STAT);
884         irq_stat &= hpriv->port_map;
885         if (!irq_stat)
886                 return IRQ_NONE;
887
888         spin_lock(&host_set->lock);
889
890         for (i = 0; i < host_set->n_ports; i++) {
891                 struct ata_port *ap;
892
893                 if (!(irq_stat & (1 << i)))
894                         continue;
895
896                 ap = host_set->ports[i];
897                 if (ap) {
898                         struct ata_queued_cmd *qc;
899                         qc = ata_qc_from_tag(ap, ap->active_tag);
900                         if (!ahci_host_intr(ap, qc))
901                                 if (ata_ratelimit())
902                                         dev_printk(KERN_WARNING, host_set->dev,
903                                           "unhandled interrupt on port %u\n",
904                                           i);
905
906                         VPRINTK("port %u\n", i);
907                 } else {
908                         VPRINTK("port %u (no irq)\n", i);
909                         if (ata_ratelimit())
910                                 dev_printk(KERN_WARNING, host_set->dev,
911                                         "interrupt on disabled port %u\n", i);
912                 }
913
914                 irq_ack |= (1 << i);
915         }
916
917         if (irq_ack) {
918                 writel(irq_ack, mmio + HOST_IRQ_STAT);
919                 handled = 1;
920         }
921
922         spin_unlock(&host_set->lock);
923
924         VPRINTK("EXIT\n");
925
926         return IRQ_RETVAL(handled);
927 }
928
929 static unsigned int ahci_qc_issue(struct ata_queued_cmd *qc)
930 {
931         struct ata_port *ap = qc->ap;
932         void __iomem *port_mmio = (void __iomem *) ap->ioaddr.cmd_addr;
933
934         writel(1, port_mmio + PORT_CMD_ISSUE);
935         readl(port_mmio + PORT_CMD_ISSUE);      /* flush */
936
937         return 0;
938 }
939
940 static void ahci_setup_port(struct ata_ioports *port, unsigned long base,
941                             unsigned int port_idx)
942 {
943         VPRINTK("ENTER, base==0x%lx, port_idx %u\n", base, port_idx);
944         base = ahci_port_base_ul(base, port_idx);
945         VPRINTK("base now==0x%lx\n", base);
946
947         port->cmd_addr          = base;
948         port->scr_addr          = base + PORT_SCR;
949
950         VPRINTK("EXIT\n");
951 }
952
953 static int ahci_host_init(struct ata_probe_ent *probe_ent)
954 {
955         struct ahci_host_priv *hpriv = probe_ent->private_data;
956         struct pci_dev *pdev = to_pci_dev(probe_ent->dev);
957         void __iomem *mmio = probe_ent->mmio_base;
958         u32 tmp, cap_save;
959         unsigned int i, j, using_dac;
960         int rc;
961         void __iomem *port_mmio;
962
963         cap_save = readl(mmio + HOST_CAP);
964         cap_save &= ( (1<<28) | (1<<17) );
965         cap_save |= (1 << 27);
966
967         /* global controller reset */
968         tmp = readl(mmio + HOST_CTL);
969         if ((tmp & HOST_RESET) == 0) {
970                 writel(tmp | HOST_RESET, mmio + HOST_CTL);
971                 readl(mmio + HOST_CTL); /* flush */
972         }
973
974         /* reset must complete within 1 second, or
975          * the hardware should be considered fried.
976          */
977         ssleep(1);
978
979         tmp = readl(mmio + HOST_CTL);
980         if (tmp & HOST_RESET) {
981                 dev_printk(KERN_ERR, &pdev->dev,
982                            "controller reset failed (0x%x)\n", tmp);
983                 return -EIO;
984         }
985
986         writel(HOST_AHCI_EN, mmio + HOST_CTL);
987         (void) readl(mmio + HOST_CTL);  /* flush */
988         writel(cap_save, mmio + HOST_CAP);
989         writel(0xf, mmio + HOST_PORTS_IMPL);
990         (void) readl(mmio + HOST_PORTS_IMPL);   /* flush */
991
992         if (pdev->vendor == PCI_VENDOR_ID_INTEL) {
993                 u16 tmp16;
994
995                 pci_read_config_word(pdev, 0x92, &tmp16);
996                 tmp16 |= 0xf;
997                 pci_write_config_word(pdev, 0x92, tmp16);
998         }
999
1000         hpriv->cap = readl(mmio + HOST_CAP);
1001         hpriv->port_map = readl(mmio + HOST_PORTS_IMPL);
1002         probe_ent->n_ports = (hpriv->cap & 0x1f) + 1;
1003
1004         VPRINTK("cap 0x%x  port_map 0x%x  n_ports %d\n",
1005                 hpriv->cap, hpriv->port_map, probe_ent->n_ports);
1006
1007         using_dac = hpriv->cap & HOST_CAP_64;
1008         if (using_dac &&
1009             !pci_set_dma_mask(pdev, DMA_64BIT_MASK)) {
1010                 rc = pci_set_consistent_dma_mask(pdev, DMA_64BIT_MASK);
1011                 if (rc) {
1012                         rc = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
1013                         if (rc) {
1014                                 dev_printk(KERN_ERR, &pdev->dev,
1015                                            "64-bit DMA enable failed\n");
1016                                 return rc;
1017                         }
1018                 }
1019         } else {
1020                 rc = pci_set_dma_mask(pdev, DMA_32BIT_MASK);
1021                 if (rc) {
1022                         dev_printk(KERN_ERR, &pdev->dev,
1023                                    "32-bit DMA enable failed\n");
1024                         return rc;
1025                 }
1026                 rc = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
1027                 if (rc) {
1028                         dev_printk(KERN_ERR, &pdev->dev,
1029                                    "32-bit consistent DMA enable failed\n");
1030                         return rc;
1031                 }
1032         }
1033
1034         for (i = 0; i < probe_ent->n_ports; i++) {
1035 #if 0 /* BIOSen initialize this incorrectly */
1036                 if (!(hpriv->port_map & (1 << i)))
1037                         continue;
1038 #endif
1039
1040                 port_mmio = ahci_port_base(mmio, i);
1041                 VPRINTK("mmio %p  port_mmio %p\n", mmio, port_mmio);
1042
1043                 ahci_setup_port(&probe_ent->port[i],
1044                                 (unsigned long) mmio, i);
1045
1046                 /* make sure port is not active */
1047                 tmp = readl(port_mmio + PORT_CMD);
1048                 VPRINTK("PORT_CMD 0x%x\n", tmp);
1049                 if (tmp & (PORT_CMD_LIST_ON | PORT_CMD_FIS_ON |
1050                            PORT_CMD_FIS_RX | PORT_CMD_START)) {
1051                         tmp &= ~(PORT_CMD_LIST_ON | PORT_CMD_FIS_ON |
1052                                  PORT_CMD_FIS_RX | PORT_CMD_START);
1053                         writel(tmp, port_mmio + PORT_CMD);
1054                         readl(port_mmio + PORT_CMD); /* flush */
1055
1056                         /* spec says 500 msecs for each bit, so
1057                          * this is slightly incorrect.
1058                          */
1059                         msleep(500);
1060                 }
1061
1062                 writel(PORT_CMD_SPIN_UP, port_mmio + PORT_CMD);
1063
1064                 j = 0;
1065                 while (j < 100) {
1066                         msleep(10);
1067                         tmp = readl(port_mmio + PORT_SCR_STAT);
1068                         if ((tmp & 0xf) == 0x3)
1069                                 break;
1070                         j++;
1071                 }
1072
1073                 tmp = readl(port_mmio + PORT_SCR_ERR);
1074                 VPRINTK("PORT_SCR_ERR 0x%x\n", tmp);
1075                 writel(tmp, port_mmio + PORT_SCR_ERR);
1076
1077                 /* ack any pending irq events for this port */
1078                 tmp = readl(port_mmio + PORT_IRQ_STAT);
1079                 VPRINTK("PORT_IRQ_STAT 0x%x\n", tmp);
1080                 if (tmp)
1081                         writel(tmp, port_mmio + PORT_IRQ_STAT);
1082
1083                 writel(1 << i, mmio + HOST_IRQ_STAT);
1084
1085                 /* set irq mask (enables interrupts) */
1086                 writel(DEF_PORT_IRQ, port_mmio + PORT_IRQ_MASK);
1087         }
1088
1089         tmp = readl(mmio + HOST_CTL);
1090         VPRINTK("HOST_CTL 0x%x\n", tmp);
1091         writel(tmp | HOST_IRQ_EN, mmio + HOST_CTL);
1092         tmp = readl(mmio + HOST_CTL);
1093         VPRINTK("HOST_CTL 0x%x\n", tmp);
1094
1095         pci_set_master(pdev);
1096
1097         return 0;
1098 }
1099
1100 static void ahci_print_info(struct ata_probe_ent *probe_ent)
1101 {
1102         struct ahci_host_priv *hpriv = probe_ent->private_data;
1103         struct pci_dev *pdev = to_pci_dev(probe_ent->dev);
1104         void __iomem *mmio = probe_ent->mmio_base;
1105         u32 vers, cap, impl, speed;
1106         const char *speed_s;
1107         u16 cc;
1108         const char *scc_s;
1109
1110         vers = readl(mmio + HOST_VERSION);
1111         cap = hpriv->cap;
1112         impl = hpriv->port_map;
1113
1114         speed = (cap >> 20) & 0xf;
1115         if (speed == 1)
1116                 speed_s = "1.5";
1117         else if (speed == 2)
1118                 speed_s = "3";
1119         else
1120                 speed_s = "?";
1121
1122         pci_read_config_word(pdev, 0x0a, &cc);
1123         if (cc == 0x0101)
1124                 scc_s = "IDE";
1125         else if (cc == 0x0106)
1126                 scc_s = "SATA";
1127         else if (cc == 0x0104)
1128                 scc_s = "RAID";
1129         else
1130                 scc_s = "unknown";
1131
1132         dev_printk(KERN_INFO, &pdev->dev,
1133                 "AHCI %02x%02x.%02x%02x "
1134                 "%u slots %u ports %s Gbps 0x%x impl %s mode\n"
1135                 ,
1136
1137                 (vers >> 24) & 0xff,
1138                 (vers >> 16) & 0xff,
1139                 (vers >> 8) & 0xff,
1140                 vers & 0xff,
1141
1142                 ((cap >> 8) & 0x1f) + 1,
1143                 (cap & 0x1f) + 1,
1144                 speed_s,
1145                 impl,
1146                 scc_s);
1147
1148         dev_printk(KERN_INFO, &pdev->dev,
1149                 "flags: "
1150                 "%s%s%s%s%s%s"
1151                 "%s%s%s%s%s%s%s\n"
1152                 ,
1153
1154                 cap & (1 << 31) ? "64bit " : "",
1155                 cap & (1 << 30) ? "ncq " : "",
1156                 cap & (1 << 28) ? "ilck " : "",
1157                 cap & (1 << 27) ? "stag " : "",
1158                 cap & (1 << 26) ? "pm " : "",
1159                 cap & (1 << 25) ? "led " : "",
1160
1161                 cap & (1 << 24) ? "clo " : "",
1162                 cap & (1 << 19) ? "nz " : "",
1163                 cap & (1 << 18) ? "only " : "",
1164                 cap & (1 << 17) ? "pmp " : "",
1165                 cap & (1 << 15) ? "pio " : "",
1166                 cap & (1 << 14) ? "slum " : "",
1167                 cap & (1 << 13) ? "part " : ""
1168                 );
1169 }
1170
1171 static int ahci_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
1172 {
1173         static int printed_version;
1174         struct ata_probe_ent *probe_ent = NULL;
1175         struct ahci_host_priv *hpriv;
1176         unsigned long base;
1177         void __iomem *mmio_base;
1178         unsigned int board_idx = (unsigned int) ent->driver_data;
1179         int have_msi, pci_dev_busy = 0;
1180         int rc;
1181
1182         VPRINTK("ENTER\n");
1183
1184         if (!printed_version++)
1185                 dev_printk(KERN_DEBUG, &pdev->dev, "version " DRV_VERSION "\n");
1186
1187         rc = pci_enable_device(pdev);
1188         if (rc)
1189                 return rc;
1190
1191         rc = pci_request_regions(pdev, DRV_NAME);
1192         if (rc) {
1193                 pci_dev_busy = 1;
1194                 goto err_out;
1195         }
1196
1197         if (pci_enable_msi(pdev) == 0)
1198                 have_msi = 1;
1199         else {
1200                 pci_intx(pdev, 1);
1201                 have_msi = 0;
1202         }
1203
1204         probe_ent = kmalloc(sizeof(*probe_ent), GFP_KERNEL);
1205         if (probe_ent == NULL) {
1206                 rc = -ENOMEM;
1207                 goto err_out_msi;
1208         }
1209
1210         memset(probe_ent, 0, sizeof(*probe_ent));
1211         probe_ent->dev = pci_dev_to_dev(pdev);
1212         INIT_LIST_HEAD(&probe_ent->node);
1213
1214         mmio_base = pci_iomap(pdev, AHCI_PCI_BAR, 0);
1215         if (mmio_base == NULL) {
1216                 rc = -ENOMEM;
1217                 goto err_out_free_ent;
1218         }
1219         base = (unsigned long) mmio_base;
1220
1221         hpriv = kmalloc(sizeof(*hpriv), GFP_KERNEL);
1222         if (!hpriv) {
1223                 rc = -ENOMEM;
1224                 goto err_out_iounmap;
1225         }
1226         memset(hpriv, 0, sizeof(*hpriv));
1227
1228         probe_ent->sht          = ahci_port_info[board_idx].sht;
1229         probe_ent->host_flags   = ahci_port_info[board_idx].host_flags;
1230         probe_ent->pio_mask     = ahci_port_info[board_idx].pio_mask;
1231         probe_ent->udma_mask    = ahci_port_info[board_idx].udma_mask;
1232         probe_ent->port_ops     = ahci_port_info[board_idx].port_ops;
1233
1234         probe_ent->irq = pdev->irq;
1235         probe_ent->irq_flags = SA_SHIRQ;
1236         probe_ent->mmio_base = mmio_base;
1237         probe_ent->private_data = hpriv;
1238
1239         if (have_msi)
1240                 hpriv->flags |= AHCI_FLAG_MSI;
1241
1242         /* JMicron-specific fixup: make sure we're in AHCI mode */
1243         if (pdev->vendor == 0x197b)
1244                 pci_write_config_byte(pdev, 0x41, 0xa1);
1245
1246         /* initialize adapter */
1247         rc = ahci_host_init(probe_ent);
1248         if (rc)
1249                 goto err_out_hpriv;
1250
1251         ahci_print_info(probe_ent);
1252
1253         /* FIXME: check ata_device_add return value */
1254         ata_device_add(probe_ent);
1255         kfree(probe_ent);
1256
1257         return 0;
1258
1259 err_out_hpriv:
1260         kfree(hpriv);
1261 err_out_iounmap:
1262         pci_iounmap(pdev, mmio_base);
1263 err_out_free_ent:
1264         kfree(probe_ent);
1265 err_out_msi:
1266         if (have_msi)
1267                 pci_disable_msi(pdev);
1268         else
1269                 pci_intx(pdev, 0);
1270         pci_release_regions(pdev);
1271 err_out:
1272         if (!pci_dev_busy)
1273                 pci_disable_device(pdev);
1274         return rc;
1275 }
1276
1277 static void ahci_remove_one (struct pci_dev *pdev)
1278 {
1279         struct device *dev = pci_dev_to_dev(pdev);
1280         struct ata_host_set *host_set = dev_get_drvdata(dev);
1281         struct ahci_host_priv *hpriv = host_set->private_data;
1282         struct ata_port *ap;
1283         unsigned int i;
1284         int have_msi;
1285
1286         for (i = 0; i < host_set->n_ports; i++) {
1287                 ap = host_set->ports[i];
1288
1289                 scsi_remove_host(ap->host);
1290         }
1291
1292         have_msi = hpriv->flags & AHCI_FLAG_MSI;
1293         free_irq(host_set->irq, host_set);
1294
1295         for (i = 0; i < host_set->n_ports; i++) {
1296                 ap = host_set->ports[i];
1297
1298                 ata_scsi_release(ap->host);
1299                 scsi_host_put(ap->host);
1300         }
1301
1302         kfree(hpriv);
1303         pci_iounmap(pdev, host_set->mmio_base);
1304         kfree(host_set);
1305
1306         if (have_msi)
1307                 pci_disable_msi(pdev);
1308         else
1309                 pci_intx(pdev, 0);
1310         pci_release_regions(pdev);
1311         pci_disable_device(pdev);
1312         dev_set_drvdata(dev, NULL);
1313 }
1314
1315 static int __init ahci_init(void)
1316 {
1317         return pci_module_init(&ahci_pci_driver);
1318 }
1319
1320 static void __exit ahci_exit(void)
1321 {
1322         pci_unregister_driver(&ahci_pci_driver);
1323 }
1324
1325
1326 MODULE_AUTHOR("Jeff Garzik");
1327 MODULE_DESCRIPTION("AHCI SATA low-level driver");
1328 MODULE_LICENSE("GPL");
1329 MODULE_DEVICE_TABLE(pci, ahci_pci_tbl);
1330 MODULE_VERSION(DRV_VERSION);
1331
1332 module_init(ahci_init);
1333 module_exit(ahci_exit);