Merge branch 'linus' into core/iommu
[linux-2.6] / arch / x86 / include / asm / irq_vectors.h
1 #ifndef _ASM_X86_IRQ_VECTORS_H
2 #define _ASM_X86_IRQ_VECTORS_H
3
4 /*
5  * Linux IRQ vector layout.
6  *
7  * There are 256 IDT entries (per CPU - each entry is 8 bytes) which can
8  * be defined by Linux. They are used as a jump table by the CPU when a
9  * given vector is triggered - by a CPU-external, CPU-internal or
10  * software-triggered event.
11  *
12  * Linux sets the kernel code address each entry jumps to early during
13  * bootup, and never changes them. This is the general layout of the
14  * IDT entries:
15  *
16  *  Vectors   0 ...  31 : system traps and exceptions - hardcoded events
17  *  Vectors  32 ... 127 : device interrupts
18  *  Vector  128         : legacy int80 syscall interface
19  *  Vectors 129 ... 237 : device interrupts
20  *  Vectors 238 ... 255 : special interrupts
21  *
22  * 64-bit x86 has per CPU IDT tables, 32-bit has one shared IDT table.
23  *
24  * This file enumerates the exact layout of them:
25  */
26
27 #define NMI_VECTOR                      0x02
28
29 /*
30  * IDT vectors usable for external interrupt sources start
31  * at 0x20:
32  */
33 #define FIRST_EXTERNAL_VECTOR           0x20
34
35 #ifdef CONFIG_X86_32
36 # define SYSCALL_VECTOR                 0x80
37 #else
38 # define IA32_SYSCALL_VECTOR            0x80
39 #endif
40
41 /*
42  * Reserve the lowest usable priority level 0x20 - 0x2f for triggering
43  * cleanup after irq migration.
44  */
45 #define IRQ_MOVE_CLEANUP_VECTOR         FIRST_EXTERNAL_VECTOR
46
47 /*
48  * Vectors 0x30-0x3f are used for ISA interrupts.
49  */
50 #define IRQ0_VECTOR                     (FIRST_EXTERNAL_VECTOR + 0x10)
51
52 #define IRQ1_VECTOR                     (IRQ0_VECTOR +  1)
53 #define IRQ2_VECTOR                     (IRQ0_VECTOR +  2)
54 #define IRQ3_VECTOR                     (IRQ0_VECTOR +  3)
55 #define IRQ4_VECTOR                     (IRQ0_VECTOR +  4)
56 #define IRQ5_VECTOR                     (IRQ0_VECTOR +  5)
57 #define IRQ6_VECTOR                     (IRQ0_VECTOR +  6)
58 #define IRQ7_VECTOR                     (IRQ0_VECTOR +  7)
59 #define IRQ8_VECTOR                     (IRQ0_VECTOR +  8)
60 #define IRQ9_VECTOR                     (IRQ0_VECTOR +  9)
61 #define IRQ10_VECTOR                    (IRQ0_VECTOR + 10)
62 #define IRQ11_VECTOR                    (IRQ0_VECTOR + 11)
63 #define IRQ12_VECTOR                    (IRQ0_VECTOR + 12)
64 #define IRQ13_VECTOR                    (IRQ0_VECTOR + 13)
65 #define IRQ14_VECTOR                    (IRQ0_VECTOR + 14)
66 #define IRQ15_VECTOR                    (IRQ0_VECTOR + 15)
67
68 /*
69  * Special IRQ vectors used by the SMP architecture, 0xf0-0xff
70  *
71  *  some of the following vectors are 'rare', they are merged
72  *  into a single vector (CALL_FUNCTION_VECTOR) to save vector space.
73  *  TLB, reschedule and local APIC vectors are performance-critical.
74  */
75
76 #define SPURIOUS_APIC_VECTOR            0xff
77 /*
78  * Sanity check
79  */
80 #if ((SPURIOUS_APIC_VECTOR & 0x0F) != 0x0F)
81 # error SPURIOUS_APIC_VECTOR definition error
82 #endif
83
84 #define ERROR_APIC_VECTOR               0xfe
85 #define RESCHEDULE_VECTOR               0xfd
86 #define CALL_FUNCTION_VECTOR            0xfc
87 #define CALL_FUNCTION_SINGLE_VECTOR     0xfb
88 #define THERMAL_APIC_VECTOR             0xfa
89
90 #ifdef CONFIG_X86_32
91 /* 0xf8 - 0xf9 : free */
92 #else
93 # define THRESHOLD_APIC_VECTOR          0xf9
94 # define UV_BAU_MESSAGE                 0xf8
95 #endif
96
97 /* f0-f7 used for spreading out TLB flushes: */
98 #define INVALIDATE_TLB_VECTOR_END       0xf7
99 #define INVALIDATE_TLB_VECTOR_START     0xf0
100 #define NUM_INVALIDATE_TLB_VECTORS         8
101
102 /*
103  * Local APIC timer IRQ vector is on a different priority level,
104  * to work around the 'lost local interrupt if more than 2 IRQ
105  * sources per level' errata.
106  */
107 #define LOCAL_TIMER_VECTOR              0xef
108
109 /*
110  * Performance monitoring interrupt vector:
111  */
112 #define LOCAL_PERF_VECTOR               0xee
113
114 /*
115  * First APIC vector available to drivers: (vectors 0x30-0xee) we
116  * start at 0x31(0x41) to spread out vectors evenly between priority
117  * levels. (0x80 is the syscall vector)
118  */
119 #define FIRST_DEVICE_VECTOR             (IRQ15_VECTOR + 2)
120
121 #define NR_VECTORS                       256
122
123 #define FPU_IRQ                           13
124
125 #define FIRST_VM86_IRQ                     3
126 #define LAST_VM86_IRQ                     15
127
128 #ifndef __ASSEMBLY__
129 static inline int invalid_vm86_irq(int irq)
130 {
131         return irq < FIRST_VM86_IRQ || irq > LAST_VM86_IRQ;
132 }
133 #endif
134
135 /*
136  * Size the maximum number of interrupts.
137  *
138  * If the irq_desc[] array has a sparse layout, we can size things
139  * generously - it scales up linearly with the maximum number of CPUs,
140  * and the maximum number of IO-APICs, whichever is higher.
141  *
142  * In other cases we size more conservatively, to not create too large
143  * static arrays.
144  */
145
146 #define NR_IRQS_LEGACY                    16
147
148 #define CPU_VECTOR_LIMIT                (  8 * NR_CPUS      )
149 #define IO_APIC_VECTOR_LIMIT            ( 32 * MAX_IO_APICS )
150
151 #ifdef CONFIG_X86_IO_APIC
152 # ifdef CONFIG_SPARSE_IRQ
153 #  define NR_IRQS                                       \
154         (CPU_VECTOR_LIMIT > IO_APIC_VECTOR_LIMIT ?      \
155                 (NR_VECTORS + CPU_VECTOR_LIMIT)  :      \
156                 (NR_VECTORS + IO_APIC_VECTOR_LIMIT))
157 # else
158 #  if NR_CPUS < MAX_IO_APICS
159 #   define NR_IRQS                      (NR_VECTORS + 4*CPU_VECTOR_LIMIT)
160 #  else
161 #   define NR_IRQS                      (NR_VECTORS + IO_APIC_VECTOR_LIMIT)
162 #  endif
163 # endif
164 #else /* !CONFIG_X86_IO_APIC: */
165 # define NR_IRQS                        NR_IRQS_LEGACY
166 #endif
167
168 #endif /* _ASM_X86_IRQ_VECTORS_H */