Merge branch 'release' of git://lm-sensors.org/kernel/mhoffman/hwmon-2.6
[linux-2.6] / arch / powerpc / platforms / 83xx / mpc832x_mds.c
1 /*
2  * Copyright (C) Freescale Semicondutor, Inc. 2006. All rights reserved.
3  *
4  * Description:
5  * MPC832xE MDS board specific routines.
6  *
7  * This program is free software; you can redistribute  it and/or modify it
8  * under  the terms of  the GNU General  Public License as published by the
9  * Free Software Foundation;  either version 2 of the  License, or (at your
10  * option) any later version.
11  */
12
13 #include <linux/stddef.h>
14 #include <linux/kernel.h>
15 #include <linux/init.h>
16 #include <linux/errno.h>
17 #include <linux/reboot.h>
18 #include <linux/pci.h>
19 #include <linux/kdev_t.h>
20 #include <linux/major.h>
21 #include <linux/console.h>
22 #include <linux/delay.h>
23 #include <linux/seq_file.h>
24 #include <linux/root_dev.h>
25 #include <linux/initrd.h>
26 #include <linux/of_platform.h>
27 #include <linux/of_device.h>
28
29 #include <asm/system.h>
30 #include <asm/atomic.h>
31 #include <asm/time.h>
32 #include <asm/io.h>
33 #include <asm/machdep.h>
34 #include <asm/ipic.h>
35 #include <asm/irq.h>
36 #include <asm/prom.h>
37 #include <asm/udbg.h>
38 #include <sysdev/fsl_soc.h>
39 #include <asm/qe.h>
40 #include <asm/qe_ic.h>
41
42 #include "mpc83xx.h"
43
44 #undef DEBUG
45 #ifdef DEBUG
46 #define DBG(fmt...) udbg_printf(fmt)
47 #else
48 #define DBG(fmt...)
49 #endif
50
51 static u8 *bcsr_regs = NULL;
52
53 /* ************************************************************************
54  *
55  * Setup the architecture
56  *
57  */
58 static void __init mpc832x_sys_setup_arch(void)
59 {
60         struct device_node *np;
61
62         if (ppc_md.progress)
63                 ppc_md.progress("mpc832x_sys_setup_arch()", 0);
64
65         /* Map BCSR area */
66         np = of_find_node_by_name(NULL, "bcsr");
67         if (np != 0) {
68                 struct resource res;
69
70                 of_address_to_resource(np, 0, &res);
71                 bcsr_regs = ioremap(res.start, res.end - res.start +1);
72                 of_node_put(np);
73         }
74
75 #ifdef CONFIG_PCI
76         for_each_compatible_node(np, "pci", "fsl,mpc8349-pci")
77                 mpc83xx_add_bridge(np);
78 #endif
79
80 #ifdef CONFIG_QUICC_ENGINE
81         qe_reset();
82
83         if ((np = of_find_node_by_name(NULL, "par_io")) != NULL) {
84                 par_io_init(np);
85                 of_node_put(np);
86
87                 for (np = NULL; (np = of_find_node_by_name(np, "ucc")) != NULL;)
88                         par_io_of_config(np);
89         }
90
91         if ((np = of_find_compatible_node(NULL, "network", "ucc_geth"))
92                         != NULL){
93                 /* Reset the Ethernet PHYs */
94 #define BCSR8_FETH_RST 0x50
95                 bcsr_regs[8] &= ~BCSR8_FETH_RST;
96                 udelay(1000);
97                 bcsr_regs[8] |= BCSR8_FETH_RST;
98                 iounmap(bcsr_regs);
99                 of_node_put(np);
100         }
101 #endif                          /* CONFIG_QUICC_ENGINE */
102 }
103
104 static struct of_device_id mpc832x_ids[] = {
105         { .type = "soc", },
106         { .compatible = "soc", },
107         { .type = "qe", },
108         { .compatible = "fsl,qe", },
109         {},
110 };
111
112 static int __init mpc832x_declare_of_platform_devices(void)
113 {
114         /* Publish the QE devices */
115         of_platform_bus_probe(NULL, mpc832x_ids, NULL);
116
117         return 0;
118 }
119 machine_device_initcall(mpc832x_mds, mpc832x_declare_of_platform_devices);
120
121 static void __init mpc832x_sys_init_IRQ(void)
122 {
123         struct device_node *np;
124
125         np = of_find_node_by_type(NULL, "ipic");
126         if (!np)
127                 return;
128
129         ipic_init(np, 0);
130
131         /* Initialize the default interrupt mapping priorities,
132          * in case the boot rom changed something on us.
133          */
134         ipic_set_default_priority();
135         of_node_put(np);
136
137 #ifdef CONFIG_QUICC_ENGINE
138         np = of_find_compatible_node(NULL, NULL, "fsl,qe-ic");
139         if (!np) {
140                 np = of_find_node_by_type(NULL, "qeic");
141                 if (!np)
142                         return;
143         }
144         qe_ic_init(np, 0, qe_ic_cascade_low_ipic, qe_ic_cascade_high_ipic);
145         of_node_put(np);
146 #endif                          /* CONFIG_QUICC_ENGINE */
147 }
148
149 /*
150  * Called very early, MMU is off, device-tree isn't unflattened
151  */
152 static int __init mpc832x_sys_probe(void)
153 {
154         unsigned long root = of_get_flat_dt_root();
155
156         return of_flat_dt_is_compatible(root, "MPC832xMDS");
157 }
158
159 define_machine(mpc832x_mds) {
160         .name           = "MPC832x MDS",
161         .probe          = mpc832x_sys_probe,
162         .setup_arch     = mpc832x_sys_setup_arch,
163         .init_IRQ       = mpc832x_sys_init_IRQ,
164         .get_irq        = ipic_get_irq,
165         .restart        = mpc83xx_restart,
166         .time_init      = mpc83xx_time_init,
167         .calibrate_decr = generic_calibrate_decr,
168         .progress       = udbg_progress,
169 };