Suspend changes for PCI core
[linux-2.6] / include / linux / pci.h
1 /*
2  *      pci.h
3  *
4  *      PCI defines and function prototypes
5  *      Copyright 1994, Drew Eckhardt
6  *      Copyright 1997--1999 Martin Mares <mj@ucw.cz>
7  *
8  *      For more information, please consult the following manuals (look at
9  *      http://www.pcisig.com/ for how to get them):
10  *
11  *      PCI BIOS Specification
12  *      PCI Local Bus Specification
13  *      PCI to PCI Bridge Specification
14  *      PCI System Design Guide
15  */
16
17 #ifndef LINUX_PCI_H
18 #define LINUX_PCI_H
19
20 /* Include the pci register defines */
21 #include <linux/pci_regs.h>
22
23 /* Include the ID list */
24 #include <linux/pci_ids.h>
25
26 /*
27  * The PCI interface treats multi-function devices as independent
28  * devices.  The slot/function address of each device is encoded
29  * in a single byte as follows:
30  *
31  *      7:3 = slot
32  *      2:0 = function
33  */
34 #define PCI_DEVFN(slot,func)    ((((slot) & 0x1f) << 3) | ((func) & 0x07))
35 #define PCI_SLOT(devfn)         (((devfn) >> 3) & 0x1f)
36 #define PCI_FUNC(devfn)         ((devfn) & 0x07)
37
38 /* Ioctls for /proc/bus/pci/X/Y nodes. */
39 #define PCIIOC_BASE             ('P' << 24 | 'C' << 16 | 'I' << 8)
40 #define PCIIOC_CONTROLLER       (PCIIOC_BASE | 0x00)    /* Get controller for PCI device. */
41 #define PCIIOC_MMAP_IS_IO       (PCIIOC_BASE | 0x01)    /* Set mmap state to I/O space. */
42 #define PCIIOC_MMAP_IS_MEM      (PCIIOC_BASE | 0x02)    /* Set mmap state to MEM space. */
43 #define PCIIOC_WRITE_COMBINE    (PCIIOC_BASE | 0x03)    /* Enable/disable write-combining. */
44
45 #ifdef __KERNEL__
46
47 #include <linux/mod_devicetable.h>
48
49 #include <linux/types.h>
50 #include <linux/ioport.h>
51 #include <linux/list.h>
52 #include <linux/errno.h>
53 #include <linux/device.h>
54
55 /* File state for mmap()s on /proc/bus/pci/X/Y */
56 enum pci_mmap_state {
57         pci_mmap_io,
58         pci_mmap_mem
59 };
60
61 /* This defines the direction arg to the DMA mapping routines. */
62 #define PCI_DMA_BIDIRECTIONAL   0
63 #define PCI_DMA_TODEVICE        1
64 #define PCI_DMA_FROMDEVICE      2
65 #define PCI_DMA_NONE            3
66
67 #define DEVICE_COUNT_COMPATIBLE 4
68 #define DEVICE_COUNT_RESOURCE   12
69
70 typedef int __bitwise pci_power_t;
71
72 #define PCI_D0          ((pci_power_t __force) 0)
73 #define PCI_D1          ((pci_power_t __force) 1)
74 #define PCI_D2          ((pci_power_t __force) 2)
75 #define PCI_D3hot       ((pci_power_t __force) 3)
76 #define PCI_D3cold      ((pci_power_t __force) 4)
77 #define PCI_UNKNOWN     ((pci_power_t __force) 5)
78 #define PCI_POWER_ERROR ((pci_power_t __force) -1)
79
80 /** The pci_channel state describes connectivity between the CPU and
81  *  the pci device.  If some PCI bus between here and the pci device
82  *  has crashed or locked up, this info is reflected here.
83  */
84 typedef unsigned int __bitwise pci_channel_state_t;
85
86 enum pci_channel_state {
87         /* I/O channel is in normal state */
88         pci_channel_io_normal = (__force pci_channel_state_t) 1,
89
90         /* I/O to channel is blocked */
91         pci_channel_io_frozen = (__force pci_channel_state_t) 2,
92
93         /* PCI card is dead */
94         pci_channel_io_perm_failure = (__force pci_channel_state_t) 3,
95 };
96
97 typedef unsigned short __bitwise pci_bus_flags_t;
98 enum pci_bus_flags {
99         PCI_BUS_FLAGS_NO_MSI = (__force pci_bus_flags_t) 1,
100 };
101
102 struct pci_cap_saved_state {
103         struct hlist_node next;
104         char cap_nr;
105         u32 data[0];
106 };
107
108 /*
109  * The pci_dev structure is used to describe PCI devices.
110  */
111 struct pci_dev {
112         struct list_head global_list;   /* node in list of all PCI devices */
113         struct list_head bus_list;      /* node in per-bus list */
114         struct pci_bus  *bus;           /* bus this device is on */
115         struct pci_bus  *subordinate;   /* bus this device bridges to */
116
117         void            *sysdata;       /* hook for sys-specific extension */
118         struct proc_dir_entry *procent; /* device entry in /proc/bus/pci */
119
120         unsigned int    devfn;          /* encoded device & function index */
121         unsigned short  vendor;
122         unsigned short  device;
123         unsigned short  subsystem_vendor;
124         unsigned short  subsystem_device;
125         unsigned int    class;          /* 3 bytes: (base,sub,prog-if) */
126         u8              hdr_type;       /* PCI header type (`multi' flag masked out) */
127         u8              rom_base_reg;   /* which config register controls the ROM */
128         u8              pin;            /* which interrupt pin this device uses */
129
130         struct pci_driver *driver;      /* which driver has allocated this device */
131         u64             dma_mask;       /* Mask of the bits of bus address this
132                                            device implements.  Normally this is
133                                            0xffffffff.  You only need to change
134                                            this if your device has broken DMA
135                                            or supports 64-bit transfers.  */
136
137         pci_power_t     current_state;  /* Current operating state. In ACPI-speak,
138                                            this is D0-D3, D0 being fully functional,
139                                            and D3 being off. */
140
141         pci_channel_state_t error_state;        /* current connectivity state */
142         struct  device  dev;            /* Generic device interface */
143
144         /* device is compatible with these IDs */
145         unsigned short vendor_compatible[DEVICE_COUNT_COMPATIBLE];
146         unsigned short device_compatible[DEVICE_COUNT_COMPATIBLE];
147
148         int             cfg_size;       /* Size of configuration space */
149
150         /*
151          * Instead of touching interrupt line and base address registers
152          * directly, use the values stored here. They might be different!
153          */
154         unsigned int    irq;
155         struct resource resource[DEVICE_COUNT_RESOURCE]; /* I/O and memory regions + expansion ROMs */
156
157         /* These fields are used by common fixups */
158         unsigned int    transparent:1;  /* Transparent PCI bridge */
159         unsigned int    multifunction:1;/* Part of multi-function device */
160         /* keep track of device state */
161         unsigned int    is_enabled:1;   /* pci_enable_device has been called */
162         unsigned int    is_busmaster:1; /* device is busmaster */
163         unsigned int    no_msi:1;       /* device may not use msi */
164         unsigned int    no_d1d2:1;   /* only allow d0 or d3 */
165         unsigned int    block_ucfg_access:1;    /* userspace config space access is blocked */
166         unsigned int    broken_parity_status:1; /* Device generates false positive parity */
167         unsigned int    msi_enabled:1;
168         unsigned int    msix_enabled:1;
169
170         u32             saved_config_space[16]; /* config space saved at suspend time */
171         struct hlist_head saved_cap_space;
172         struct bin_attribute *rom_attr; /* attribute descriptor for sysfs ROM entry */
173         int rom_attr_enabled;           /* has display of the rom attribute been enabled? */
174         struct bin_attribute *res_attr[DEVICE_COUNT_RESOURCE]; /* sysfs file for resources */
175 };
176
177 #define pci_dev_g(n) list_entry(n, struct pci_dev, global_list)
178 #define pci_dev_b(n) list_entry(n, struct pci_dev, bus_list)
179 #define to_pci_dev(n) container_of(n, struct pci_dev, dev)
180 #define for_each_pci_dev(d) while ((d = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, d)) != NULL)
181
182 static inline struct pci_cap_saved_state *pci_find_saved_cap(
183         struct pci_dev *pci_dev,char cap)
184 {
185         struct pci_cap_saved_state *tmp;
186         struct hlist_node *pos;
187
188         hlist_for_each_entry(tmp, pos, &pci_dev->saved_cap_space, next) {
189                 if (tmp->cap_nr == cap)
190                         return tmp;
191         }
192         return NULL;
193 }
194
195 static inline void pci_add_saved_cap(struct pci_dev *pci_dev,
196         struct pci_cap_saved_state *new_cap)
197 {
198         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
199 }
200
201 static inline void pci_remove_saved_cap(struct pci_cap_saved_state *cap)
202 {
203         hlist_del(&cap->next);
204 }
205
206 /*
207  *  For PCI devices, the region numbers are assigned this way:
208  *
209  *      0-5     standard PCI regions
210  *      6       expansion ROM
211  *      7-10    bridges: address space assigned to buses behind the bridge
212  */
213
214 #define PCI_ROM_RESOURCE        6
215 #define PCI_BRIDGE_RESOURCES    7
216 #define PCI_NUM_RESOURCES       11
217
218 #ifndef PCI_BUS_NUM_RESOURCES
219 #define PCI_BUS_NUM_RESOURCES   8
220 #endif
221
222 #define PCI_REGION_FLAG_MASK    0x0fU   /* These bits of resource flags tell us the PCI region flags */
223
224 struct pci_bus {
225         struct list_head node;          /* node in list of buses */
226         struct pci_bus  *parent;        /* parent bus this bridge is on */
227         struct list_head children;      /* list of child buses */
228         struct list_head devices;       /* list of devices on this bus */
229         struct pci_dev  *self;          /* bridge device as seen by parent */
230         struct resource *resource[PCI_BUS_NUM_RESOURCES];
231                                         /* address space routed to this bus */
232
233         struct pci_ops  *ops;           /* configuration access functions */
234         void            *sysdata;       /* hook for sys-specific extension */
235         struct proc_dir_entry *procdir; /* directory entry in /proc/bus/pci */
236
237         unsigned char   number;         /* bus number */
238         unsigned char   primary;        /* number of primary bridge */
239         unsigned char   secondary;      /* number of secondary bridge */
240         unsigned char   subordinate;    /* max number of subordinate buses */
241
242         char            name[48];
243
244         unsigned short  bridge_ctl;     /* manage NO_ISA/FBB/et al behaviors */
245         pci_bus_flags_t bus_flags;      /* Inherited by child busses */
246         struct device           *bridge;
247         struct class_device     class_dev;
248         struct bin_attribute    *legacy_io; /* legacy I/O for this bus */
249         struct bin_attribute    *legacy_mem; /* legacy mem */
250 };
251
252 #define pci_bus_b(n)    list_entry(n, struct pci_bus, node)
253 #define to_pci_bus(n)   container_of(n, struct pci_bus, class_dev)
254
255 /*
256  * Error values that may be returned by PCI functions.
257  */
258 #define PCIBIOS_SUCCESSFUL              0x00
259 #define PCIBIOS_FUNC_NOT_SUPPORTED      0x81
260 #define PCIBIOS_BAD_VENDOR_ID           0x83
261 #define PCIBIOS_DEVICE_NOT_FOUND        0x86
262 #define PCIBIOS_BAD_REGISTER_NUMBER     0x87
263 #define PCIBIOS_SET_FAILED              0x88
264 #define PCIBIOS_BUFFER_TOO_SMALL        0x89
265
266 /* Low-level architecture-dependent routines */
267
268 struct pci_ops {
269         int (*read)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 *val);
270         int (*write)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val);
271 };
272
273 struct pci_raw_ops {
274         int (*read)(unsigned int domain, unsigned int bus, unsigned int devfn,
275                     int reg, int len, u32 *val);
276         int (*write)(unsigned int domain, unsigned int bus, unsigned int devfn,
277                      int reg, int len, u32 val);
278 };
279
280 extern struct pci_raw_ops *raw_pci_ops;
281
282 struct pci_bus_region {
283         unsigned long start;
284         unsigned long end;
285 };
286
287 struct pci_dynids {
288         spinlock_t lock;            /* protects list, index */
289         struct list_head list;      /* for IDs added at runtime */
290         unsigned int use_driver_data:1; /* pci_driver->driver_data is used */
291 };
292
293 /* ---------------------------------------------------------------- */
294 /** PCI Error Recovery System (PCI-ERS).  If a PCI device driver provides
295  *  a set fof callbacks in struct pci_error_handlers, then that device driver
296  *  will be notified of PCI bus errors, and will be driven to recovery
297  *  when an error occurs.
298  */
299
300 typedef unsigned int __bitwise pci_ers_result_t;
301
302 enum pci_ers_result {
303         /* no result/none/not supported in device driver */
304         PCI_ERS_RESULT_NONE = (__force pci_ers_result_t) 1,
305
306         /* Device driver can recover without slot reset */
307         PCI_ERS_RESULT_CAN_RECOVER = (__force pci_ers_result_t) 2,
308
309         /* Device driver wants slot to be reset. */
310         PCI_ERS_RESULT_NEED_RESET = (__force pci_ers_result_t) 3,
311
312         /* Device has completely failed, is unrecoverable */
313         PCI_ERS_RESULT_DISCONNECT = (__force pci_ers_result_t) 4,
314
315         /* Device driver is fully recovered and operational */
316         PCI_ERS_RESULT_RECOVERED = (__force pci_ers_result_t) 5,
317 };
318
319 /* PCI bus error event callbacks */
320 struct pci_error_handlers
321 {
322         /* PCI bus error detected on this device */
323         pci_ers_result_t (*error_detected)(struct pci_dev *dev,
324                               enum pci_channel_state error);
325
326         /* MMIO has been re-enabled, but not DMA */
327         pci_ers_result_t (*mmio_enabled)(struct pci_dev *dev);
328
329         /* PCI Express link has been reset */
330         pci_ers_result_t (*link_reset)(struct pci_dev *dev);
331
332         /* PCI slot has been reset */
333         pci_ers_result_t (*slot_reset)(struct pci_dev *dev);
334
335         /* Device driver may resume normal operations */
336         void (*resume)(struct pci_dev *dev);
337 };
338
339 /* ---------------------------------------------------------------- */
340
341 struct module;
342 struct pci_driver {
343         struct list_head node;
344         char *name;
345         const struct pci_device_id *id_table;   /* must be non-NULL for probe to be called */
346         int  (*probe)  (struct pci_dev *dev, const struct pci_device_id *id);   /* New device inserted */
347         void (*remove) (struct pci_dev *dev);   /* Device removed (NULL if not a hot-plug capable driver) */
348         int  (*suspend_prepare) (struct pci_dev *dev, pm_message_t state);
349         int  (*suspend) (struct pci_dev *dev, pm_message_t state);      /* Device suspended */
350         int  (*suspend_late) (struct pci_dev *dev, pm_message_t state);
351         int  (*resume_early) (struct pci_dev *dev);
352         int  (*resume) (struct pci_dev *dev);                   /* Device woken up */
353         int  (*enable_wake) (struct pci_dev *dev, pci_power_t state, int enable);   /* Enable wake event */
354         void (*shutdown) (struct pci_dev *dev);
355
356         struct pci_error_handlers *err_handler;
357         struct device_driver    driver;
358         struct pci_dynids dynids;
359 };
360
361 #define to_pci_driver(drv) container_of(drv,struct pci_driver, driver)
362
363 /**
364  * PCI_DEVICE - macro used to describe a specific pci device
365  * @vend: the 16 bit PCI Vendor ID
366  * @dev: the 16 bit PCI Device ID
367  *
368  * This macro is used to create a struct pci_device_id that matches a
369  * specific device.  The subvendor and subdevice fields will be set to
370  * PCI_ANY_ID.
371  */
372 #define PCI_DEVICE(vend,dev) \
373         .vendor = (vend), .device = (dev), \
374         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
375
376 /**
377  * PCI_DEVICE_CLASS - macro used to describe a specific pci device class
378  * @dev_class: the class, subclass, prog-if triple for this device
379  * @dev_class_mask: the class mask for this device
380  *
381  * This macro is used to create a struct pci_device_id that matches a
382  * specific PCI class.  The vendor, device, subvendor, and subdevice
383  * fields will be set to PCI_ANY_ID.
384  */
385 #define PCI_DEVICE_CLASS(dev_class,dev_class_mask) \
386         .class = (dev_class), .class_mask = (dev_class_mask), \
387         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
388         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
389
390 /*
391  * pci_module_init is obsolete, this stays here till we fix up all usages of it
392  * in the tree.
393  */
394 #define pci_module_init pci_register_driver
395
396 /* these external functions are only available when PCI support is enabled */
397 #ifdef CONFIG_PCI
398
399 extern struct bus_type pci_bus_type;
400
401 /* Do NOT directly access these two variables, unless you are arch specific pci
402  * code, or pci core code. */
403 extern struct list_head pci_root_buses; /* list of all known PCI buses */
404 extern struct list_head pci_devices;    /* list of all devices */
405
406 void pcibios_fixup_bus(struct pci_bus *);
407 int pcibios_enable_device(struct pci_dev *, int mask);
408 char *pcibios_setup (char *str);
409
410 /* Used only when drivers/pci/setup.c is used */
411 void pcibios_align_resource(void *, struct resource *, resource_size_t,
412                                 resource_size_t);
413 void pcibios_update_irq(struct pci_dev *, int irq);
414
415 /* Generic PCI functions used internally */
416
417 extern struct pci_bus *pci_find_bus(int domain, int busnr);
418 void pci_bus_add_devices(struct pci_bus *bus);
419 struct pci_bus *pci_scan_bus_parented(struct device *parent, int bus, struct pci_ops *ops, void *sysdata);
420 static inline struct pci_bus *pci_scan_bus(int bus, struct pci_ops *ops, void *sysdata)
421 {
422         struct pci_bus *root_bus;
423         root_bus = pci_scan_bus_parented(NULL, bus, ops, sysdata);
424         if (root_bus)
425                 pci_bus_add_devices(root_bus);
426         return root_bus;
427 }
428 struct pci_bus *pci_create_bus(struct device *parent, int bus, struct pci_ops *ops, void *sysdata);
429 struct pci_bus * pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev, int busnr);
430 int pci_scan_slot(struct pci_bus *bus, int devfn);
431 struct pci_dev * pci_scan_single_device(struct pci_bus *bus, int devfn);
432 void pci_device_add(struct pci_dev *dev, struct pci_bus *bus);
433 unsigned int pci_scan_child_bus(struct pci_bus *bus);
434 void pci_bus_add_device(struct pci_dev *dev);
435 void pci_read_bridge_bases(struct pci_bus *child);
436 struct resource *pci_find_parent_resource(const struct pci_dev *dev, struct resource *res);
437 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge);
438 extern struct pci_dev *pci_dev_get(struct pci_dev *dev);
439 extern void pci_dev_put(struct pci_dev *dev);
440 extern void pci_remove_bus(struct pci_bus *b);
441 extern void pci_remove_bus_device(struct pci_dev *dev);
442 void pci_setup_cardbus(struct pci_bus *bus);
443
444 /* Generic PCI functions exported to card drivers */
445
446 struct pci_dev *pci_find_device (unsigned int vendor, unsigned int device, const struct pci_dev *from);
447 struct pci_dev *pci_find_device_reverse (unsigned int vendor, unsigned int device, const struct pci_dev *from);
448 struct pci_dev *pci_find_slot (unsigned int bus, unsigned int devfn);
449 int pci_find_capability (struct pci_dev *dev, int cap);
450 int pci_find_next_capability (struct pci_dev *dev, u8 pos, int cap);
451 int pci_find_ext_capability (struct pci_dev *dev, int cap);
452 struct pci_bus * pci_find_next_bus(const struct pci_bus *from);
453
454 struct pci_dev *pci_get_device (unsigned int vendor, unsigned int device, struct pci_dev *from);
455 struct pci_dev *pci_get_subsys (unsigned int vendor, unsigned int device,
456                                 unsigned int ss_vendor, unsigned int ss_device,
457                                 struct pci_dev *from);
458 struct pci_dev *pci_get_slot (struct pci_bus *bus, unsigned int devfn);
459 struct pci_dev *pci_get_class (unsigned int class, struct pci_dev *from);
460 int pci_dev_present(const struct pci_device_id *ids);
461
462 int pci_bus_read_config_byte (struct pci_bus *bus, unsigned int devfn, int where, u8 *val);
463 int pci_bus_read_config_word (struct pci_bus *bus, unsigned int devfn, int where, u16 *val);
464 int pci_bus_read_config_dword (struct pci_bus *bus, unsigned int devfn, int where, u32 *val);
465 int pci_bus_write_config_byte (struct pci_bus *bus, unsigned int devfn, int where, u8 val);
466 int pci_bus_write_config_word (struct pci_bus *bus, unsigned int devfn, int where, u16 val);
467 int pci_bus_write_config_dword (struct pci_bus *bus, unsigned int devfn, int where, u32 val);
468
469 static inline int pci_read_config_byte(struct pci_dev *dev, int where, u8 *val)
470 {
471         return pci_bus_read_config_byte (dev->bus, dev->devfn, where, val);
472 }
473 static inline int pci_read_config_word(struct pci_dev *dev, int where, u16 *val)
474 {
475         return pci_bus_read_config_word (dev->bus, dev->devfn, where, val);
476 }
477 static inline int pci_read_config_dword(struct pci_dev *dev, int where, u32 *val)
478 {
479         return pci_bus_read_config_dword (dev->bus, dev->devfn, where, val);
480 }
481 static inline int pci_write_config_byte(struct pci_dev *dev, int where, u8 val)
482 {
483         return pci_bus_write_config_byte (dev->bus, dev->devfn, where, val);
484 }
485 static inline int pci_write_config_word(struct pci_dev *dev, int where, u16 val)
486 {
487         return pci_bus_write_config_word (dev->bus, dev->devfn, where, val);
488 }
489 static inline int pci_write_config_dword(struct pci_dev *dev, int where, u32 val)
490 {
491         return pci_bus_write_config_dword (dev->bus, dev->devfn, where, val);
492 }
493
494 int pci_enable_device(struct pci_dev *dev);
495 int pci_enable_device_bars(struct pci_dev *dev, int mask);
496 void pci_disable_device(struct pci_dev *dev);
497 void pci_set_master(struct pci_dev *dev);
498 #define HAVE_PCI_SET_MWI
499 int pci_set_mwi(struct pci_dev *dev);
500 void pci_clear_mwi(struct pci_dev *dev);
501 void pci_intx(struct pci_dev *dev, int enable);
502 int pci_set_dma_mask(struct pci_dev *dev, u64 mask);
503 int pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask);
504 void pci_update_resource(struct pci_dev *dev, struct resource *res, int resno);
505 int pci_assign_resource(struct pci_dev *dev, int i);
506 int pci_assign_resource_fixed(struct pci_dev *dev, int i);
507 void pci_restore_bars(struct pci_dev *dev);
508
509 /* ROM control related routines */
510 void __iomem __must_check *pci_map_rom(struct pci_dev *pdev, size_t *size);
511 void __iomem __must_check *pci_map_rom_copy(struct pci_dev *pdev, size_t *size);
512 void pci_unmap_rom(struct pci_dev *pdev, void __iomem *rom);
513 void pci_remove_rom(struct pci_dev *pdev);
514
515 /* Power management related routines */
516 int pci_save_state(struct pci_dev *dev);
517 int pci_restore_state(struct pci_dev *dev);
518 int pci_set_power_state(struct pci_dev *dev, pci_power_t state);
519 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state);
520 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, int enable);
521
522 /* Helper functions for low-level code (drivers/pci/setup-[bus,res].c) */
523 void pci_bus_assign_resources(struct pci_bus *bus);
524 void pci_bus_size_bridges(struct pci_bus *bus);
525 int pci_claim_resource(struct pci_dev *, int);
526 void pci_assign_unassigned_resources(void);
527 void pdev_enable_device(struct pci_dev *);
528 void pdev_sort_resources(struct pci_dev *, struct resource_list *);
529 void pci_fixup_irqs(u8 (*)(struct pci_dev *, u8 *),
530                     int (*)(struct pci_dev *, u8, u8));
531 #define HAVE_PCI_REQ_REGIONS    2
532 int pci_request_regions(struct pci_dev *, const char *);
533 void pci_release_regions(struct pci_dev *);
534 int pci_request_region(struct pci_dev *, int, const char *);
535 void pci_release_region(struct pci_dev *, int);
536
537 /* drivers/pci/bus.c */
538 int pci_bus_alloc_resource(struct pci_bus *bus, struct resource *res,
539                            resource_size_t size, resource_size_t align,
540                            resource_size_t min, unsigned int type_mask,
541                            void (*alignf)(void *, struct resource *,
542                                           resource_size_t, resource_size_t),
543                            void *alignf_data);
544 void pci_enable_bridges(struct pci_bus *bus);
545
546 /* Proper probing supporting hot-pluggable devices */
547 int __pci_register_driver(struct pci_driver *, struct module *);
548 static inline int pci_register_driver(struct pci_driver *driver)
549 {
550         return __pci_register_driver(driver, THIS_MODULE);
551 }
552
553 void pci_unregister_driver(struct pci_driver *);
554 void pci_remove_behind_bridge(struct pci_dev *);
555 struct pci_driver *pci_dev_driver(const struct pci_dev *);
556 const struct pci_device_id *pci_match_device(struct pci_driver *drv, struct pci_dev *dev);
557 const struct pci_device_id *pci_match_id(const struct pci_device_id *ids, struct pci_dev *dev);
558 int pci_scan_bridge(struct pci_bus *bus, struct pci_dev * dev, int max, int pass);
559
560 void pci_walk_bus(struct pci_bus *top, void (*cb)(struct pci_dev *, void *),
561                   void *userdata);
562 int pci_cfg_space_size(struct pci_dev *dev);
563 unsigned char pci_bus_max_busnr(struct pci_bus* bus);
564
565 /* kmem_cache style wrapper around pci_alloc_consistent() */
566
567 #include <linux/dmapool.h>
568
569 #define pci_pool dma_pool
570 #define pci_pool_create(name, pdev, size, align, allocation) \
571                 dma_pool_create(name, &pdev->dev, size, align, allocation)
572 #define pci_pool_destroy(pool) dma_pool_destroy(pool)
573 #define pci_pool_alloc(pool, flags, handle) dma_pool_alloc(pool, flags, handle)
574 #define pci_pool_free(pool, vaddr, addr) dma_pool_free(pool, vaddr, addr)
575
576 enum pci_dma_burst_strategy {
577         PCI_DMA_BURST_INFINITY, /* make bursts as large as possible,
578                                    strategy_parameter is N/A */
579         PCI_DMA_BURST_BOUNDARY, /* disconnect at every strategy_parameter
580                                    byte boundaries */
581         PCI_DMA_BURST_MULTIPLE, /* disconnect at some multiple of
582                                    strategy_parameter byte boundaries */
583 };
584
585 #if defined(CONFIG_ISA) || defined(CONFIG_EISA)
586 extern struct pci_dev *isa_bridge;
587 #endif
588
589 struct msix_entry {
590         u16     vector; /* kernel uses to write allocated vector */
591         u16     entry;  /* driver uses to specify entry, OS writes */
592 };
593
594 #ifndef CONFIG_PCI_MSI
595 static inline void pci_scan_msi_device(struct pci_dev *dev) {}
596 static inline int pci_enable_msi(struct pci_dev *dev) {return -1;}
597 static inline void pci_disable_msi(struct pci_dev *dev) {}
598 static inline int pci_enable_msix(struct pci_dev* dev,
599         struct msix_entry *entries, int nvec) {return -1;}
600 static inline void pci_disable_msix(struct pci_dev *dev) {}
601 static inline void msi_remove_pci_irq_vectors(struct pci_dev *dev) {}
602 #else
603 extern void pci_scan_msi_device(struct pci_dev *dev);
604 extern int pci_enable_msi(struct pci_dev *dev);
605 extern void pci_disable_msi(struct pci_dev *dev);
606 extern int pci_enable_msix(struct pci_dev* dev,
607         struct msix_entry *entries, int nvec);
608 extern void pci_disable_msix(struct pci_dev *dev);
609 extern void msi_remove_pci_irq_vectors(struct pci_dev *dev);
610 #endif
611
612 extern void pci_block_user_cfg_access(struct pci_dev *dev);
613 extern void pci_unblock_user_cfg_access(struct pci_dev *dev);
614
615 /*
616  * PCI domain support.  Sometimes called PCI segment (eg by ACPI),
617  * a PCI domain is defined to be a set of PCI busses which share
618  * configuration space.
619  */
620 #ifndef CONFIG_PCI_DOMAINS
621 static inline int pci_domain_nr(struct pci_bus *bus) { return 0; }
622 static inline int pci_proc_domain(struct pci_bus *bus)
623 {
624         return 0;
625 }
626 #endif
627
628 #else /* CONFIG_PCI is not enabled */
629
630 /*
631  *  If the system does not have PCI, clearly these return errors.  Define
632  *  these as simple inline functions to avoid hair in drivers.
633  */
634
635 #define _PCI_NOP(o,s,t) \
636         static inline int pci_##o##_config_##s (struct pci_dev *dev, int where, t val) \
637                 { return PCIBIOS_FUNC_NOT_SUPPORTED; }
638 #define _PCI_NOP_ALL(o,x)       _PCI_NOP(o,byte,u8 x) \
639                                 _PCI_NOP(o,word,u16 x) \
640                                 _PCI_NOP(o,dword,u32 x)
641 _PCI_NOP_ALL(read, *)
642 _PCI_NOP_ALL(write,)
643
644 static inline struct pci_dev *pci_find_device(unsigned int vendor, unsigned int device, const struct pci_dev *from)
645 { return NULL; }
646
647 static inline struct pci_dev *pci_find_slot(unsigned int bus, unsigned int devfn)
648 { return NULL; }
649
650 static inline struct pci_dev *pci_get_device (unsigned int vendor, unsigned int device, struct pci_dev *from)
651 { return NULL; }
652
653 static inline struct pci_dev *pci_get_subsys (unsigned int vendor, unsigned int device,
654 unsigned int ss_vendor, unsigned int ss_device, struct pci_dev *from)
655 { return NULL; }
656
657 static inline struct pci_dev *pci_get_class(unsigned int class, struct pci_dev *from)
658 { return NULL; }
659
660 #define pci_dev_present(ids)    (0)
661 #define pci_dev_put(dev)        do { } while (0)
662
663 static inline void pci_set_master(struct pci_dev *dev) { }
664 static inline int pci_enable_device(struct pci_dev *dev) { return -EIO; }
665 static inline void pci_disable_device(struct pci_dev *dev) { }
666 static inline int pci_set_dma_mask(struct pci_dev *dev, u64 mask) { return -EIO; }
667 static inline int pci_assign_resource(struct pci_dev *dev, int i) { return -EBUSY;}
668 static inline int __pci_register_driver(struct pci_driver *drv, struct module *owner) { return 0;}
669 static inline int pci_register_driver(struct pci_driver *drv) { return 0;}
670 static inline void pci_unregister_driver(struct pci_driver *drv) { }
671 static inline int pci_find_capability (struct pci_dev *dev, int cap) {return 0; }
672 static inline int pci_find_next_capability (struct pci_dev *dev, u8 post, int cap) { return 0; }
673 static inline int pci_find_ext_capability (struct pci_dev *dev, int cap) {return 0; }
674 static inline const struct pci_device_id *pci_match_device(const struct pci_device_id *ids, const struct pci_dev *dev) { return NULL; }
675
676 /* Power management related routines */
677 static inline int pci_save_state(struct pci_dev *dev) { return 0; }
678 static inline int pci_restore_state(struct pci_dev *dev) { return 0; }
679 static inline int pci_set_power_state(struct pci_dev *dev, pci_power_t state) { return 0; }
680 static inline pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state) { return PCI_D0; }
681 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state, int enable) { return 0; }
682
683 #define isa_bridge      ((struct pci_dev *)NULL)
684
685 #define pci_dma_burst_advice(pdev, strat, strategy_parameter) do { } while (0)
686
687 static inline void pci_block_user_cfg_access(struct pci_dev *dev) { }
688 static inline void pci_unblock_user_cfg_access(struct pci_dev *dev) { }
689
690 #endif /* CONFIG_PCI */
691
692 /* Include architecture-dependent settings and functions */
693
694 #include <asm/pci.h>
695
696 /* these helpers provide future and backwards compatibility
697  * for accessing popular PCI BAR info */
698 #define pci_resource_start(dev,bar)   ((dev)->resource[(bar)].start)
699 #define pci_resource_end(dev,bar)     ((dev)->resource[(bar)].end)
700 #define pci_resource_flags(dev,bar)   ((dev)->resource[(bar)].flags)
701 #define pci_resource_len(dev,bar) \
702         ((pci_resource_start((dev),(bar)) == 0 &&       \
703           pci_resource_end((dev),(bar)) ==              \
704           pci_resource_start((dev),(bar))) ? 0 :        \
705                                                         \
706          (pci_resource_end((dev),(bar)) -               \
707           pci_resource_start((dev),(bar)) + 1))
708
709 /* Similar to the helpers above, these manipulate per-pci_dev
710  * driver-specific data.  They are really just a wrapper around
711  * the generic device structure functions of these calls.
712  */
713 static inline void *pci_get_drvdata (struct pci_dev *pdev)
714 {
715         return dev_get_drvdata(&pdev->dev);
716 }
717
718 static inline void pci_set_drvdata (struct pci_dev *pdev, void *data)
719 {
720         dev_set_drvdata(&pdev->dev, data);
721 }
722
723 /* If you want to know what to call your pci_dev, ask this function.
724  * Again, it's a wrapper around the generic device.
725  */
726 static inline char *pci_name(struct pci_dev *pdev)
727 {
728         return pdev->dev.bus_id;
729 }
730
731
732 /* Some archs don't want to expose struct resource to userland as-is
733  * in sysfs and /proc
734  */
735 #ifndef HAVE_ARCH_PCI_RESOURCE_TO_USER
736 static inline void pci_resource_to_user(const struct pci_dev *dev, int bar,
737                 const struct resource *rsrc, resource_size_t *start,
738                 resource_size_t *end)
739 {
740         *start = rsrc->start;
741         *end = rsrc->end;
742 }
743 #endif /* HAVE_ARCH_PCI_RESOURCE_TO_USER */
744
745
746 /*
747  *  The world is not perfect and supplies us with broken PCI devices.
748  *  For at least a part of these bugs we need a work-around, so both
749  *  generic (drivers/pci/quirks.c) and per-architecture code can define
750  *  fixup hooks to be called for particular buggy devices.
751  */
752
753 struct pci_fixup {
754         u16 vendor, device;     /* You can use PCI_ANY_ID here of course */
755         void (*hook)(struct pci_dev *dev);
756 };
757
758 enum pci_fixup_pass {
759         pci_fixup_early,        /* Before probing BARs */
760         pci_fixup_header,       /* After reading configuration header */
761         pci_fixup_final,        /* Final phase of device fixups */
762         pci_fixup_enable,       /* pci_enable_device() time */
763 };
764
765 /* Anonymous variables would be nice... */
766 #define DECLARE_PCI_FIXUP_SECTION(section, name, vendor, device, hook)  \
767         static const struct pci_fixup __pci_fixup_##name __attribute_used__ \
768         __attribute__((__section__(#section))) = { vendor, device, hook };
769 #define DECLARE_PCI_FIXUP_EARLY(vendor, device, hook)                   \
770         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
771                         vendor##device##hook, vendor, device, hook)
772 #define DECLARE_PCI_FIXUP_HEADER(vendor, device, hook)                  \
773         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
774                         vendor##device##hook, vendor, device, hook)
775 #define DECLARE_PCI_FIXUP_FINAL(vendor, device, hook)                   \
776         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
777                         vendor##device##hook, vendor, device, hook)
778 #define DECLARE_PCI_FIXUP_ENABLE(vendor, device, hook)                  \
779         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
780                         vendor##device##hook, vendor, device, hook)
781
782
783 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev);
784
785 extern int pci_pci_problems;
786 #define PCIPCI_FAIL             1
787 #define PCIPCI_TRITON           2
788 #define PCIPCI_NATOMA           4
789 #define PCIPCI_VIAETBF          8
790 #define PCIPCI_VSFX             16
791 #define PCIPCI_ALIMAGIK         32
792
793 #endif /* __KERNEL__ */
794 #endif /* LINUX_PCI_H */