Merge branch 'master' of git://git.kernel.org/pub/scm/linux/kernel/git/davem/net-2.6
[linux-2.6] / drivers / net / wireless / b43legacy / b43legacy.h
1 #ifndef B43legacy_H_
2 #define B43legacy_H_
3
4 #include <linux/hw_random.h>
5 #include <linux/kernel.h>
6 #include <linux/spinlock.h>
7 #include <linux/interrupt.h>
8 #include <linux/stringify.h>
9 #include <linux/netdevice.h>
10 #include <linux/pci.h>
11 #include <asm/atomic.h>
12 #include <linux/io.h>
13
14 #include <linux/ssb/ssb.h>
15 #include <linux/ssb/ssb_driver_chipcommon.h>
16
17 #include <linux/wireless.h>
18 #include <net/mac80211.h>
19
20 #include "debugfs.h"
21 #include "leds.h"
22 #include "rfkill.h"
23 #include "phy.h"
24
25
26 /* The unique identifier of the firmware that's officially supported by this
27  * driver version. */
28 #define B43legacy_SUPPORTED_FIRMWARE_ID "FW10"
29
30 #define B43legacy_IRQWAIT_MAX_RETRIES   20
31
32 #define B43legacy_RX_MAX_SSI            60 /* best guess at max ssi */
33
34 /* MMIO offsets */
35 #define B43legacy_MMIO_DMA0_REASON      0x20
36 #define B43legacy_MMIO_DMA0_IRQ_MASK    0x24
37 #define B43legacy_MMIO_DMA1_REASON      0x28
38 #define B43legacy_MMIO_DMA1_IRQ_MASK    0x2C
39 #define B43legacy_MMIO_DMA2_REASON      0x30
40 #define B43legacy_MMIO_DMA2_IRQ_MASK    0x34
41 #define B43legacy_MMIO_DMA3_REASON      0x38
42 #define B43legacy_MMIO_DMA3_IRQ_MASK    0x3C
43 #define B43legacy_MMIO_DMA4_REASON      0x40
44 #define B43legacy_MMIO_DMA4_IRQ_MASK    0x44
45 #define B43legacy_MMIO_DMA5_REASON      0x48
46 #define B43legacy_MMIO_DMA5_IRQ_MASK    0x4C
47 #define B43legacy_MMIO_MACCTL           0x120   /* MAC control */
48 #define B43legacy_MMIO_MACCMD           0x124   /* MAC command */
49 #define B43legacy_MMIO_GEN_IRQ_REASON   0x128
50 #define B43legacy_MMIO_GEN_IRQ_MASK     0x12C
51 #define B43legacy_MMIO_RAM_CONTROL      0x130
52 #define B43legacy_MMIO_RAM_DATA         0x134
53 #define B43legacy_MMIO_PS_STATUS                0x140
54 #define B43legacy_MMIO_RADIO_HWENABLED_HI       0x158
55 #define B43legacy_MMIO_SHM_CONTROL      0x160
56 #define B43legacy_MMIO_SHM_DATA         0x164
57 #define B43legacy_MMIO_SHM_DATA_UNALIGNED       0x166
58 #define B43legacy_MMIO_XMITSTAT_0               0x170
59 #define B43legacy_MMIO_XMITSTAT_1               0x174
60 #define B43legacy_MMIO_REV3PLUS_TSF_LOW 0x180 /* core rev >= 3 only */
61 #define B43legacy_MMIO_REV3PLUS_TSF_HIGH        0x184 /* core rev >= 3 only */
62
63 /* 32-bit DMA */
64 #define B43legacy_MMIO_DMA32_BASE0      0x200
65 #define B43legacy_MMIO_DMA32_BASE1      0x220
66 #define B43legacy_MMIO_DMA32_BASE2      0x240
67 #define B43legacy_MMIO_DMA32_BASE3      0x260
68 #define B43legacy_MMIO_DMA32_BASE4      0x280
69 #define B43legacy_MMIO_DMA32_BASE5      0x2A0
70 /* 64-bit DMA */
71 #define B43legacy_MMIO_DMA64_BASE0      0x200
72 #define B43legacy_MMIO_DMA64_BASE1      0x240
73 #define B43legacy_MMIO_DMA64_BASE2      0x280
74 #define B43legacy_MMIO_DMA64_BASE3      0x2C0
75 #define B43legacy_MMIO_DMA64_BASE4      0x300
76 #define B43legacy_MMIO_DMA64_BASE5      0x340
77 /* PIO */
78 #define B43legacy_MMIO_PIO1_BASE                0x300
79 #define B43legacy_MMIO_PIO2_BASE                0x310
80 #define B43legacy_MMIO_PIO3_BASE                0x320
81 #define B43legacy_MMIO_PIO4_BASE                0x330
82
83 #define B43legacy_MMIO_PHY_VER          0x3E0
84 #define B43legacy_MMIO_PHY_RADIO                0x3E2
85 #define B43legacy_MMIO_PHY0             0x3E6
86 #define B43legacy_MMIO_ANTENNA          0x3E8
87 #define B43legacy_MMIO_CHANNEL          0x3F0
88 #define B43legacy_MMIO_CHANNEL_EXT      0x3F4
89 #define B43legacy_MMIO_RADIO_CONTROL    0x3F6
90 #define B43legacy_MMIO_RADIO_DATA_HIGH  0x3F8
91 #define B43legacy_MMIO_RADIO_DATA_LOW   0x3FA
92 #define B43legacy_MMIO_PHY_CONTROL      0x3FC
93 #define B43legacy_MMIO_PHY_DATA         0x3FE
94 #define B43legacy_MMIO_MACFILTER_CONTROL        0x420
95 #define B43legacy_MMIO_MACFILTER_DATA   0x422
96 #define B43legacy_MMIO_RCMTA_COUNT      0x43C /* Receive Match Transmitter Addr */
97 #define B43legacy_MMIO_RADIO_HWENABLED_LO       0x49A
98 #define B43legacy_MMIO_GPIO_CONTROL     0x49C
99 #define B43legacy_MMIO_GPIO_MASK                0x49E
100 #define B43legacy_MMIO_TSF_0            0x632 /* core rev < 3 only */
101 #define B43legacy_MMIO_TSF_1            0x634 /* core rev < 3 only */
102 #define B43legacy_MMIO_TSF_2            0x636 /* core rev < 3 only */
103 #define B43legacy_MMIO_TSF_3            0x638 /* core rev < 3 only */
104 #define B43legacy_MMIO_RNG              0x65A
105 #define B43legacy_MMIO_POWERUP_DELAY    0x6A8
106
107 /* SPROM boardflags_lo values */
108 #define B43legacy_BFL_PACTRL            0x0002
109 #define B43legacy_BFL_RSSI              0x0008
110 #define B43legacy_BFL_EXTLNA            0x1000
111
112 /* GPIO register offset, in both ChipCommon and PCI core. */
113 #define B43legacy_GPIO_CONTROL          0x6c
114
115 /* SHM Routing */
116 #define B43legacy_SHM_SHARED            0x0001
117 #define B43legacy_SHM_WIRELESS          0x0002
118 #define B43legacy_SHM_HW                0x0004
119 #define B43legacy_SHM_UCODE             0x0300
120
121 /* SHM Routing modifiers */
122 #define B43legacy_SHM_AUTOINC_R         0x0200 /* Read Auto-increment */
123 #define B43legacy_SHM_AUTOINC_W         0x0100 /* Write Auto-increment */
124 #define B43legacy_SHM_AUTOINC_RW        (B43legacy_SHM_AUTOINC_R | \
125                                          B43legacy_SHM_AUTOINC_W)
126
127 /* Misc SHM_SHARED offsets */
128 #define B43legacy_SHM_SH_WLCOREREV      0x0016 /* 802.11 core revision */
129 #define B43legacy_SHM_SH_HOSTFLO        0x005E /* Hostflags ucode opts (low) */
130 #define B43legacy_SHM_SH_HOSTFHI        0x0060 /* Hostflags ucode opts (high) */
131 /* SHM_SHARED crypto engine */
132 #define B43legacy_SHM_SH_KEYIDXBLOCK    0x05D4 /* Key index/algorithm block */
133 /* SHM_SHARED beacon/AP variables */
134 #define B43legacy_SHM_SH_DTIMP          0x0012 /* DTIM period */
135 #define B43legacy_SHM_SH_BTL0           0x0018 /* Beacon template length 0 */
136 #define B43legacy_SHM_SH_BTL1           0x001A /* Beacon template length 1 */
137 #define B43legacy_SHM_SH_BTSFOFF        0x001C /* Beacon TSF offset */
138 #define B43legacy_SHM_SH_TIMPOS         0x001E /* TIM position in beacon */
139 #define B43legacy_SHM_SH_BEACPHYCTL     0x0054 /* Beacon PHY TX control word */
140 /* SHM_SHARED ACK/CTS control */
141 #define B43legacy_SHM_SH_ACKCTSPHYCTL   0x0022 /* ACK/CTS PHY control word */
142 /* SHM_SHARED probe response variables */
143 #define B43legacy_SHM_SH_PRTLEN         0x004A /* Probe Response template length */
144 #define B43legacy_SHM_SH_PRMAXTIME      0x0074 /* Probe Response max time */
145 #define B43legacy_SHM_SH_PRPHYCTL       0x0188 /* Probe Resp PHY TX control */
146 /* SHM_SHARED rate tables */
147 /* SHM_SHARED microcode soft registers */
148 #define B43legacy_SHM_SH_UCODEREV       0x0000 /* Microcode revision */
149 #define B43legacy_SHM_SH_UCODEPATCH     0x0002 /* Microcode patchlevel */
150 #define B43legacy_SHM_SH_UCODEDATE      0x0004 /* Microcode date */
151 #define B43legacy_SHM_SH_UCODETIME      0x0006 /* Microcode time */
152
153 #define B43legacy_UCODEFLAGS_OFFSET     0x005E
154
155 /* Hardware Radio Enable masks */
156 #define B43legacy_MMIO_RADIO_HWENABLED_HI_MASK (1 << 16)
157 #define B43legacy_MMIO_RADIO_HWENABLED_LO_MASK (1 << 4)
158
159 /* HostFlags. See b43legacy_hf_read/write() */
160 #define B43legacy_HF_SYMW               0x00000002 /* G-PHY SYM workaround */
161 #define B43legacy_HF_GDCW               0x00000020 /* G-PHY DV cancel filter */
162 #define B43legacy_HF_OFDMPABOOST        0x00000040 /* Enable PA boost OFDM */
163 #define B43legacy_HF_EDCF               0x00000100 /* on if WME/MAC suspended */
164
165 /* MacFilter offsets. */
166 #define B43legacy_MACFILTER_SELF        0x0000
167 #define B43legacy_MACFILTER_BSSID       0x0003
168 #define B43legacy_MACFILTER_MAC         0x0010
169
170 /* PHYVersioning */
171 #define B43legacy_PHYTYPE_B             0x01
172 #define B43legacy_PHYTYPE_G             0x02
173
174 /* PHYRegisters */
175 #define B43legacy_PHY_G_LO_CONTROL      0x0810
176 #define B43legacy_PHY_ILT_G_CTRL        0x0472
177 #define B43legacy_PHY_ILT_G_DATA1       0x0473
178 #define B43legacy_PHY_ILT_G_DATA2       0x0474
179 #define B43legacy_PHY_G_PCTL            0x0029
180 #define B43legacy_PHY_RADIO_BITFIELD    0x0401
181 #define B43legacy_PHY_G_CRS             0x0429
182 #define B43legacy_PHY_NRSSILT_CTRL      0x0803
183 #define B43legacy_PHY_NRSSILT_DATA      0x0804
184
185 /* RadioRegisters */
186 #define B43legacy_RADIOCTL_ID           0x01
187
188 /* MAC Control bitfield */
189 #define B43legacy_MACCTL_ENABLED        0x00000001 /* MAC Enabled */
190 #define B43legacy_MACCTL_PSM_RUN        0x00000002 /* Run Microcode */
191 #define B43legacy_MACCTL_PSM_JMP0       0x00000004 /* Microcode jump to 0 */
192 #define B43legacy_MACCTL_SHM_ENABLED    0x00000100 /* SHM Enabled */
193 #define B43legacy_MACCTL_IHR_ENABLED    0x00000400 /* IHR Region Enabled */
194 #define B43legacy_MACCTL_BE             0x00010000 /* Big Endian mode */
195 #define B43legacy_MACCTL_INFRA          0x00020000 /* Infrastructure mode */
196 #define B43legacy_MACCTL_AP             0x00040000 /* AccessPoint mode */
197 #define B43legacy_MACCTL_RADIOLOCK      0x00080000 /* Radio lock */
198 #define B43legacy_MACCTL_BEACPROMISC    0x00100000 /* Beacon Promiscuous */
199 #define B43legacy_MACCTL_KEEP_BADPLCP   0x00200000 /* Keep bad PLCP frames */
200 #define B43legacy_MACCTL_KEEP_CTL       0x00400000 /* Keep control frames */
201 #define B43legacy_MACCTL_KEEP_BAD       0x00800000 /* Keep bad frames (FCS) */
202 #define B43legacy_MACCTL_PROMISC        0x01000000 /* Promiscuous mode */
203 #define B43legacy_MACCTL_HWPS           0x02000000 /* Hardware Power Saving */
204 #define B43legacy_MACCTL_AWAKE          0x04000000 /* Device is awake */
205 #define B43legacy_MACCTL_TBTTHOLD       0x10000000 /* TBTT Hold */
206 #define B43legacy_MACCTL_GMODE          0x80000000 /* G Mode */
207
208 /* MAC Command bitfield */
209 #define B43legacy_MACCMD_BEACON0_VALID  0x00000001 /* Beacon 0 in template RAM is busy/valid */
210 #define B43legacy_MACCMD_BEACON1_VALID  0x00000002 /* Beacon 1 in template RAM is busy/valid */
211 #define B43legacy_MACCMD_DFQ_VALID      0x00000004 /* Directed frame queue valid (IBSS PS mode, ATIM) */
212 #define B43legacy_MACCMD_CCA            0x00000008 /* Clear channel assessment */
213 #define B43legacy_MACCMD_BGNOISE        0x00000010 /* Background noise */
214
215 /* 802.11 core specific TM State Low flags */
216 #define B43legacy_TMSLOW_GMODE          0x20000000 /* G Mode Enable */
217 #define B43legacy_TMSLOW_PLLREFSEL      0x00200000 /* PLL Freq Ref Select */
218 #define B43legacy_TMSLOW_MACPHYCLKEN    0x00100000 /* MAC PHY Clock Ctrl Enbl */
219 #define B43legacy_TMSLOW_PHYRESET       0x00080000 /* PHY Reset */
220 #define B43legacy_TMSLOW_PHYCLKEN       0x00040000 /* PHY Clock Enable */
221
222 /* 802.11 core specific TM State High flags */
223 #define B43legacy_TMSHIGH_FCLOCK        0x00040000 /* Fast Clock Available */
224 #define B43legacy_TMSHIGH_GPHY          0x00010000 /* G-PHY avail (rev >= 5) */
225
226 #define B43legacy_UCODEFLAG_AUTODIV       0x0001
227
228 /* Generic-Interrupt reasons. */
229 #define B43legacy_IRQ_MAC_SUSPENDED     0x00000001
230 #define B43legacy_IRQ_BEACON            0x00000002
231 #define B43legacy_IRQ_TBTT_INDI         0x00000004 /* Target Beacon Transmit Time */
232 #define B43legacy_IRQ_BEACON_TX_OK      0x00000008
233 #define B43legacy_IRQ_BEACON_CANCEL     0x00000010
234 #define B43legacy_IRQ_ATIM_END          0x00000020
235 #define B43legacy_IRQ_PMQ               0x00000040
236 #define B43legacy_IRQ_PIO_WORKAROUND    0x00000100
237 #define B43legacy_IRQ_MAC_TXERR         0x00000200
238 #define B43legacy_IRQ_PHY_TXERR         0x00000800
239 #define B43legacy_IRQ_PMEVENT           0x00001000
240 #define B43legacy_IRQ_TIMER0            0x00002000
241 #define B43legacy_IRQ_TIMER1            0x00004000
242 #define B43legacy_IRQ_DMA               0x00008000
243 #define B43legacy_IRQ_TXFIFO_FLUSH_OK   0x00010000
244 #define B43legacy_IRQ_CCA_MEASURE_OK    0x00020000
245 #define B43legacy_IRQ_NOISESAMPLE_OK    0x00040000
246 #define B43legacy_IRQ_UCODE_DEBUG       0x08000000
247 #define B43legacy_IRQ_RFKILL            0x10000000
248 #define B43legacy_IRQ_TX_OK             0x20000000
249 #define B43legacy_IRQ_PHY_G_CHANGED     0x40000000
250 #define B43legacy_IRQ_TIMEOUT           0x80000000
251
252 #define B43legacy_IRQ_ALL               0xFFFFFFFF
253 #define B43legacy_IRQ_MASKTEMPLATE      (B43legacy_IRQ_MAC_SUSPENDED |  \
254                                          B43legacy_IRQ_BEACON |         \
255                                          B43legacy_IRQ_TBTT_INDI |      \
256                                          B43legacy_IRQ_ATIM_END |       \
257                                          B43legacy_IRQ_PMQ |            \
258                                          B43legacy_IRQ_MAC_TXERR |      \
259                                          B43legacy_IRQ_PHY_TXERR |      \
260                                          B43legacy_IRQ_DMA |            \
261                                          B43legacy_IRQ_TXFIFO_FLUSH_OK | \
262                                          B43legacy_IRQ_NOISESAMPLE_OK | \
263                                          B43legacy_IRQ_UCODE_DEBUG |    \
264                                          B43legacy_IRQ_RFKILL |         \
265                                          B43legacy_IRQ_TX_OK)
266
267 /* Device specific rate values.
268  * The actual values defined here are (rate_in_mbps * 2).
269  * Some code depends on this. Don't change it. */
270 #define B43legacy_CCK_RATE_1MB          2
271 #define B43legacy_CCK_RATE_2MB          4
272 #define B43legacy_CCK_RATE_5MB          11
273 #define B43legacy_CCK_RATE_11MB         22
274 #define B43legacy_OFDM_RATE_6MB         12
275 #define B43legacy_OFDM_RATE_9MB         18
276 #define B43legacy_OFDM_RATE_12MB        24
277 #define B43legacy_OFDM_RATE_18MB        36
278 #define B43legacy_OFDM_RATE_24MB        48
279 #define B43legacy_OFDM_RATE_36MB        72
280 #define B43legacy_OFDM_RATE_48MB        96
281 #define B43legacy_OFDM_RATE_54MB        108
282 /* Convert a b43legacy rate value to a rate in 100kbps */
283 #define B43legacy_RATE_TO_100KBPS(rate) (((rate) * 10) / 2)
284
285
286 #define B43legacy_DEFAULT_SHORT_RETRY_LIMIT     7
287 #define B43legacy_DEFAULT_LONG_RETRY_LIMIT      4
288
289 #define B43legacy_PHY_TX_BADNESS_LIMIT          1000
290
291 /* Max size of a security key */
292 #define B43legacy_SEC_KEYSIZE           16
293 /* Security algorithms. */
294 enum {
295         B43legacy_SEC_ALGO_NONE = 0, /* unencrypted, as of TX header. */
296         B43legacy_SEC_ALGO_WEP40,
297         B43legacy_SEC_ALGO_TKIP,
298         B43legacy_SEC_ALGO_AES,
299         B43legacy_SEC_ALGO_WEP104,
300         B43legacy_SEC_ALGO_AES_LEGACY,
301 };
302
303 /* Core Information Registers */
304 #define B43legacy_CIR_BASE                0xf00
305 #define B43legacy_CIR_SBTPSFLAG           (B43legacy_CIR_BASE + 0x18)
306 #define B43legacy_CIR_SBIMSTATE           (B43legacy_CIR_BASE + 0x90)
307 #define B43legacy_CIR_SBINTVEC            (B43legacy_CIR_BASE + 0x94)
308 #define B43legacy_CIR_SBTMSTATELOW        (B43legacy_CIR_BASE + 0x98)
309 #define B43legacy_CIR_SBTMSTATEHIGH       (B43legacy_CIR_BASE + 0x9c)
310 #define B43legacy_CIR_SBIMCONFIGLOW       (B43legacy_CIR_BASE + 0xa8)
311 #define B43legacy_CIR_SB_ID_HI            (B43legacy_CIR_BASE + 0xfc)
312
313 /* sbtmstatehigh state flags */
314 #define B43legacy_SBTMSTATEHIGH_SERROR          0x00000001
315 #define B43legacy_SBTMSTATEHIGH_BUSY            0x00000004
316 #define B43legacy_SBTMSTATEHIGH_TIMEOUT         0x00000020
317 #define B43legacy_SBTMSTATEHIGH_G_PHY_AVAIL     0x00010000
318 #define B43legacy_SBTMSTATEHIGH_COREFLAGS       0x1FFF0000
319 #define B43legacy_SBTMSTATEHIGH_DMA64BIT        0x10000000
320 #define B43legacy_SBTMSTATEHIGH_GATEDCLK        0x20000000
321 #define B43legacy_SBTMSTATEHIGH_BISTFAILED      0x40000000
322 #define B43legacy_SBTMSTATEHIGH_BISTCOMPLETE    0x80000000
323
324 /* sbimstate flags */
325 #define B43legacy_SBIMSTATE_IB_ERROR            0x20000
326 #define B43legacy_SBIMSTATE_TIMEOUT             0x40000
327
328 #define PFX             KBUILD_MODNAME ": "
329 #ifdef assert
330 # undef assert
331 #endif
332 #ifdef CONFIG_B43LEGACY_DEBUG
333 # define B43legacy_WARN_ON(x)   WARN_ON(x)
334 # define B43legacy_BUG_ON(expr)                                         \
335         do {                                                            \
336                 if (unlikely((expr))) {                                 \
337                         printk(KERN_INFO PFX "Test (%s) failed\n",      \
338                                               #expr);                   \
339                         BUG_ON(expr);                                   \
340                 }                                                       \
341         } while (0)
342 # define B43legacy_DEBUG        1
343 #else
344 /* This will evaluate the argument even if debugging is disabled. */
345 static inline bool __b43legacy_warn_on_dummy(bool x) { return x; }
346 # define B43legacy_WARN_ON(x)   __b43legacy_warn_on_dummy(unlikely(!!(x)))
347 # define B43legacy_BUG_ON(x)    do { /* nothing */ } while (0)
348 # define B43legacy_DEBUG        0
349 #endif
350
351
352 struct net_device;
353 struct pci_dev;
354 struct b43legacy_dmaring;
355 struct b43legacy_pioqueue;
356
357 /* The firmware file header */
358 #define B43legacy_FW_TYPE_UCODE 'u'
359 #define B43legacy_FW_TYPE_PCM   'p'
360 #define B43legacy_FW_TYPE_IV    'i'
361 struct b43legacy_fw_header {
362         /* File type */
363         u8 type;
364         /* File format version */
365         u8 ver;
366         u8 __padding[2];
367         /* Size of the data. For ucode and PCM this is in bytes.
368          * For IV this is number-of-ivs. */
369         __be32 size;
370 } __attribute__((__packed__));
371
372 /* Initial Value file format */
373 #define B43legacy_IV_OFFSET_MASK        0x7FFF
374 #define B43legacy_IV_32BIT              0x8000
375 struct b43legacy_iv {
376         __be16 offset_size;
377         union {
378                 __be16 d16;
379                 __be32 d32;
380         } data __attribute__((__packed__));
381 } __attribute__((__packed__));
382
383 #define B43legacy_PHYMODE(phytype)      (1 << (phytype))
384 #define B43legacy_PHYMODE_B             B43legacy_PHYMODE       \
385                                         ((B43legacy_PHYTYPE_B))
386 #define B43legacy_PHYMODE_G             B43legacy_PHYMODE       \
387                                         ((B43legacy_PHYTYPE_G))
388
389 /* Value pair to measure the LocalOscillator. */
390 struct b43legacy_lopair {
391         s8 low;
392         s8 high;
393         u8 used:1;
394 };
395 #define B43legacy_LO_COUNT      (14*4)
396
397 struct b43legacy_phy {
398         /* Possible PHYMODEs on this PHY */
399         u8 possible_phymodes;
400         /* GMODE bit enabled in MACCTL? */
401         bool gmode;
402
403         /* Analog Type */
404         u8 analog;
405         /* B43legacy_PHYTYPE_ */
406         u8 type;
407         /* PHY revision number. */
408         u8 rev;
409
410         u16 antenna_diversity;
411         u16 savedpctlreg;
412         /* Radio versioning */
413         u16 radio_manuf;        /* Radio manufacturer */
414         u16 radio_ver;          /* Radio version */
415         u8 calibrated:1;
416         u8 radio_rev;           /* Radio revision */
417
418         bool dyn_tssi_tbl;      /* tssi2dbm is kmalloc()ed. */
419
420         /* ACI (adjacent channel interference) flags. */
421         bool aci_enable;
422         bool aci_wlan_automatic;
423         bool aci_hw_rssi;
424
425         /* Radio switched on/off */
426         bool radio_on;
427         struct {
428                 /* Values saved when turning the radio off.
429                  * They are needed when turning it on again. */
430                 bool valid;
431                 u16 rfover;
432                 u16 rfoverval;
433         } radio_off_context;
434
435         u16 minlowsig[2];
436         u16 minlowsigpos[2];
437
438         /* LO Measurement Data.
439          * Use b43legacy_get_lopair() to get a value.
440          */
441         struct b43legacy_lopair *_lo_pairs;
442         /* TSSI to dBm table in use */
443         const s8 *tssi2dbm;
444         /* idle TSSI value */
445         s8 idle_tssi;
446         /* Target idle TSSI */
447         int tgt_idle_tssi;
448         /* Current idle TSSI */
449         int cur_idle_tssi;
450
451         /* LocalOscillator control values. */
452         struct b43legacy_txpower_lo_control *lo_control;
453         /* Values from b43legacy_calc_loopback_gain() */
454         s16 max_lb_gain;        /* Maximum Loopback gain in hdB */
455         s16 trsw_rx_gain;       /* TRSW RX gain in hdB */
456         s16 lna_lod_gain;       /* LNA lod */
457         s16 lna_gain;           /* LNA */
458         s16 pga_gain;           /* PGA */
459
460         /* Desired TX power level (in dBm). This is set by the user and
461          * adjusted in b43legacy_phy_xmitpower(). */
462         u8 power_level;
463
464         /* Values from b43legacy_calc_loopback_gain() */
465         u16 loopback_gain[2];
466
467         /* TX Power control values. */
468         /* B/G PHY */
469         struct {
470                 /* Current Radio Attenuation for TXpower recalculation. */
471                 u16 rfatt;
472                 /* Current Baseband Attenuation for TXpower recalculation. */
473                 u16 bbatt;
474                 /* Current TXpower control value for TXpower recalculation. */
475                 u16 txctl1;
476                 u16 txctl2;
477         };
478         /* A PHY */
479         struct {
480                 u16 txpwr_offset;
481         };
482
483         /* Current Interference Mitigation mode */
484         int interfmode;
485         /* Stack of saved values from the Interference Mitigation code.
486          * Each value in the stack is layed out as follows:
487          * bit 0-11:  offset
488          * bit 12-15: register ID
489          * bit 16-32: value
490          * register ID is: 0x1 PHY, 0x2 Radio, 0x3 ILT
491          */
492 #define B43legacy_INTERFSTACK_SIZE      26
493         u32 interfstack[B43legacy_INTERFSTACK_SIZE];
494
495         /* Saved values from the NRSSI Slope calculation */
496         s16 nrssi[2];
497         s32 nrssislope;
498         /* In memory nrssi lookup table. */
499         s8 nrssi_lt[64];
500
501         /* current channel */
502         u8 channel;
503
504         u16 lofcal;
505
506         u16 initval;
507
508         /* PHY TX errors counter. */
509         atomic_t txerr_cnt;
510
511 #if B43legacy_DEBUG
512         /* Manual TX-power control enabled? */
513         bool manual_txpower_control;
514         /* PHY registers locked by b43legacy_phy_lock()? */
515         bool phy_locked;
516 #endif /* B43legacy_DEBUG */
517 };
518
519 /* Data structures for DMA transmission, per 80211 core. */
520 struct b43legacy_dma {
521         struct b43legacy_dmaring *tx_ring0;
522         struct b43legacy_dmaring *tx_ring1;
523         struct b43legacy_dmaring *tx_ring2;
524         struct b43legacy_dmaring *tx_ring3;
525         struct b43legacy_dmaring *tx_ring4;
526         struct b43legacy_dmaring *tx_ring5;
527
528         struct b43legacy_dmaring *rx_ring0;
529         struct b43legacy_dmaring *rx_ring3; /* only on core.rev < 5 */
530 };
531
532 /* Data structures for PIO transmission, per 80211 core. */
533 struct b43legacy_pio {
534         struct b43legacy_pioqueue *queue0;
535         struct b43legacy_pioqueue *queue1;
536         struct b43legacy_pioqueue *queue2;
537         struct b43legacy_pioqueue *queue3;
538 };
539
540 /* Context information for a noise calculation (Link Quality). */
541 struct b43legacy_noise_calculation {
542         u8 channel_at_start;
543         bool calculation_running;
544         u8 nr_samples;
545         s8 samples[8][4];
546 };
547
548 struct b43legacy_stats {
549         u8 link_noise;
550         /* Store the last TX/RX times here for updating the leds. */
551         unsigned long last_tx;
552         unsigned long last_rx;
553 };
554
555 struct b43legacy_key {
556         void *keyconf;
557         bool enabled;
558         u8 algorithm;
559 };
560
561 struct b43legacy_wldev;
562
563 /* Data structure for the WLAN parts (802.11 cores) of the b43legacy chip. */
564 struct b43legacy_wl {
565         /* Pointer to the active wireless device on this chip */
566         struct b43legacy_wldev *current_dev;
567         /* Pointer to the ieee80211 hardware data structure */
568         struct ieee80211_hw *hw;
569
570         spinlock_t irq_lock;            /* locks IRQ */
571         struct mutex mutex;             /* locks wireless core state */
572         spinlock_t leds_lock;           /* lock for leds */
573
574         /* We can only have one operating interface (802.11 core)
575          * at a time. General information about this interface follows.
576          */
577
578         struct ieee80211_vif *vif;
579         /* MAC address (can be NULL). */
580         u8 mac_addr[ETH_ALEN];
581         /* Current BSSID (can be NULL). */
582         u8 bssid[ETH_ALEN];
583         /* Interface type. (IEEE80211_IF_TYPE_XXX) */
584         int if_type;
585         /* Is the card operating in AP, STA or IBSS mode? */
586         bool operating;
587         /* filter flags */
588         unsigned int filter_flags;
589         /* Stats about the wireless interface */
590         struct ieee80211_low_level_stats ieee_stats;
591
592         struct hwrng rng;
593         u8 rng_initialized;
594         char rng_name[30 + 1];
595
596         /* The RF-kill button */
597         struct b43legacy_rfkill rfkill;
598
599         /* List of all wireless devices on this chip */
600         struct list_head devlist;
601         u8 nr_devs;
602
603         bool radiotap_enabled;
604
605         /* The beacon we are currently using (AP or IBSS mode).
606          * This beacon stuff is protected by the irq_lock. */
607         struct sk_buff *current_beacon;
608         bool beacon0_uploaded;
609         bool beacon1_uploaded;
610 };
611
612 /* Pointers to the firmware data and meta information about it. */
613 struct b43legacy_firmware {
614         /* Microcode */
615         const struct firmware *ucode;
616         /* PCM code */
617         const struct firmware *pcm;
618         /* Initial MMIO values for the firmware */
619         const struct firmware *initvals;
620         /* Initial MMIO values for the firmware, band-specific */
621         const struct firmware *initvals_band;
622         /* Firmware revision */
623         u16 rev;
624         /* Firmware patchlevel */
625         u16 patch;
626 };
627
628 /* Device (802.11 core) initialization status. */
629 enum {
630         B43legacy_STAT_UNINIT           = 0, /* Uninitialized. */
631         B43legacy_STAT_INITIALIZED      = 1, /* Initialized, not yet started. */
632         B43legacy_STAT_STARTED  = 2, /* Up and running. */
633 };
634 #define b43legacy_status(wldev) atomic_read(&(wldev)->__init_status)
635 #define b43legacy_set_status(wldev, stat)       do {            \
636                 atomic_set(&(wldev)->__init_status, (stat));    \
637                 smp_wmb();                                      \
638                                         } while (0)
639
640 /* *** ---   HOW LOCKING WORKS IN B43legacy   --- ***
641  *
642  * You should always acquire both, wl->mutex and wl->irq_lock unless:
643  * - You don't need to acquire wl->irq_lock, if the interface is stopped.
644  * - You don't need to acquire wl->mutex in the IRQ handler, IRQ tasklet
645  *   and packet TX path (and _ONLY_ there.)
646  */
647
648 /* Data structure for one wireless device (802.11 core) */
649 struct b43legacy_wldev {
650         struct ssb_device *dev;
651         struct b43legacy_wl *wl;
652
653         /* The device initialization status.
654          * Use b43legacy_status() to query. */
655         atomic_t __init_status;
656         /* Saved init status for handling suspend. */
657         int suspend_init_status;
658
659         bool __using_pio;       /* Using pio rather than dma. */
660         bool bad_frames_preempt;/* Use "Bad Frames Preemption". */
661         bool dfq_valid;         /* Directed frame queue valid (IBSS PS mode, ATIM). */
662         bool short_preamble;    /* TRUE if using short preamble. */
663         bool short_slot;        /* TRUE if using short slot timing. */
664         bool radio_hw_enable;   /* State of radio hardware enable bit. */
665
666         /* PHY/Radio device. */
667         struct b43legacy_phy phy;
668         union {
669                 /* DMA engines. */
670                 struct b43legacy_dma dma;
671                 /* PIO engines. */
672                 struct b43legacy_pio pio;
673         };
674
675         /* Various statistics about the physical device. */
676         struct b43legacy_stats stats;
677
678         /* The device LEDs. */
679         struct b43legacy_led led_tx;
680         struct b43legacy_led led_rx;
681         struct b43legacy_led led_assoc;
682         struct b43legacy_led led_radio;
683
684         /* Reason code of the last interrupt. */
685         u32 irq_reason;
686         u32 dma_reason[6];
687         /* saved irq enable/disable state bitfield. */
688         u32 irq_savedstate;
689         /* Link Quality calculation context. */
690         struct b43legacy_noise_calculation noisecalc;
691         /* if > 0 MAC is suspended. if == 0 MAC is enabled. */
692         int mac_suspended;
693
694         /* Interrupt Service Routine tasklet (bottom-half) */
695         struct tasklet_struct isr_tasklet;
696
697         /* Periodic tasks */
698         struct delayed_work periodic_work;
699         unsigned int periodic_state;
700
701         struct work_struct restart_work;
702
703         /* encryption/decryption */
704         u16 ktp; /* Key table pointer */
705         u8 max_nr_keys;
706         struct b43legacy_key key[58];
707
708         /* Firmware data */
709         struct b43legacy_firmware fw;
710
711         /* Devicelist in struct b43legacy_wl (all 802.11 cores) */
712         struct list_head list;
713
714         /* Debugging stuff follows. */
715 #ifdef CONFIG_B43LEGACY_DEBUG
716         struct b43legacy_dfsentry *dfsentry;
717 #endif
718 };
719
720
721 static inline
722 struct b43legacy_wl *hw_to_b43legacy_wl(struct ieee80211_hw *hw)
723 {
724         return hw->priv;
725 }
726
727 /* Helper function, which returns a boolean.
728  * TRUE, if PIO is used; FALSE, if DMA is used.
729  */
730 #if defined(CONFIG_B43LEGACY_DMA) && defined(CONFIG_B43LEGACY_PIO)
731 static inline
732 int b43legacy_using_pio(struct b43legacy_wldev *dev)
733 {
734         return dev->__using_pio;
735 }
736 #elif defined(CONFIG_B43LEGACY_DMA)
737 static inline
738 int b43legacy_using_pio(struct b43legacy_wldev *dev)
739 {
740         return 0;
741 }
742 #elif defined(CONFIG_B43LEGACY_PIO)
743 static inline
744 int b43legacy_using_pio(struct b43legacy_wldev *dev)
745 {
746         return 1;
747 }
748 #else
749 # error "Using neither DMA nor PIO? Confused..."
750 #endif
751
752
753 static inline
754 struct b43legacy_wldev *dev_to_b43legacy_wldev(struct device *dev)
755 {
756         struct ssb_device *ssb_dev = dev_to_ssb_dev(dev);
757         return ssb_get_drvdata(ssb_dev);
758 }
759
760 /* Is the device operating in a specified mode (IEEE80211_IF_TYPE_XXX). */
761 static inline
762 int b43legacy_is_mode(struct b43legacy_wl *wl, int type)
763 {
764         return (wl->operating &&
765                 wl->if_type == type);
766 }
767
768 static inline
769 bool is_bcm_board_vendor(struct b43legacy_wldev *dev)
770 {
771         return  (dev->dev->bus->boardinfo.vendor == PCI_VENDOR_ID_BROADCOM);
772 }
773
774 static inline
775 u16 b43legacy_read16(struct b43legacy_wldev *dev, u16 offset)
776 {
777         return ssb_read16(dev->dev, offset);
778 }
779
780 static inline
781 void b43legacy_write16(struct b43legacy_wldev *dev, u16 offset, u16 value)
782 {
783         ssb_write16(dev->dev, offset, value);
784 }
785
786 static inline
787 u32 b43legacy_read32(struct b43legacy_wldev *dev, u16 offset)
788 {
789         return ssb_read32(dev->dev, offset);
790 }
791
792 static inline
793 void b43legacy_write32(struct b43legacy_wldev *dev, u16 offset, u32 value)
794 {
795         ssb_write32(dev->dev, offset, value);
796 }
797
798 static inline
799 struct b43legacy_lopair *b43legacy_get_lopair(struct b43legacy_phy *phy,
800                                               u16 radio_attenuation,
801                                               u16 baseband_attenuation)
802 {
803         return phy->_lo_pairs + (radio_attenuation
804                         + 14 * (baseband_attenuation / 2));
805 }
806
807
808
809 /* Message printing */
810 void b43legacyinfo(struct b43legacy_wl *wl, const char *fmt, ...)
811                 __attribute__((format(printf, 2, 3)));
812 void b43legacyerr(struct b43legacy_wl *wl, const char *fmt, ...)
813                 __attribute__((format(printf, 2, 3)));
814 void b43legacywarn(struct b43legacy_wl *wl, const char *fmt, ...)
815                 __attribute__((format(printf, 2, 3)));
816 #if B43legacy_DEBUG
817 void b43legacydbg(struct b43legacy_wl *wl, const char *fmt, ...)
818                 __attribute__((format(printf, 2, 3)));
819 #else /* DEBUG */
820 # define b43legacydbg(wl, fmt...) do { /* nothing */ } while (0)
821 #endif /* DEBUG */
822
823
824 /** Limit a value between two limits */
825 #ifdef limit_value
826 # undef limit_value
827 #endif
828 #define limit_value(value, min, max)  \
829         ({                                              \
830                 typeof(value) __value = (value);        \
831                 typeof(value) __min = (min);            \
832                 typeof(value) __max = (max);            \
833                 if (__value < __min)                    \
834                         __value = __min;                \
835                 else if (__value > __max)               \
836                         __value = __max;                \
837                 __value;                                \
838         })
839
840 /* Macros for printing a value in Q5.2 format */
841 #define Q52_FMT         "%u.%u"
842 #define Q52_ARG(q52)    ((q52) / 4), (((q52) & 3) * 100 / 4)
843
844 #endif /* B43legacy_H_ */