[ARM] S3C24XX: Split pll code out of regs-clock.h
[linux-2.6] / arch / arm / mach-s3c2410 / s3c2410.c
1 /* linux/arch/arm/mach-s3c2410/s3c2410.c
2  *
3  * Copyright (c) 2003-2005 Simtec Electronics
4  *      Ben Dooks <ben@simtec.co.uk>
5  *
6  * http://www.simtec.co.uk/products/EB2410ITX/
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11 */
12
13 #include <linux/kernel.h>
14 #include <linux/types.h>
15 #include <linux/interrupt.h>
16 #include <linux/list.h>
17 #include <linux/timer.h>
18 #include <linux/init.h>
19 #include <linux/sysdev.h>
20 #include <linux/serial_core.h>
21 #include <linux/platform_device.h>
22 #include <linux/io.h>
23
24 #include <asm/mach/arch.h>
25 #include <asm/mach/map.h>
26 #include <asm/mach/irq.h>
27
28 #include <mach/hardware.h>
29 #include <asm/irq.h>
30
31 #include <mach/regs-clock.h>
32 #include <plat/regs-serial.h>
33
34 #include <plat/s3c2410.h>
35 #include <plat/cpu.h>
36 #include <plat/devs.h>
37 #include <plat/clock.h>
38 #include <plat/pll.h>
39
40 /* Initial IO mappings */
41
42 static struct map_desc s3c2410_iodesc[] __initdata = {
43         IODESC_ENT(CLKPWR),
44         IODESC_ENT(TIMER),
45         IODESC_ENT(WATCHDOG),
46 };
47
48 /* our uart devices */
49
50 /* uart registration process */
51
52 void __init s3c2410_init_uarts(struct s3c2410_uartcfg *cfg, int no)
53 {
54         s3c24xx_init_uartdevs("s3c2410-uart", s3c2410_uart_resources, cfg, no);
55 }
56
57 /* s3c2410_map_io
58  *
59  * register the standard cpu IO areas, and any passed in from the
60  * machine specific initialisation.
61 */
62
63 void __init s3c2410_map_io(void)
64 {
65         iotable_init(s3c2410_iodesc, ARRAY_SIZE(s3c2410_iodesc));
66 }
67
68 void __init s3c2410_init_clocks(int xtal)
69 {
70         unsigned long tmp;
71         unsigned long fclk;
72         unsigned long hclk;
73         unsigned long pclk;
74
75         /* now we've got our machine bits initialised, work out what
76          * clocks we've got */
77
78         fclk = s3c24xx_get_pll(__raw_readl(S3C2410_MPLLCON), xtal);
79
80         tmp = __raw_readl(S3C2410_CLKDIVN);
81
82         /* work out clock scalings */
83
84         hclk = fclk / ((tmp & S3C2410_CLKDIVN_HDIVN) ? 2 : 1);
85         pclk = hclk / ((tmp & S3C2410_CLKDIVN_PDIVN) ? 2 : 1);
86
87         /* print brieft summary of clocks, etc */
88
89         printk("S3C2410: core %ld.%03ld MHz, memory %ld.%03ld MHz, peripheral %ld.%03ld MHz\n",
90                print_mhz(fclk), print_mhz(hclk), print_mhz(pclk));
91
92         /* initialise the clocks here, to allow other things like the
93          * console to use them
94          */
95
96         s3c24xx_setup_clocks(xtal, fclk, hclk, pclk);
97         s3c2410_baseclk_add();
98 }
99
100 struct sysdev_class s3c2410_sysclass = {
101         .name = "s3c2410-core",
102 };
103
104 static struct sys_device s3c2410_sysdev = {
105         .cls            = &s3c2410_sysclass,
106 };
107
108 /* need to register class before we actually register the device, and
109  * we also need to ensure that it has been initialised before any of the
110  * drivers even try to use it (even if not on an s3c2410 based system)
111  * as a driver which may support both 2410 and 2440 may try and use it.
112 */
113
114 static int __init s3c2410_core_init(void)
115 {
116         return sysdev_class_register(&s3c2410_sysclass);
117 }
118
119 core_initcall(s3c2410_core_init);
120
121 int __init s3c2410_init(void)
122 {
123         printk("S3C2410: Initialising architecture\n");
124
125         return sysdev_register(&s3c2410_sysdev);
126 }