Merge ../linus/
[linux-2.6] / drivers / ide / pci / via82cxxx.c
1 /*
2  *
3  * Version 3.38
4  *
5  * VIA IDE driver for Linux. Supported southbridges:
6  *
7  *   vt82c576, vt82c586, vt82c586a, vt82c586b, vt82c596a, vt82c596b,
8  *   vt82c686, vt82c686a, vt82c686b, vt8231, vt8233, vt8233c, vt8233a,
9  *   vt8235, vt8237
10  *
11  * Copyright (c) 2000-2002 Vojtech Pavlik
12  *
13  * Based on the work of:
14  *      Michel Aubry
15  *      Jeff Garzik
16  *      Andre Hedrick
17  *
18  * Documentation:
19  *      Obsolete device documentation publically available from via.com.tw
20  *      Current device documentation available under NDA only
21  */
22
23 /*
24  * This program is free software; you can redistribute it and/or modify it
25  * under the terms of the GNU General Public License version 2 as published by
26  * the Free Software Foundation.
27  */
28
29 #include <linux/config.h>
30 #include <linux/module.h>
31 #include <linux/kernel.h>
32 #include <linux/ioport.h>
33 #include <linux/blkdev.h>
34 #include <linux/pci.h>
35 #include <linux/init.h>
36 #include <linux/ide.h>
37 #include <asm/io.h>
38
39 #ifdef CONFIG_PPC_MULTIPLATFORM
40 #include <asm/processor.h>
41 #endif
42
43 #include "ide-timing.h"
44
45 #define DISPLAY_VIA_TIMINGS
46
47 #define VIA_IDE_ENABLE          0x40
48 #define VIA_IDE_CONFIG          0x41
49 #define VIA_FIFO_CONFIG         0x43
50 #define VIA_MISC_1              0x44
51 #define VIA_MISC_2              0x45
52 #define VIA_MISC_3              0x46
53 #define VIA_DRIVE_TIMING        0x48
54 #define VIA_8BIT_TIMING         0x4e
55 #define VIA_ADDRESS_SETUP       0x4c
56 #define VIA_UDMA_TIMING         0x50
57
58 #define VIA_UDMA                0x007
59 #define VIA_UDMA_NONE           0x000
60 #define VIA_UDMA_33             0x001
61 #define VIA_UDMA_66             0x002
62 #define VIA_UDMA_100            0x003
63 #define VIA_UDMA_133            0x004
64 #define VIA_BAD_PREQ            0x010   /* Crashes if PREQ# till DDACK# set */
65 #define VIA_BAD_CLK66           0x020   /* 66 MHz clock doesn't work correctly */
66 #define VIA_SET_FIFO            0x040   /* Needs to have FIFO split set */
67 #define VIA_NO_UNMASK           0x080   /* Doesn't work with IRQ unmasking on */
68 #define VIA_BAD_ID              0x100   /* Has wrong vendor ID (0x1107) */
69 #define VIA_BAD_AST             0x200   /* Don't touch Address Setup Timing */
70
71 /*
72  * VIA SouthBridge chips.
73  */
74
75 static struct via_isa_bridge {
76         char *name;
77         u16 id;
78         u8 rev_min;
79         u8 rev_max;
80         u16 flags;
81 } via_isa_bridges[] = {
82         { "vt6410",     PCI_DEVICE_ID_VIA_6410,     0x00, 0x2f, VIA_UDMA_133 | VIA_BAD_AST },
83         { "vt8237",     PCI_DEVICE_ID_VIA_8237,     0x00, 0x2f, VIA_UDMA_133 | VIA_BAD_AST },
84         { "vt8235",     PCI_DEVICE_ID_VIA_8235,     0x00, 0x2f, VIA_UDMA_133 | VIA_BAD_AST },
85         { "vt8233a",    PCI_DEVICE_ID_VIA_8233A,    0x00, 0x2f, VIA_UDMA_133 | VIA_BAD_AST },
86         { "vt8233c",    PCI_DEVICE_ID_VIA_8233C_0,  0x00, 0x2f, VIA_UDMA_100 },
87         { "vt8233",     PCI_DEVICE_ID_VIA_8233_0,   0x00, 0x2f, VIA_UDMA_100 },
88         { "vt8231",     PCI_DEVICE_ID_VIA_8231,     0x00, 0x2f, VIA_UDMA_100 },
89         { "vt82c686b",  PCI_DEVICE_ID_VIA_82C686,   0x40, 0x4f, VIA_UDMA_100 },
90         { "vt82c686a",  PCI_DEVICE_ID_VIA_82C686,   0x10, 0x2f, VIA_UDMA_66 },
91         { "vt82c686",   PCI_DEVICE_ID_VIA_82C686,   0x00, 0x0f, VIA_UDMA_33 | VIA_BAD_CLK66 },
92         { "vt82c596b",  PCI_DEVICE_ID_VIA_82C596,   0x10, 0x2f, VIA_UDMA_66 },
93         { "vt82c596a",  PCI_DEVICE_ID_VIA_82C596,   0x00, 0x0f, VIA_UDMA_33 | VIA_BAD_CLK66 },
94         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x47, 0x4f, VIA_UDMA_33 | VIA_SET_FIFO },
95         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x40, 0x46, VIA_UDMA_33 | VIA_SET_FIFO | VIA_BAD_PREQ },
96         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x30, 0x3f, VIA_UDMA_33 | VIA_SET_FIFO },
97         { "vt82c586a",  PCI_DEVICE_ID_VIA_82C586_0, 0x20, 0x2f, VIA_UDMA_33 | VIA_SET_FIFO },
98         { "vt82c586",   PCI_DEVICE_ID_VIA_82C586_0, 0x00, 0x0f, VIA_UDMA_NONE | VIA_SET_FIFO },
99         { "vt82c576",   PCI_DEVICE_ID_VIA_82C576,   0x00, 0x2f, VIA_UDMA_NONE | VIA_SET_FIFO | VIA_NO_UNMASK },
100         { "vt82c576",   PCI_DEVICE_ID_VIA_82C576,   0x00, 0x2f, VIA_UDMA_NONE | VIA_SET_FIFO | VIA_NO_UNMASK | VIA_BAD_ID },
101         { NULL }
102 };
103
104 static unsigned int via_clock;
105 static char *via_dma[] = { "MWDMA16", "UDMA33", "UDMA66", "UDMA100", "UDMA133" };
106
107 struct via82cxxx_dev
108 {
109         struct via_isa_bridge *via_config;
110         unsigned int via_80w;
111 };
112
113 /**
114  *      via_set_speed                   -       write timing registers
115  *      @dev: PCI device
116  *      @dn: device
117  *      @timing: IDE timing data to use
118  *
119  *      via_set_speed writes timing values to the chipset registers
120  */
121
122 static void via_set_speed(ide_hwif_t *hwif, u8 dn, struct ide_timing *timing)
123 {
124         struct pci_dev *dev = hwif->pci_dev;
125         struct via82cxxx_dev *vdev = ide_get_hwifdata(hwif);
126         u8 t;
127
128         if (~vdev->via_config->flags & VIA_BAD_AST) {
129                 pci_read_config_byte(dev, VIA_ADDRESS_SETUP, &t);
130                 t = (t & ~(3 << ((3 - dn) << 1))) | ((FIT(timing->setup, 1, 4) - 1) << ((3 - dn) << 1));
131                 pci_write_config_byte(dev, VIA_ADDRESS_SETUP, t);
132         }
133
134         pci_write_config_byte(dev, VIA_8BIT_TIMING + (1 - (dn >> 1)),
135                 ((FIT(timing->act8b, 1, 16) - 1) << 4) | (FIT(timing->rec8b, 1, 16) - 1));
136
137         pci_write_config_byte(dev, VIA_DRIVE_TIMING + (3 - dn),
138                 ((FIT(timing->active, 1, 16) - 1) << 4) | (FIT(timing->recover, 1, 16) - 1));
139
140         switch (vdev->via_config->flags & VIA_UDMA) {
141                 case VIA_UDMA_33:  t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 5) - 2)) : 0x03; break;
142                 case VIA_UDMA_66:  t = timing->udma ? (0xe8 | (FIT(timing->udma, 2, 9) - 2)) : 0x0f; break;
143                 case VIA_UDMA_100: t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 9) - 2)) : 0x07; break;
144                 case VIA_UDMA_133: t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 9) - 2)) : 0x07; break;
145                 default: return;
146         }
147
148         pci_write_config_byte(dev, VIA_UDMA_TIMING + (3 - dn), t);
149 }
150
151 /**
152  *      via_set_drive           -       configure transfer mode
153  *      @drive: Drive to set up
154  *      @speed: desired speed
155  *
156  *      via_set_drive() computes timing values configures the drive and
157  *      the chipset to a desired transfer mode. It also can be called
158  *      by upper layers.
159  */
160
161 static int via_set_drive(ide_drive_t *drive, u8 speed)
162 {
163         ide_drive_t *peer = HWIF(drive)->drives + (~drive->dn & 1);
164         struct via82cxxx_dev *vdev = ide_get_hwifdata(drive->hwif);
165         struct ide_timing t, p;
166         unsigned int T, UT;
167
168         if (speed != XFER_PIO_SLOW)
169                 ide_config_drive_speed(drive, speed);
170
171         T = 1000000000 / via_clock;
172
173         switch (vdev->via_config->flags & VIA_UDMA) {
174                 case VIA_UDMA_33:   UT = T;   break;
175                 case VIA_UDMA_66:   UT = T/2; break;
176                 case VIA_UDMA_100:  UT = T/3; break;
177                 case VIA_UDMA_133:  UT = T/4; break;
178                 default: UT = T;
179         }
180
181         ide_timing_compute(drive, speed, &t, T, UT);
182
183         if (peer->present) {
184                 ide_timing_compute(peer, peer->current_speed, &p, T, UT);
185                 ide_timing_merge(&p, &t, &t, IDE_TIMING_8BIT);
186         }
187
188         via_set_speed(HWIF(drive), drive->dn, &t);
189
190         if (!drive->init_speed)
191                 drive->init_speed = speed;
192         drive->current_speed = speed;
193
194         return 0;
195 }
196
197 /**
198  *      via82cxxx_tune_drive    -       PIO setup
199  *      @drive: drive to set up
200  *      @pio: mode to use (255 for 'best possible')
201  *
202  *      A callback from the upper layers for PIO-only tuning.
203  */
204
205 static void via82cxxx_tune_drive(ide_drive_t *drive, u8 pio)
206 {
207         if (pio == 255) {
208                 via_set_drive(drive,
209                         ide_find_best_mode(drive, XFER_PIO | XFER_EPIO));
210                 return;
211         }
212
213         via_set_drive(drive, XFER_PIO_0 + min_t(u8, pio, 5));
214 }
215
216 /**
217  *      via82cxxx_ide_dma_check         -       set up for DMA if possible
218  *      @drive: IDE drive to set up
219  *
220  *      Set up the drive for the highest supported speed considering the
221  *      driver, controller and cable
222  */
223  
224 static int via82cxxx_ide_dma_check (ide_drive_t *drive)
225 {
226         ide_hwif_t *hwif = HWIF(drive);
227         struct via82cxxx_dev *vdev = ide_get_hwifdata(hwif);
228         u16 w80 = hwif->udma_four;
229
230         u16 speed = ide_find_best_mode(drive,
231                 XFER_PIO | XFER_EPIO | XFER_SWDMA | XFER_MWDMA |
232                 (vdev->via_config->flags & VIA_UDMA ? XFER_UDMA : 0) |
233                 (w80 && (vdev->via_config->flags & VIA_UDMA) >= VIA_UDMA_66 ? XFER_UDMA_66 : 0) |
234                 (w80 && (vdev->via_config->flags & VIA_UDMA) >= VIA_UDMA_100 ? XFER_UDMA_100 : 0) |
235                 (w80 && (vdev->via_config->flags & VIA_UDMA) >= VIA_UDMA_133 ? XFER_UDMA_133 : 0));
236
237         via_set_drive(drive, speed);
238
239         if (drive->autodma && (speed & XFER_MODE) != XFER_PIO)
240                 return hwif->ide_dma_on(drive);
241         return hwif->ide_dma_off_quietly(drive);
242 }
243
244 static struct via_isa_bridge *via_config_find(struct pci_dev **isa)
245 {
246         struct via_isa_bridge *via_config;
247         u8 t;
248
249         for (via_config = via_isa_bridges; via_config->id; via_config++)
250                 if ((*isa = pci_find_device(PCI_VENDOR_ID_VIA +
251                         !!(via_config->flags & VIA_BAD_ID),
252                         via_config->id, NULL))) {
253
254                         pci_read_config_byte(*isa, PCI_REVISION_ID, &t);
255                         if (t >= via_config->rev_min &&
256                             t <= via_config->rev_max)
257                                 break;
258                 }
259
260         return via_config;
261 }
262
263 /**
264  *      init_chipset_via82cxxx  -       initialization handler
265  *      @dev: PCI device
266  *      @name: Name of interface
267  *
268  *      The initialization callback. Here we determine the IDE chip type
269  *      and initialize its drive independent registers.
270  */
271
272 static unsigned int __devinit init_chipset_via82cxxx(struct pci_dev *dev, const char *name)
273 {
274         struct pci_dev *isa = NULL;
275         struct via_isa_bridge *via_config;
276         u8 t, v;
277         unsigned int u;
278
279         /*
280          * Find the ISA bridge to see how good the IDE is.
281          */
282         via_config = via_config_find(&isa);
283         if (!via_config->id) {
284                 printk(KERN_WARNING "VP_IDE: Unknown VIA SouthBridge, disabling DMA.\n");
285                 return -ENODEV;
286         }
287
288         /*
289          * Setup or disable Clk66 if appropriate
290          */
291
292         if ((via_config->flags & VIA_UDMA) == VIA_UDMA_66) {
293                 /* Enable Clk66 */
294                 pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
295                 pci_write_config_dword(dev, VIA_UDMA_TIMING, u|0x80008);
296         } else if (via_config->flags & VIA_BAD_CLK66) {
297                 /* Would cause trouble on 596a and 686 */
298                 pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
299                 pci_write_config_dword(dev, VIA_UDMA_TIMING, u & ~0x80008);
300         }
301
302         /*
303          * Check whether interfaces are enabled.
304          */
305
306         pci_read_config_byte(dev, VIA_IDE_ENABLE, &v);
307
308         /*
309          * Set up FIFO sizes and thresholds.
310          */
311
312         pci_read_config_byte(dev, VIA_FIFO_CONFIG, &t);
313
314         /* Disable PREQ# till DDACK# */
315         if (via_config->flags & VIA_BAD_PREQ) {
316                 /* Would crash on 586b rev 41 */
317                 t &= 0x7f;
318         }
319
320         /* Fix FIFO split between channels */
321         if (via_config->flags & VIA_SET_FIFO) {
322                 t &= (t & 0x9f);
323                 switch (v & 3) {
324                         case 2: t |= 0x00; break;       /* 16 on primary */
325                         case 1: t |= 0x60; break;       /* 16 on secondary */
326                         case 3: t |= 0x20; break;       /* 8 pri 8 sec */
327                 }
328         }
329
330         pci_write_config_byte(dev, VIA_FIFO_CONFIG, t);
331
332         /*
333          * Determine system bus clock.
334          */
335
336         via_clock = system_bus_clock() * 1000;
337
338         switch (via_clock) {
339                 case 33000: via_clock = 33333; break;
340                 case 37000: via_clock = 37500; break;
341                 case 41000: via_clock = 41666; break;
342         }
343
344         if (via_clock < 20000 || via_clock > 50000) {
345                 printk(KERN_WARNING "VP_IDE: User given PCI clock speed "
346                         "impossible (%d), using 33 MHz instead.\n", via_clock);
347                 printk(KERN_WARNING "VP_IDE: Use ide0=ata66 if you want "
348                         "to assume 80-wire cable.\n");
349                 via_clock = 33333;
350         }
351
352         /*
353          * Print the boot message.
354          */
355
356         pci_read_config_byte(isa, PCI_REVISION_ID, &t);
357         printk(KERN_INFO "VP_IDE: VIA %s (rev %02x) IDE %s "
358                 "controller on pci%s\n",
359                 via_config->name, t,
360                 via_dma[via_config->flags & VIA_UDMA],
361                 pci_name(dev));
362
363         return 0;
364 }
365
366 /*
367  * Check and handle 80-wire cable presence
368  */
369 static void __devinit via_cable_detect(struct pci_dev *dev, struct via82cxxx_dev *vdev)
370 {
371         unsigned int u;
372         int i;
373         pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
374
375         switch (vdev->via_config->flags & VIA_UDMA) {
376
377                 case VIA_UDMA_66:
378                         for (i = 24; i >= 0; i -= 8)
379                                 if (((u >> (i & 16)) & 8) &&
380                                     ((u >> i) & 0x20) &&
381                                      (((u >> i) & 7) < 2)) {
382                                         /*
383                                          * 2x PCI clock and
384                                          * UDMA w/ < 3T/cycle
385                                          */
386                                         vdev->via_80w |= (1 << (1 - (i >> 4)));
387                                 }
388                         break;
389
390                 case VIA_UDMA_100:
391                         for (i = 24; i >= 0; i -= 8)
392                                 if (((u >> i) & 0x10) ||
393                                     (((u >> i) & 0x20) &&
394                                      (((u >> i) & 7) < 4))) {
395                                         /* BIOS 80-wire bit or
396                                          * UDMA w/ < 60ns/cycle
397                                          */
398                                         vdev->via_80w |= (1 << (1 - (i >> 4)));
399                                 }
400                         break;
401
402                 case VIA_UDMA_133:
403                         for (i = 24; i >= 0; i -= 8)
404                                 if (((u >> i) & 0x10) ||
405                                     (((u >> i) & 0x20) &&
406                                      (((u >> i) & 7) < 6))) {
407                                         /* BIOS 80-wire bit or
408                                          * UDMA w/ < 60ns/cycle
409                                          */
410                                         vdev->via_80w |= (1 << (1 - (i >> 4)));
411                                 }
412                         break;
413
414         }
415 }
416
417 static void __devinit init_hwif_via82cxxx(ide_hwif_t *hwif)
418 {
419         struct via82cxxx_dev *vdev = kmalloc(sizeof(struct via82cxxx_dev),
420                 GFP_KERNEL);
421         struct pci_dev *isa = NULL;
422         int i;
423
424         if (vdev == NULL) {
425                 printk(KERN_ERR "VP_IDE: out of memory :(\n");
426                 return;
427         }
428
429         memset(vdev, 0, sizeof(struct via82cxxx_dev));
430         ide_set_hwifdata(hwif, vdev);
431
432         vdev->via_config = via_config_find(&isa);
433         via_cable_detect(hwif->pci_dev, vdev);
434
435         hwif->autodma = 0;
436
437         hwif->tuneproc = &via82cxxx_tune_drive;
438         hwif->speedproc = &via_set_drive;
439
440
441 #if defined(CONFIG_PPC_MULTIPLATFORM) && defined(CONFIG_PPC32)
442         if(_machine == _MACH_chrp && _chrp_type == _CHRP_Pegasos) {
443                 hwif->irq = hwif->channel ? 15 : 14;
444         }
445 #endif
446
447         for (i = 0; i < 2; i++) {
448                 hwif->drives[i].io_32bit = 1;
449                 hwif->drives[i].unmask = (vdev->via_config->flags & VIA_NO_UNMASK) ? 0 : 1;
450                 hwif->drives[i].autotune = 1;
451                 hwif->drives[i].dn = hwif->channel * 2 + i;
452         }
453
454         if (!hwif->dma_base)
455                 return;
456
457         hwif->atapi_dma = 1;
458         hwif->ultra_mask = 0x7f;
459         hwif->mwdma_mask = 0x07;
460         hwif->swdma_mask = 0x07;
461
462         if (!hwif->udma_four)
463                 hwif->udma_four = (vdev->via_80w >> hwif->channel) & 1;
464         hwif->ide_dma_check = &via82cxxx_ide_dma_check;
465         if (!noautodma)
466                 hwif->autodma = 1;
467         hwif->drives[0].autodma = hwif->autodma;
468         hwif->drives[1].autodma = hwif->autodma;
469 }
470
471 static ide_pci_device_t via82cxxx_chipsets[] __devinitdata = {
472         {       /* 0 */
473                 .name           = "VP_IDE",
474                 .init_chipset   = init_chipset_via82cxxx,
475                 .init_hwif      = init_hwif_via82cxxx,
476                 .channels       = 2,
477                 .autodma        = NOAUTODMA,
478                 .enablebits     = {{0x40,0x02,0x02}, {0x40,0x01,0x01}},
479                 .bootable       = ON_BOARD
480         },{     /* 1 */
481                 .name           = "VP_IDE",
482                 .init_chipset   = init_chipset_via82cxxx,
483                 .init_hwif      = init_hwif_via82cxxx,
484                 .channels       = 2,
485                 .autodma        = AUTODMA,
486                 .enablebits     = {{0x00,0x00,0x00}, {0x00,0x00,0x00}},
487                 .bootable       = ON_BOARD,
488         }
489 };
490
491 static int __devinit via_init_one(struct pci_dev *dev, const struct pci_device_id *id)
492 {
493         return ide_setup_pci_device(dev, &via82cxxx_chipsets[id->driver_data]);
494 }
495
496 static struct pci_device_id via_pci_tbl[] = {
497         { PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C576_1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
498         { PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C586_1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
499         { PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_6410,     PCI_ANY_ID, PCI_ANY_ID, 0, 0, 1},
500         { 0, },
501 };
502 MODULE_DEVICE_TABLE(pci, via_pci_tbl);
503
504 static struct pci_driver driver = {
505         .name           = "VIA_IDE",
506         .id_table       = via_pci_tbl,
507         .probe          = via_init_one,
508 };
509
510 static int via_ide_init(void)
511 {
512         return ide_pci_register_driver(&driver);
513 }
514
515 module_init(via_ide_init);
516
517 MODULE_AUTHOR("Vojtech Pavlik, Michel Aubry, Jeff Garzik, Andre Hedrick");
518 MODULE_DESCRIPTION("PCI driver module for VIA IDE");
519 MODULE_LICENSE("GPL");