tridentfb: move global pseudo palette into structure
[linux-2.6] / drivers / video / tridentfb.c
1 /*
2  * Frame buffer driver for Trident Blade and Image series
3  *
4  * Copyright 2001, 2002 - Jani Monoses   <jani@iv.ro>
5  *
6  *
7  * CREDITS:(in order of appearance)
8  *      skeletonfb.c by Geert Uytterhoeven and other fb code in drivers/video
9  *      Special thanks ;) to Mattia Crivellini <tia@mclink.it>
10  *      much inspired by the XFree86 4.x Trident driver sources
11  *      by Alan Hourihane the FreeVGA project
12  *      Francesco Salvestrini <salvestrini@users.sf.net> XP support,
13  *      code, suggestions
14  * TODO:
15  *      timing value tweaking so it looks good on every monitor in every mode
16  *      TGUI acceleration
17  */
18
19 #include <linux/module.h>
20 #include <linux/fb.h>
21 #include <linux/init.h>
22 #include <linux/pci.h>
23
24 #include <linux/delay.h>
25 #include <video/trident.h>
26
27 #define VERSION         "0.7.8-NEWAPI"
28
29 struct tridentfb_par {
30         void __iomem *io_virt;  /* iospace virtual memory address */
31         u32 pseudo_pal[16];
32 };
33
34 static unsigned char eng_oper;  /* engine operation... */
35 static struct fb_ops tridentfb_ops;
36
37 static struct fb_fix_screeninfo tridentfb_fix = {
38         .id = "Trident",
39         .type = FB_TYPE_PACKED_PIXELS,
40         .ypanstep = 1,
41         .visual = FB_VISUAL_PSEUDOCOLOR,
42         .accel = FB_ACCEL_NONE,
43 };
44
45 static int chip_id;
46
47 static int defaultaccel;
48 static int displaytype;
49
50 /* defaults which are normally overriden by user values */
51
52 /* video mode */
53 static char *mode_option __devinitdata = "640x480";
54 static int bpp = 8;
55
56 static int noaccel;
57
58 static int center;
59 static int stretch;
60
61 static int fp;
62 static int crt;
63
64 static int memsize;
65 static int memdiff;
66 static int nativex;
67
68 module_param(mode_option, charp, 0);
69 MODULE_PARM_DESC(mode_option, "Initial video mode e.g. '648x480-8@60'");
70 module_param_named(mode, mode_option, charp, 0);
71 MODULE_PARM_DESC(mode, "Initial video mode e.g. '648x480-8@60' (deprecated)");
72 module_param(bpp, int, 0);
73 module_param(center, int, 0);
74 module_param(stretch, int, 0);
75 module_param(noaccel, int, 0);
76 module_param(memsize, int, 0);
77 module_param(memdiff, int, 0);
78 module_param(nativex, int, 0);
79 module_param(fp, int, 0);
80 module_param(crt, int, 0);
81
82 static int chip3D;
83 static int chipcyber;
84
85 static int is3Dchip(int id)
86 {
87         return ((id == BLADE3D) || (id == CYBERBLADEE4) ||
88                 (id == CYBERBLADEi7) || (id == CYBERBLADEi7D) ||
89                 (id == CYBER9397) || (id == CYBER9397DVD) ||
90                 (id == CYBER9520) || (id == CYBER9525DVD) ||
91                 (id == IMAGE975) || (id == IMAGE985) ||
92                 (id == CYBERBLADEi1) || (id == CYBERBLADEi1D) ||
93                 (id == CYBERBLADEAi1) || (id == CYBERBLADEAi1D) ||
94                 (id == CYBERBLADEXPm8) || (id == CYBERBLADEXPm16) ||
95                 (id == CYBERBLADEXPAi1));
96 }
97
98 static int iscyber(int id)
99 {
100         switch (id) {
101         case CYBER9388:
102         case CYBER9382:
103         case CYBER9385:
104         case CYBER9397:
105         case CYBER9397DVD:
106         case CYBER9520:
107         case CYBER9525DVD:
108         case CYBERBLADEE4:
109         case CYBERBLADEi7D:
110         case CYBERBLADEi1:
111         case CYBERBLADEi1D:
112         case CYBERBLADEAi1:
113         case CYBERBLADEAi1D:
114         case CYBERBLADEXPAi1:
115                 return 1;
116
117         case CYBER9320:
118         case TGUI9660:
119         case IMAGE975:
120         case IMAGE985:
121         case BLADE3D:
122         case CYBERBLADEi7:      /* VIA MPV4 integrated version */
123
124         default:
125                 /* case CYBERBLDAEXPm8:  Strange */
126                 /* case CYBERBLDAEXPm16: Strange */
127                 return 0;
128         }
129 }
130
131 #define CRT 0x3D0               /* CRTC registers offset for color display */
132
133 static inline void t_outb(struct tridentfb_par *p, u8 val, u16 reg)
134 {
135         fb_writeb(val, p->io_virt + reg);
136 }
137
138 static inline u8 t_inb(struct tridentfb_par *p, u16 reg)
139 {
140         return fb_readb(p->io_virt + reg);
141 }
142
143 static struct accel_switch {
144         void (*init_accel) (struct tridentfb_par *, int, int);
145         void (*wait_engine) (struct tridentfb_par *);
146         void (*fill_rect)
147                 (struct tridentfb_par *par, u32, u32, u32, u32, u32, u32);
148         void (*copy_rect)
149                 (struct tridentfb_par *par, u32, u32, u32, u32, u32, u32);
150 } *acc;
151
152 static inline void writemmr(struct tridentfb_par *par, u16 r, u32 v)
153 {
154         fb_writel(v, par->io_virt + r);
155 }
156
157 static inline u32 readmmr(struct tridentfb_par *par, u16 r)
158 {
159         return fb_readl(par->io_virt + r);
160 }
161
162 /*
163  * Blade specific acceleration.
164  */
165
166 #define point(x, y) ((y) << 16 | (x))
167 #define STA     0x2120
168 #define CMD     0x2144
169 #define ROP     0x2148
170 #define CLR     0x2160
171 #define SR1     0x2100
172 #define SR2     0x2104
173 #define DR1     0x2108
174 #define DR2     0x210C
175
176 #define ROP_S   0xCC
177
178 static void blade_init_accel(struct tridentfb_par *par, int pitch, int bpp)
179 {
180         int v1 = (pitch >> 3) << 20;
181         int tmp = 0, v2;
182         switch (bpp) {
183         case 8:
184                 tmp = 0;
185                 break;
186         case 15:
187                 tmp = 5;
188                 break;
189         case 16:
190                 tmp = 1;
191                 break;
192         case 24:
193         case 32:
194                 tmp = 2;
195                 break;
196         }
197         v2 = v1 | (tmp << 29);
198         writemmr(par, 0x21C0, v2);
199         writemmr(par, 0x21C4, v2);
200         writemmr(par, 0x21B8, v2);
201         writemmr(par, 0x21BC, v2);
202         writemmr(par, 0x21D0, v1);
203         writemmr(par, 0x21D4, v1);
204         writemmr(par, 0x21C8, v1);
205         writemmr(par, 0x21CC, v1);
206         writemmr(par, 0x216C, 0);
207 }
208
209 static void blade_wait_engine(struct tridentfb_par *par)
210 {
211         while (readmmr(par, STA) & 0xFA800000) ;
212 }
213
214 static void blade_fill_rect(struct tridentfb_par *par,
215                             u32 x, u32 y, u32 w, u32 h, u32 c, u32 rop)
216 {
217         writemmr(par, CLR, c);
218         writemmr(par, ROP, rop ? 0x66 : ROP_S);
219         writemmr(par, CMD, 0x20000000 | 1 << 19 | 1 << 4 | 2 << 2);
220
221         writemmr(par, DR1, point(x, y));
222         writemmr(par, DR2, point(x + w - 1, y + h - 1));
223 }
224
225 static void blade_copy_rect(struct tridentfb_par *par,
226                             u32 x1, u32 y1, u32 x2, u32 y2, u32 w, u32 h)
227 {
228         u32 s1, s2, d1, d2;
229         int direction = 2;
230         s1 = point(x1, y1);
231         s2 = point(x1 + w - 1, y1 + h - 1);
232         d1 = point(x2, y2);
233         d2 = point(x2 + w - 1, y2 + h - 1);
234
235         if ((y1 > y2) || ((y1 == y2) && (x1 > x2)))
236                 direction = 0;
237
238         writemmr(par, ROP, ROP_S);
239         writemmr(par, CMD, 0xE0000000 | 1 << 19 | 1 << 4 | 1 << 2 | direction);
240
241         writemmr(par, SR1, direction ? s2 : s1);
242         writemmr(par, SR2, direction ? s1 : s2);
243         writemmr(par, DR1, direction ? d2 : d1);
244         writemmr(par, DR2, direction ? d1 : d2);
245 }
246
247 static struct accel_switch accel_blade = {
248         blade_init_accel,
249         blade_wait_engine,
250         blade_fill_rect,
251         blade_copy_rect,
252 };
253
254 /*
255  * BladeXP specific acceleration functions
256  */
257
258 #define ROP_P 0xF0
259 #define masked_point(x, y) ((y & 0xffff)<<16|(x & 0xffff))
260
261 static void xp_init_accel(struct tridentfb_par *par, int pitch, int bpp)
262 {
263         int tmp = 0, v1;
264         unsigned char x = 0;
265
266         switch (bpp) {
267         case 8:
268                 x = 0;
269                 break;
270         case 16:
271                 x = 1;
272                 break;
273         case 24:
274                 x = 3;
275                 break;
276         case 32:
277                 x = 2;
278                 break;
279         }
280
281         switch (pitch << (bpp >> 3)) {
282         case 8192:
283         case 512:
284                 x |= 0x00;
285                 break;
286         case 1024:
287                 x |= 0x04;
288                 break;
289         case 2048:
290                 x |= 0x08;
291                 break;
292         case 4096:
293                 x |= 0x0C;
294                 break;
295         }
296
297         t_outb(par, x, 0x2125);
298
299         eng_oper = x | 0x40;
300
301         switch (bpp) {
302         case 8:
303                 tmp = 18;
304                 break;
305         case 15:
306         case 16:
307                 tmp = 19;
308                 break;
309         case 24:
310         case 32:
311                 tmp = 20;
312                 break;
313         }
314
315         v1 = pitch << tmp;
316
317         writemmr(par, 0x2154, v1);
318         writemmr(par, 0x2150, v1);
319         t_outb(par, 3, 0x2126);
320 }
321
322 static void xp_wait_engine(struct tridentfb_par *par)
323 {
324         int busy;
325         int count, timeout;
326
327         count = 0;
328         timeout = 0;
329         for (;;) {
330                 busy = t_inb(par, STA) & 0x80;
331                 if (busy != 0x80)
332                         return;
333                 count++;
334                 if (count == 10000000) {
335                         /* Timeout */
336                         count = 9990000;
337                         timeout++;
338                         if (timeout == 8) {
339                                 /* Reset engine */
340                                 t_outb(par, 0x00, 0x2120);
341                                 return;
342                         }
343                 }
344         }
345 }
346
347 static void xp_fill_rect(struct tridentfb_par *par,
348                          u32 x, u32 y, u32 w, u32 h, u32 c, u32 rop)
349 {
350         writemmr(par, 0x2127, ROP_P);
351         writemmr(par, 0x2158, c);
352         writemmr(par, 0x2128, 0x4000);
353         writemmr(par, 0x2140, masked_point(h, w));
354         writemmr(par, 0x2138, masked_point(y, x));
355         t_outb(par, 0x01, 0x2124);
356         t_outb(par, eng_oper, 0x2125);
357 }
358
359 static void xp_copy_rect(struct tridentfb_par *par,
360                          u32 x1, u32 y1, u32 x2, u32 y2, u32 w, u32 h)
361 {
362         int direction;
363         u32 x1_tmp, x2_tmp, y1_tmp, y2_tmp;
364
365         direction = 0x0004;
366
367         if ((x1 < x2) && (y1 == y2)) {
368                 direction |= 0x0200;
369                 x1_tmp = x1 + w - 1;
370                 x2_tmp = x2 + w - 1;
371         } else {
372                 x1_tmp = x1;
373                 x2_tmp = x2;
374         }
375
376         if (y1 < y2) {
377                 direction |= 0x0100;
378                 y1_tmp = y1 + h - 1;
379                 y2_tmp = y2 + h - 1;
380         } else {
381                 y1_tmp = y1;
382                 y2_tmp = y2;
383         }
384
385         writemmr(par, 0x2128, direction);
386         t_outb(par, ROP_S, 0x2127);
387         writemmr(par, 0x213C, masked_point(y1_tmp, x1_tmp));
388         writemmr(par, 0x2138, masked_point(y2_tmp, x2_tmp));
389         writemmr(par, 0x2140, masked_point(h, w));
390         t_outb(par, 0x01, 0x2124);
391 }
392
393 static struct accel_switch accel_xp = {
394         xp_init_accel,
395         xp_wait_engine,
396         xp_fill_rect,
397         xp_copy_rect,
398 };
399
400 /*
401  * Image specific acceleration functions
402  */
403 static void image_init_accel(struct tridentfb_par *par, int pitch, int bpp)
404 {
405         int tmp = 0;
406         switch (bpp) {
407         case 8:
408                 tmp = 0;
409                 break;
410         case 15:
411                 tmp = 5;
412                 break;
413         case 16:
414                 tmp = 1;
415                 break;
416         case 24:
417         case 32:
418                 tmp = 2;
419                 break;
420         }
421         writemmr(par, 0x2120, 0xF0000000);
422         writemmr(par, 0x2120, 0x40000000 | tmp);
423         writemmr(par, 0x2120, 0x80000000);
424         writemmr(par, 0x2144, 0x00000000);
425         writemmr(par, 0x2148, 0x00000000);
426         writemmr(par, 0x2150, 0x00000000);
427         writemmr(par, 0x2154, 0x00000000);
428         writemmr(par, 0x2120, 0x60000000 | (pitch << 16) | pitch);
429         writemmr(par, 0x216C, 0x00000000);
430         writemmr(par, 0x2170, 0x00000000);
431         writemmr(par, 0x217C, 0x00000000);
432         writemmr(par, 0x2120, 0x10000000);
433         writemmr(par, 0x2130, (2047 << 16) | 2047);
434 }
435
436 static void image_wait_engine(struct tridentfb_par *par)
437 {
438         while (readmmr(par, 0x2164) & 0xF0000000) ;
439 }
440
441 static void image_fill_rect(struct tridentfb_par *par,
442                             u32 x, u32 y, u32 w, u32 h, u32 c, u32 rop)
443 {
444         writemmr(par, 0x2120, 0x80000000);
445         writemmr(par, 0x2120, 0x90000000 | ROP_S);
446
447         writemmr(par, 0x2144, c);
448
449         writemmr(par, DR1, point(x, y));
450         writemmr(par, DR2, point(x + w - 1, y + h - 1));
451
452         writemmr(par, 0x2124, 0x80000000 | 3 << 22 | 1 << 10 | 1 << 9);
453 }
454
455 static void image_copy_rect(struct tridentfb_par *par,
456                             u32 x1, u32 y1, u32 x2, u32 y2, u32 w, u32 h)
457 {
458         u32 s1, s2, d1, d2;
459         int direction = 2;
460         s1 = point(x1, y1);
461         s2 = point(x1 + w - 1, y1 + h - 1);
462         d1 = point(x2, y2);
463         d2 = point(x2 + w - 1, y2 + h - 1);
464
465         if ((y1 > y2) || ((y1 == y2) && (x1 > x2)))
466                 direction = 0;
467
468         writemmr(par, 0x2120, 0x80000000);
469         writemmr(par, 0x2120, 0x90000000 | ROP_S);
470
471         writemmr(par, SR1, direction ? s2 : s1);
472         writemmr(par, SR2, direction ? s1 : s2);
473         writemmr(par, DR1, direction ? d2 : d1);
474         writemmr(par, DR2, direction ? d1 : d2);
475         writemmr(par, 0x2124,
476                  0x80000000 | 1 << 22 | 1 << 10 | 1 << 7 | direction);
477 }
478
479 static struct accel_switch accel_image = {
480         image_init_accel,
481         image_wait_engine,
482         image_fill_rect,
483         image_copy_rect,
484 };
485
486 /*
487  * Accel functions called by the upper layers
488  */
489 #ifdef CONFIG_FB_TRIDENT_ACCEL
490 static void tridentfb_fillrect(struct fb_info *info,
491                                const struct fb_fillrect *fr)
492 {
493         struct tridentfb_par *par = info->par;
494         int bpp = info->var.bits_per_pixel;
495         int col = 0;
496
497         switch (bpp) {
498         default:
499         case 8:
500                 col |= fr->color;
501                 col |= col << 8;
502                 col |= col << 16;
503                 break;
504         case 16:
505                 col = ((u32 *)(info->pseudo_palette))[fr->color];
506                 break;
507         case 32:
508                 col = ((u32 *)(info->pseudo_palette))[fr->color];
509                 break;
510         }
511
512         acc->fill_rect(par, fr->dx, fr->dy, fr->width,
513                        fr->height, col, fr->rop);
514         acc->wait_engine(par);
515 }
516 static void tridentfb_copyarea(struct fb_info *info,
517                                const struct fb_copyarea *ca)
518 {
519         struct tridentfb_par *par = info->par;
520
521         acc->copy_rect(par, ca->sx, ca->sy, ca->dx, ca->dy,
522                        ca->width, ca->height);
523         acc->wait_engine(par);
524 }
525 #else /* !CONFIG_FB_TRIDENT_ACCEL */
526 #define tridentfb_fillrect cfb_fillrect
527 #define tridentfb_copyarea cfb_copyarea
528 #endif /* CONFIG_FB_TRIDENT_ACCEL */
529
530
531 /*
532  * Hardware access functions
533  */
534
535 static inline unsigned char read3X4(struct tridentfb_par *par, int reg)
536 {
537         writeb(reg, par->io_virt + CRT + 4);
538         return readb(par->io_virt + CRT + 5);
539 }
540
541 static inline void write3X4(struct tridentfb_par *par, int reg,
542                             unsigned char val)
543 {
544         writeb(reg, par->io_virt + CRT + 4);
545         writeb(val, par->io_virt + CRT + 5);
546 }
547
548 static inline unsigned char read3C4(struct tridentfb_par *par, int reg)
549 {
550         t_outb(par, reg, 0x3C4);
551         return t_inb(par, 0x3C5);
552 }
553
554 static inline void write3C4(struct tridentfb_par *par, int reg,
555                             unsigned char val)
556 {
557         t_outb(par, reg, 0x3C4);
558         t_outb(par, val, 0x3C5);
559 }
560
561 static inline unsigned char read3CE(struct tridentfb_par *par, int reg)
562 {
563         t_outb(par, reg, 0x3CE);
564         return t_inb(par, 0x3CF);
565 }
566
567 static inline void writeAttr(struct tridentfb_par *par, int reg,
568                              unsigned char val)
569 {
570         fb_readb(par->io_virt + CRT + 0x0A);    /* flip-flop to index */
571         t_outb(par, reg, 0x3C0);
572         t_outb(par, val, 0x3C0);
573 }
574
575 static inline void write3CE(struct tridentfb_par *par, int reg,
576                             unsigned char val)
577 {
578         t_outb(par, reg, 0x3CE);
579         t_outb(par, val, 0x3CF);
580 }
581
582 static void enable_mmio(void)
583 {
584         /* Goto New Mode */
585         outb(0x0B, 0x3C4);
586         inb(0x3C5);
587
588         /* Unprotect registers */
589         outb(NewMode1, 0x3C4);
590         outb(0x80, 0x3C5);
591
592         /* Enable MMIO */
593         outb(PCIReg, 0x3D4);
594         outb(inb(0x3D5) | 0x01, 0x3D5);
595 }
596
597 static void disable_mmio(struct tridentfb_par *par)
598 {
599         /* Goto New Mode */
600         t_outb(par, 0x0B, 0x3C4);
601         t_inb(par, 0x3C5);
602
603         /* Unprotect registers */
604         t_outb(par, NewMode1, 0x3C4);
605         t_outb(par, 0x80, 0x3C5);
606
607         /* Disable MMIO */
608         t_outb(par, PCIReg, 0x3D4);
609         t_outb(par, t_inb(par, 0x3D5) & ~0x01, 0x3D5);
610 }
611
612 static void crtc_unlock(struct tridentfb_par *par)
613 {
614         write3X4(par, CRTVSyncEnd, read3X4(par, CRTVSyncEnd) & 0x7F);
615 }
616
617 /*  Return flat panel's maximum x resolution */
618 static int __devinit get_nativex(struct tridentfb_par *par)
619 {
620         int x, y, tmp;
621
622         if (nativex)
623                 return nativex;
624
625         tmp = (read3CE(par, VertStretch) >> 4) & 3;
626
627         switch (tmp) {
628         case 0:
629                 x = 1280; y = 1024;
630                 break;
631         case 2:
632                 x = 1024; y = 768;
633                 break;
634         case 3:
635                 x = 800; y = 600;
636                 break;
637         case 4:
638                 x = 1400; y = 1050;
639                 break;
640         case 1:
641         default:
642                 x = 640;  y = 480;
643                 break;
644         }
645
646         output("%dx%d flat panel found\n", x, y);
647         return x;
648 }
649
650 /* Set pitch */
651 static void set_lwidth(struct tridentfb_par *par, int width)
652 {
653         write3X4(par, Offset, width & 0xFF);
654         write3X4(par, AddColReg,
655                  (read3X4(par, AddColReg) & 0xCF) | ((width & 0x300) >> 4));
656 }
657
658 /* For resolutions smaller than FP resolution stretch */
659 static void screen_stretch(struct tridentfb_par *par)
660 {
661         if (chip_id != CYBERBLADEXPAi1)
662                 write3CE(par, BiosReg, 0);
663         else
664                 write3CE(par, BiosReg, 8);
665         write3CE(par, VertStretch, (read3CE(par, VertStretch) & 0x7C) | 1);
666         write3CE(par, HorStretch, (read3CE(par, HorStretch) & 0x7C) | 1);
667 }
668
669 /* For resolutions smaller than FP resolution center */
670 static void screen_center(struct tridentfb_par *par)
671 {
672         write3CE(par, VertStretch, (read3CE(par, VertStretch) & 0x7C) | 0x80);
673         write3CE(par, HorStretch, (read3CE(par, HorStretch) & 0x7C) | 0x80);
674 }
675
676 /* Address of first shown pixel in display memory */
677 static void set_screen_start(struct tridentfb_par *par, int base)
678 {
679         u8 tmp;
680         write3X4(par, StartAddrLow, base & 0xFF);
681         write3X4(par, StartAddrHigh, (base & 0xFF00) >> 8);
682         tmp = read3X4(par, CRTCModuleTest) & 0xDF;
683         write3X4(par, CRTCModuleTest, tmp | ((base & 0x10000) >> 11));
684         tmp = read3X4(par, CRTHiOrd) & 0xF8;
685         write3X4(par, CRTHiOrd, tmp | ((base & 0xE0000) >> 17));
686 }
687
688 /* Set dotclock frequency */
689 static void set_vclk(struct tridentfb_par *par, unsigned long freq)
690 {
691         int m, n, k;
692         unsigned long f, fi, d, di;
693         unsigned char lo = 0, hi = 0;
694
695         d = 20000;
696         for (k = 2; k >= 0; k--)
697                 for (m = 0; m < 63; m++)
698                         for (n = 0; n < 128; n++) {
699                                 fi = ((14318l * (n + 8)) / (m + 2)) >> k;
700                                 if ((di = abs(fi - freq)) < d) {
701                                         d = di;
702                                         f = fi;
703                                         lo = n;
704                                         hi = (k << 6) | m;
705                                 }
706                                 if (fi > freq)
707                                         break;
708                         }
709         if (chip3D) {
710                 write3C4(par, ClockHigh, hi);
711                 write3C4(par, ClockLow, lo);
712         } else {
713                 outb(lo, 0x43C8);
714                 outb(hi, 0x43C9);
715         }
716         debug("VCLK = %X %X\n", hi, lo);
717 }
718
719 /* Set number of lines for flat panels*/
720 static void set_number_of_lines(struct tridentfb_par *par, int lines)
721 {
722         int tmp = read3CE(par, CyberEnhance) & 0x8F;
723         if (lines > 1024)
724                 tmp |= 0x50;
725         else if (lines > 768)
726                 tmp |= 0x30;
727         else if (lines > 600)
728                 tmp |= 0x20;
729         else if (lines > 480)
730                 tmp |= 0x10;
731         write3CE(par, CyberEnhance, tmp);
732 }
733
734 /*
735  * If we see that FP is active we assume we have one.
736  * Otherwise we have a CRT display.User can override.
737  */
738 static unsigned int __devinit get_displaytype(struct tridentfb_par *par)
739 {
740         if (fp)
741                 return DISPLAY_FP;
742         if (crt || !chipcyber)
743                 return DISPLAY_CRT;
744         return (read3CE(par, FPConfig) & 0x10) ? DISPLAY_FP : DISPLAY_CRT;
745 }
746
747 /* Try detecting the video memory size */
748 static unsigned int __devinit get_memsize(struct tridentfb_par *par)
749 {
750         unsigned char tmp, tmp2;
751         unsigned int k;
752
753         /* If memory size provided by user */
754         if (memsize)
755                 k = memsize * Kb;
756         else
757                 switch (chip_id) {
758                 case CYBER9525DVD:
759                         k = 2560 * Kb;
760                         break;
761                 default:
762                         tmp = read3X4(par, SPR) & 0x0F;
763                         switch (tmp) {
764
765                         case 0x01:
766                                 k = 512 * Kb;
767                                 break;
768                         case 0x02:
769                                 k = 6 * Mb;     /* XP */
770                                 break;
771                         case 0x03:
772                                 k = 1 * Mb;
773                                 break;
774                         case 0x04:
775                                 k = 8 * Mb;
776                                 break;
777                         case 0x06:
778                                 k = 10 * Mb;    /* XP */
779                                 break;
780                         case 0x07:
781                                 k = 2 * Mb;
782                                 break;
783                         case 0x08:
784                                 k = 12 * Mb;    /* XP */
785                                 break;
786                         case 0x0A:
787                                 k = 14 * Mb;    /* XP */
788                                 break;
789                         case 0x0C:
790                                 k = 16 * Mb;    /* XP */
791                                 break;
792                         case 0x0E:              /* XP */
793
794                                 tmp2 = read3C4(par, 0xC1);
795                                 switch (tmp2) {
796                                 case 0x00:
797                                         k = 20 * Mb;
798                                         break;
799                                 case 0x01:
800                                         k = 24 * Mb;
801                                         break;
802                                 case 0x10:
803                                         k = 28 * Mb;
804                                         break;
805                                 case 0x11:
806                                         k = 32 * Mb;
807                                         break;
808                                 default:
809                                         k = 1 * Mb;
810                                         break;
811                                 }
812                                 break;
813
814                         case 0x0F:
815                                 k = 4 * Mb;
816                                 break;
817                         default:
818                                 k = 1 * Mb;
819                                 break;
820                         }
821                 }
822
823         k -= memdiff * Kb;
824         output("framebuffer size = %d Kb\n", k / Kb);
825         return k;
826 }
827
828 /* See if we can handle the video mode described in var */
829 static int tridentfb_check_var(struct fb_var_screeninfo *var,
830                                struct fb_info *info)
831 {
832         int bpp = var->bits_per_pixel;
833         debug("enter\n");
834
835         /* check color depth */
836         if (bpp == 24)
837                 bpp = var->bits_per_pixel = 32;
838         /* check whether resolution fits on panel and in memory */
839         if (flatpanel && nativex && var->xres > nativex)
840                 return -EINVAL;
841         if (var->xres * var->yres_virtual * bpp / 8 > info->fix.smem_len)
842                 return -EINVAL;
843
844         switch (bpp) {
845         case 8:
846                 var->red.offset = 0;
847                 var->green.offset = 0;
848                 var->blue.offset = 0;
849                 var->red.length = 6;
850                 var->green.length = 6;
851                 var->blue.length = 6;
852                 break;
853         case 16:
854                 var->red.offset = 11;
855                 var->green.offset = 5;
856                 var->blue.offset = 0;
857                 var->red.length = 5;
858                 var->green.length = 6;
859                 var->blue.length = 5;
860                 break;
861         case 32:
862                 var->red.offset = 16;
863                 var->green.offset = 8;
864                 var->blue.offset = 0;
865                 var->red.length = 8;
866                 var->green.length = 8;
867                 var->blue.length = 8;
868                 break;
869         default:
870                 return -EINVAL;
871         }
872         debug("exit\n");
873
874         return 0;
875
876 }
877
878 /* Pan the display */
879 static int tridentfb_pan_display(struct fb_var_screeninfo *var,
880                                  struct fb_info *info)
881 {
882         struct tridentfb_par *par = info->par;
883         unsigned int offset;
884
885         debug("enter\n");
886         offset = (var->xoffset + (var->yoffset * var->xres))
887                 * var->bits_per_pixel / 32;
888         info->var.xoffset = var->xoffset;
889         info->var.yoffset = var->yoffset;
890         set_screen_start(par, offset);
891         debug("exit\n");
892         return 0;
893 }
894
895 static void shadowmode_on(struct tridentfb_par *par)
896 {
897         write3CE(par, CyberControl, read3CE(par, CyberControl) | 0x81);
898 }
899
900 static void shadowmode_off(struct tridentfb_par *par)
901 {
902         write3CE(par, CyberControl, read3CE(par, CyberControl) & 0x7E);
903 }
904
905 /* Set the hardware to the requested video mode */
906 static int tridentfb_set_par(struct fb_info *info)
907 {
908         struct tridentfb_par *par = (struct tridentfb_par *)(info->par);
909         u32 htotal, hdispend, hsyncstart, hsyncend, hblankstart, hblankend;
910         u32 vtotal, vdispend, vsyncstart, vsyncend, vblankstart, vblankend;
911         struct fb_var_screeninfo *var = &info->var;
912         int bpp = var->bits_per_pixel;
913         unsigned char tmp;
914         unsigned long vclk;
915
916         debug("enter\n");
917         hdispend = var->xres / 8 - 1;
918         hsyncstart = (var->xres + var->right_margin) / 8;
919         hsyncend = var->hsync_len / 8;
920         htotal =
921                 (var->xres + var->left_margin + var->right_margin +
922                  var->hsync_len) / 8 - 10;
923         hblankstart = hdispend + 1;
924         hblankend = htotal + 5;
925
926         vdispend = var->yres - 1;
927         vsyncstart = var->yres + var->lower_margin;
928         vsyncend = var->vsync_len;
929         vtotal = var->upper_margin + vsyncstart + vsyncend - 2;
930         vblankstart = var->yres;
931         vblankend = vtotal + 2;
932
933         crtc_unlock(par);
934         write3CE(par, CyberControl, 8);
935
936         if (flatpanel && var->xres < nativex) {
937                 /*
938                  * on flat panels with native size larger
939                  * than requested resolution decide whether
940                  * we stretch or center
941                  */
942                 t_outb(par, 0xEB, 0x3C2);
943
944                 shadowmode_on(par);
945
946                 if (center)
947                         screen_center(par);
948                 else if (stretch)
949                         screen_stretch(par);
950
951         } else {
952                 t_outb(par, 0x2B, 0x3C2);
953                 write3CE(par, CyberControl, 8);
954         }
955
956         /* vertical timing values */
957         write3X4(par, CRTVTotal, vtotal & 0xFF);
958         write3X4(par, CRTVDispEnd, vdispend & 0xFF);
959         write3X4(par, CRTVSyncStart, vsyncstart & 0xFF);
960         write3X4(par, CRTVSyncEnd, (vsyncend & 0x0F));
961         write3X4(par, CRTVBlankStart, vblankstart & 0xFF);
962         write3X4(par, CRTVBlankEnd, 0 /* p->vblankend & 0xFF */);
963
964         /* horizontal timing values */
965         write3X4(par, CRTHTotal, htotal & 0xFF);
966         write3X4(par, CRTHDispEnd, hdispend & 0xFF);
967         write3X4(par, CRTHSyncStart, hsyncstart & 0xFF);
968         write3X4(par, CRTHSyncEnd,
969                  (hsyncend & 0x1F) | ((hblankend & 0x20) << 2));
970         write3X4(par, CRTHBlankStart, hblankstart & 0xFF);
971         write3X4(par, CRTHBlankEnd, 0 /* (p->hblankend & 0x1F) */);
972
973         /* higher bits of vertical timing values */
974         tmp = 0x10;
975         if (vtotal & 0x100) tmp |= 0x01;
976         if (vdispend & 0x100) tmp |= 0x02;
977         if (vsyncstart & 0x100) tmp |= 0x04;
978         if (vblankstart & 0x100) tmp |= 0x08;
979
980         if (vtotal & 0x200) tmp |= 0x20;
981         if (vdispend & 0x200) tmp |= 0x40;
982         if (vsyncstart & 0x200) tmp |= 0x80;
983         write3X4(par, CRTOverflow, tmp);
984
985         tmp = read3X4(par, CRTHiOrd) | 0x08;    /* line compare bit 10 */
986         if (vtotal & 0x400) tmp |= 0x80;
987         if (vblankstart & 0x400) tmp |= 0x40;
988         if (vsyncstart & 0x400) tmp |= 0x20;
989         if (vdispend & 0x400) tmp |= 0x10;
990         write3X4(par, CRTHiOrd, tmp);
991
992         tmp = 0;
993         if (htotal & 0x800) tmp |= 0x800 >> 11;
994         if (hblankstart & 0x800) tmp |= 0x800 >> 7;
995         write3X4(par, HorizOverflow, tmp);
996
997         tmp = 0x40;
998         if (vblankstart & 0x200) tmp |= 0x20;
999 //FIXME if (info->var.vmode & FB_VMODE_DOUBLE) tmp |= 0x80;  /* double scan for 200 line modes */
1000         write3X4(par, CRTMaxScanLine, tmp);
1001
1002         write3X4(par, CRTLineCompare, 0xFF);
1003         write3X4(par, CRTPRowScan, 0);
1004         write3X4(par, CRTModeControl, 0xC3);
1005
1006         write3X4(par, LinearAddReg, 0x20);      /* enable linear addressing */
1007
1008         tmp = (info->var.vmode & FB_VMODE_INTERLACED) ? 0x84 : 0x80;
1009         /* enable access extended memory */
1010         write3X4(par, CRTCModuleTest, tmp);
1011
1012         /* enable GE for text acceleration */
1013         write3X4(par, GraphEngReg, 0x80);
1014
1015 #ifdef CONFIG_FB_TRIDENT_ACCEL
1016         acc->init_accel(par, info->var.xres, bpp);
1017 #endif
1018
1019         switch (bpp) {
1020         case 8:
1021                 tmp = 0x00;
1022                 break;
1023         case 16:
1024                 tmp = 0x05;
1025                 break;
1026         case 24:
1027                 tmp = 0x29;
1028                 break;
1029         case 32:
1030                 tmp = 0x09;
1031                 break;
1032         }
1033
1034         write3X4(par, PixelBusReg, tmp);
1035
1036         tmp = 0x10;
1037         if (chipcyber)
1038                 tmp |= 0x20;
1039         write3X4(par, DRAMControl, tmp);        /* both IO, linear enable */
1040
1041         write3X4(par, InterfaceSel, read3X4(par, InterfaceSel) | 0x40);
1042         write3X4(par, Performance, 0x92);
1043         /* MMIO & PCI read and write burst enable */
1044         write3X4(par, PCIReg, 0x07);
1045
1046         /* convert from picoseconds to kHz */
1047         vclk = PICOS2KHZ(info->var.pixclock);
1048         if (bpp == 32)
1049                 vclk *= 2;
1050         set_vclk(par, vclk);
1051
1052         write3C4(par, 0, 3);
1053         write3C4(par, 1, 1);            /* set char clock 8 dots wide */
1054         /* enable 4 maps because needed in chain4 mode */
1055         write3C4(par, 2, 0x0F);
1056         write3C4(par, 3, 0);
1057         write3C4(par, 4, 0x0E); /* memory mode enable bitmaps ?? */
1058
1059         /* divide clock by 2 if 32bpp chain4 mode display and CPU path */
1060         write3CE(par, MiscExtFunc, (bpp == 32) ? 0x1A : 0x12);
1061         write3CE(par, 0x5, 0x40);       /* no CGA compat, allow 256 col */
1062         write3CE(par, 0x6, 0x05);       /* graphics mode */
1063         write3CE(par, 0x7, 0x0F);       /* planes? */
1064
1065         if (chip_id == CYBERBLADEXPAi1) {
1066                 /* This fixes snow-effect in 32 bpp */
1067                 write3X4(par, CRTHSyncStart, 0x84);
1068         }
1069
1070         /* graphics mode and support 256 color modes */
1071         writeAttr(par, 0x10, 0x41);
1072         writeAttr(par, 0x12, 0x0F);     /* planes */
1073         writeAttr(par, 0x13, 0);        /* horizontal pel panning */
1074
1075         /* colors */
1076         for (tmp = 0; tmp < 0x10; tmp++)
1077                 writeAttr(par, tmp, tmp);
1078         fb_readb(par->io_virt + CRT + 0x0A);    /* flip-flop to index */
1079         t_outb(par, 0x20, 0x3C0);               /* enable attr */
1080
1081         switch (bpp) {
1082         case 8:
1083                 tmp = 0;
1084                 break;
1085         case 15:
1086                 tmp = 0x10;
1087                 break;
1088         case 16:
1089                 tmp = 0x30;
1090                 break;
1091         case 24:
1092         case 32:
1093                 tmp = 0xD0;
1094                 break;
1095         }
1096
1097         t_inb(par, 0x3C8);
1098         t_inb(par, 0x3C6);
1099         t_inb(par, 0x3C6);
1100         t_inb(par, 0x3C6);
1101         t_inb(par, 0x3C6);
1102         t_outb(par, tmp, 0x3C6);
1103         t_inb(par, 0x3C8);
1104
1105         if (flatpanel)
1106                 set_number_of_lines(par, info->var.yres);
1107         set_lwidth(par, info->var.xres * bpp / (4 * 16));
1108         info->fix.visual = (bpp == 8) ? FB_VISUAL_PSEUDOCOLOR : FB_VISUAL_TRUECOLOR;
1109         info->fix.line_length = info->var.xres * (bpp >> 3);
1110         info->cmap.len = (bpp == 8) ? 256 : 16;
1111         debug("exit\n");
1112         return 0;
1113 }
1114
1115 /* Set one color register */
1116 static int tridentfb_setcolreg(unsigned regno, unsigned red, unsigned green,
1117                                unsigned blue, unsigned transp,
1118                                struct fb_info *info)
1119 {
1120         int bpp = info->var.bits_per_pixel;
1121         struct tridentfb_par *par = info->par;
1122
1123         if (regno >= info->cmap.len)
1124                 return 1;
1125
1126         if (bpp == 8) {
1127                 t_outb(par, 0xFF, 0x3C6);
1128                 t_outb(par, regno, 0x3C8);
1129
1130                 t_outb(par, red >> 10, 0x3C9);
1131                 t_outb(par, green >> 10, 0x3C9);
1132                 t_outb(par, blue >> 10, 0x3C9);
1133
1134         } else if (regno < 16) {
1135                 if (bpp == 16) {        /* RGB 565 */
1136                         u32 col;
1137
1138                         col = (red & 0xF800) | ((green & 0xFC00) >> 5) |
1139                                 ((blue & 0xF800) >> 11);
1140                         col |= col << 16;
1141                         ((u32 *)(info->pseudo_palette))[regno] = col;
1142                 } else if (bpp == 32)           /* ARGB 8888 */
1143                         ((u32*)info->pseudo_palette)[regno] =
1144                                 ((transp & 0xFF00) << 16)       |
1145                                 ((red & 0xFF00) << 8)           |
1146                                 ((green & 0xFF00))              |
1147                                 ((blue & 0xFF00) >> 8);
1148         }
1149
1150 /*      debug("exit\n"); */
1151         return 0;
1152 }
1153
1154 /* Try blanking the screen.For flat panels it does nothing */
1155 static int tridentfb_blank(int blank_mode, struct fb_info *info)
1156 {
1157         unsigned char PMCont, DPMSCont;
1158         struct tridentfb_par *par = info->par;
1159
1160         debug("enter\n");
1161         if (flatpanel)
1162                 return 0;
1163         t_outb(par, 0x04, 0x83C8); /* Read DPMS Control */
1164         PMCont = t_inb(par, 0x83C6) & 0xFC;
1165         DPMSCont = read3CE(par, PowerStatus) & 0xFC;
1166         switch (blank_mode) {
1167         case FB_BLANK_UNBLANK:
1168                 /* Screen: On, HSync: On, VSync: On */
1169         case FB_BLANK_NORMAL:
1170                 /* Screen: Off, HSync: On, VSync: On */
1171                 PMCont |= 0x03;
1172                 DPMSCont |= 0x00;
1173                 break;
1174         case FB_BLANK_HSYNC_SUSPEND:
1175                 /* Screen: Off, HSync: Off, VSync: On */
1176                 PMCont |= 0x02;
1177                 DPMSCont |= 0x01;
1178                 break;
1179         case FB_BLANK_VSYNC_SUSPEND:
1180                 /* Screen: Off, HSync: On, VSync: Off */
1181                 PMCont |= 0x02;
1182                 DPMSCont |= 0x02;
1183                 break;
1184         case FB_BLANK_POWERDOWN:
1185                 /* Screen: Off, HSync: Off, VSync: Off */
1186                 PMCont |= 0x00;
1187                 DPMSCont |= 0x03;
1188                 break;
1189         }
1190
1191         write3CE(par, PowerStatus, DPMSCont);
1192         t_outb(par, 4, 0x83C8);
1193         t_outb(par, PMCont, 0x83C6);
1194
1195         debug("exit\n");
1196
1197         /* let fbcon do a softblank for us */
1198         return (blank_mode == FB_BLANK_NORMAL) ? 1 : 0;
1199 }
1200
1201 static struct fb_ops tridentfb_ops = {
1202         .owner = THIS_MODULE,
1203         .fb_setcolreg = tridentfb_setcolreg,
1204         .fb_pan_display = tridentfb_pan_display,
1205         .fb_blank = tridentfb_blank,
1206         .fb_check_var = tridentfb_check_var,
1207         .fb_set_par = tridentfb_set_par,
1208         .fb_fillrect = tridentfb_fillrect,
1209         .fb_copyarea = tridentfb_copyarea,
1210         .fb_imageblit = cfb_imageblit,
1211 };
1212
1213 static int __devinit trident_pci_probe(struct pci_dev *dev,
1214                                        const struct pci_device_id *id)
1215 {
1216         int err;
1217         unsigned char revision;
1218         struct fb_info *info;
1219         struct tridentfb_par *default_par;
1220
1221         err = pci_enable_device(dev);
1222         if (err)
1223                 return err;
1224
1225         info = framebuffer_alloc(sizeof(struct tridentfb_par), &dev->dev);
1226         if (!info)
1227                 return -ENOMEM;
1228         default_par = info->par;
1229
1230         chip_id = id->device;
1231
1232         if (chip_id == CYBERBLADEi1)
1233                 output("*** Please do use cyblafb, Cyberblade/i1 support "
1234                        "will soon be removed from tridentfb!\n");
1235
1236
1237         /* If PCI id is 0x9660 then further detect chip type */
1238
1239         if (chip_id == TGUI9660) {
1240                 outb(RevisionID, 0x3C4);
1241                 revision = inb(0x3C5);
1242
1243                 switch (revision) {
1244                 case 0x22:
1245                 case 0x23:
1246                         chip_id = CYBER9397;
1247                         break;
1248                 case 0x2A:
1249                         chip_id = CYBER9397DVD;
1250                         break;
1251                 case 0x30:
1252                 case 0x33:
1253                 case 0x34:
1254                 case 0x35:
1255                 case 0x38:
1256                 case 0x3A:
1257                 case 0xB3:
1258                         chip_id = CYBER9385;
1259                         break;
1260                 case 0x40 ... 0x43:
1261                         chip_id = CYBER9382;
1262                         break;
1263                 case 0x4A:
1264                         chip_id = CYBER9388;
1265                         break;
1266                 default:
1267                         break;
1268                 }
1269         }
1270
1271         chip3D = is3Dchip(chip_id);
1272         chipcyber = iscyber(chip_id);
1273
1274         if (is_xp(chip_id)) {
1275                 acc = &accel_xp;
1276         } else if (is_blade(chip_id)) {
1277                 acc = &accel_blade;
1278         } else {
1279                 acc = &accel_image;
1280         }
1281
1282         /* acceleration is on by default for 3D chips */
1283         defaultaccel = chip3D && !noaccel;
1284
1285         /* setup MMIO region */
1286         tridentfb_fix.mmio_start = pci_resource_start(dev, 1);
1287         tridentfb_fix.mmio_len = chip3D ? 0x20000 : 0x10000;
1288
1289         if (!request_mem_region(tridentfb_fix.mmio_start, tridentfb_fix.mmio_len, "tridentfb")) {
1290                 debug("request_region failed!\n");
1291                 return -1;
1292         }
1293
1294         default_par->io_virt = ioremap_nocache(tridentfb_fix.mmio_start,
1295                                                tridentfb_fix.mmio_len);
1296
1297         if (!default_par->io_virt) {
1298                 debug("ioremap failed\n");
1299                 err = -1;
1300                 goto out_unmap1;
1301         }
1302
1303         enable_mmio();
1304
1305         /* setup framebuffer memory */
1306         tridentfb_fix.smem_start = pci_resource_start(dev, 0);
1307         tridentfb_fix.smem_len = get_memsize(default_par);
1308
1309         if (!request_mem_region(tridentfb_fix.smem_start, tridentfb_fix.smem_len, "tridentfb")) {
1310                 debug("request_mem_region failed!\n");
1311                 disable_mmio(info->par);
1312                 err = -1;
1313                 goto out_unmap1;
1314         }
1315
1316         info->screen_base = ioremap_nocache(tridentfb_fix.smem_start,
1317                                             tridentfb_fix.smem_len);
1318
1319         if (!info->screen_base) {
1320                 debug("ioremap failed\n");
1321                 err = -1;
1322                 goto out_unmap2;
1323         }
1324
1325         output("%s board found\n", pci_name(dev));
1326         displaytype = get_displaytype(default_par);
1327
1328         if (flatpanel)
1329                 nativex = get_nativex(default_par);
1330
1331         info->fix = tridentfb_fix;
1332         info->fbops = &tridentfb_ops;
1333
1334
1335         info->flags = FBINFO_DEFAULT | FBINFO_HWACCEL_YPAN;
1336 #ifdef CONFIG_FB_TRIDENT_ACCEL
1337         info->flags |= FBINFO_HWACCEL_COPYAREA | FBINFO_HWACCEL_FILLRECT;
1338 #endif
1339         if (!fb_find_mode(&info->var, info,
1340                           mode_option, NULL, 0, NULL, bpp)) {
1341                 err = -EINVAL;
1342                 goto out_unmap2;
1343         }
1344         err = fb_alloc_cmap(&info->cmap, 256, 0);
1345         if (err < 0)
1346                 goto out_unmap2;
1347
1348         if (defaultaccel && acc)
1349                 info->var.accel_flags |= FB_ACCELF_TEXT;
1350         else
1351                 info->var.accel_flags &= ~FB_ACCELF_TEXT;
1352         info->var.activate |= FB_ACTIVATE_NOW;
1353         info->device = &dev->dev;
1354         if (register_framebuffer(info) < 0) {
1355                 printk(KERN_ERR "tridentfb: could not register Trident framebuffer\n");
1356                 fb_dealloc_cmap(&info->cmap);
1357                 err = -EINVAL;
1358                 goto out_unmap2;
1359         }
1360         output("fb%d: %s frame buffer device %dx%d-%dbpp\n",
1361            info->node, info->fix.id, info->var.xres,
1362            info->var.yres, info->var.bits_per_pixel);
1363
1364         pci_set_drvdata(dev, info);
1365         return 0;
1366
1367 out_unmap2:
1368         if (info->screen_base)
1369                 iounmap(info->screen_base);
1370         release_mem_region(tridentfb_fix.smem_start, tridentfb_fix.smem_len);
1371         disable_mmio(info->par);
1372 out_unmap1:
1373         if (default_par->io_virt)
1374                 iounmap(default_par->io_virt);
1375         release_mem_region(tridentfb_fix.mmio_start, tridentfb_fix.mmio_len);
1376         framebuffer_release(info);
1377         return err;
1378 }
1379
1380 static void __devexit trident_pci_remove(struct pci_dev *dev)
1381 {
1382         struct fb_info *info = pci_get_drvdata(dev);
1383         struct tridentfb_par *par = info->par;
1384
1385         unregister_framebuffer(info);
1386         iounmap(par->io_virt);
1387         iounmap(info->screen_base);
1388         release_mem_region(tridentfb_fix.smem_start, tridentfb_fix.smem_len);
1389         release_mem_region(tridentfb_fix.mmio_start, tridentfb_fix.mmio_len);
1390         pci_set_drvdata(dev, NULL);
1391         framebuffer_release(info);
1392 }
1393
1394 /* List of boards that we are trying to support */
1395 static struct pci_device_id trident_devices[] = {
1396         {PCI_VENDOR_ID_TRIDENT, BLADE3D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1397         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEi7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1398         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEi7D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1399         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEi1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1400         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEi1D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1401         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEAi1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1402         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEAi1D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1403         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEE4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1404         {PCI_VENDOR_ID_TRIDENT, TGUI9660, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1405         {PCI_VENDOR_ID_TRIDENT, IMAGE975, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1406         {PCI_VENDOR_ID_TRIDENT, IMAGE985, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1407         {PCI_VENDOR_ID_TRIDENT, CYBER9320, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1408         {PCI_VENDOR_ID_TRIDENT, CYBER9388, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1409         {PCI_VENDOR_ID_TRIDENT, CYBER9520, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1410         {PCI_VENDOR_ID_TRIDENT, CYBER9525DVD, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1411         {PCI_VENDOR_ID_TRIDENT, CYBER9397, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1412         {PCI_VENDOR_ID_TRIDENT, CYBER9397DVD, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1413         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEXPAi1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1414         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEXPm8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1415         {PCI_VENDOR_ID_TRIDENT, CYBERBLADEXPm16, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
1416         {0,}
1417 };
1418
1419 MODULE_DEVICE_TABLE(pci, trident_devices);
1420
1421 static struct pci_driver tridentfb_pci_driver = {
1422         .name = "tridentfb",
1423         .id_table = trident_devices,
1424         .probe = trident_pci_probe,
1425         .remove = __devexit_p(trident_pci_remove)
1426 };
1427
1428 /*
1429  * Parse user specified options (`video=trident:')
1430  * example:
1431  *      video=trident:800x600,bpp=16,noaccel
1432  */
1433 #ifndef MODULE
1434 static int __init tridentfb_setup(char *options)
1435 {
1436         char *opt;
1437         if (!options || !*options)
1438                 return 0;
1439         while ((opt = strsep(&options, ",")) != NULL) {
1440                 if (!*opt)
1441                         continue;
1442                 if (!strncmp(opt, "noaccel", 7))
1443                         noaccel = 1;
1444                 else if (!strncmp(opt, "fp", 2))
1445                         displaytype = DISPLAY_FP;
1446                 else if (!strncmp(opt, "crt", 3))
1447                         displaytype = DISPLAY_CRT;
1448                 else if (!strncmp(opt, "bpp=", 4))
1449                         bpp = simple_strtoul(opt + 4, NULL, 0);
1450                 else if (!strncmp(opt, "center", 6))
1451                         center = 1;
1452                 else if (!strncmp(opt, "stretch", 7))
1453                         stretch = 1;
1454                 else if (!strncmp(opt, "memsize=", 8))
1455                         memsize = simple_strtoul(opt + 8, NULL, 0);
1456                 else if (!strncmp(opt, "memdiff=", 8))
1457                         memdiff = simple_strtoul(opt + 8, NULL, 0);
1458                 else if (!strncmp(opt, "nativex=", 8))
1459                         nativex = simple_strtoul(opt + 8, NULL, 0);
1460                 else
1461                         mode_option = opt;
1462         }
1463         return 0;
1464 }
1465 #endif
1466
1467 static int __init tridentfb_init(void)
1468 {
1469 #ifndef MODULE
1470         char *option = NULL;
1471
1472         if (fb_get_options("tridentfb", &option))
1473                 return -ENODEV;
1474         tridentfb_setup(option);
1475 #endif
1476         output("Trident framebuffer %s initializing\n", VERSION);
1477         return pci_register_driver(&tridentfb_pci_driver);
1478 }
1479
1480 static void __exit tridentfb_exit(void)
1481 {
1482         pci_unregister_driver(&tridentfb_pci_driver);
1483 }
1484
1485 module_init(tridentfb_init);
1486 module_exit(tridentfb_exit);
1487
1488 MODULE_AUTHOR("Jani Monoses <jani@iv.ro>");
1489 MODULE_DESCRIPTION("Framebuffer driver for Trident cards");
1490 MODULE_LICENSE("GPL");
1491