via82cxxx: convert to use ->host_priv
[linux-2.6] / drivers / ide / pci / via82cxxx.c
1 /*
2  * VIA IDE driver for Linux. Supported southbridges:
3  *
4  *   vt82c576, vt82c586, vt82c586a, vt82c586b, vt82c596a, vt82c596b,
5  *   vt82c686, vt82c686a, vt82c686b, vt8231, vt8233, vt8233c, vt8233a,
6  *   vt8235, vt8237, vt8237a
7  *
8  * Copyright (c) 2000-2002 Vojtech Pavlik
9  * Copyright (c) 2007 Bartlomiej Zolnierkiewicz
10  *
11  * Based on the work of:
12  *      Michel Aubry
13  *      Jeff Garzik
14  *      Andre Hedrick
15  *
16  * Documentation:
17  *      Obsolete device documentation publically available from via.com.tw
18  *      Current device documentation available under NDA only
19  */
20
21 /*
22  * This program is free software; you can redistribute it and/or modify it
23  * under the terms of the GNU General Public License version 2 as published by
24  * the Free Software Foundation.
25  */
26
27 #include <linux/module.h>
28 #include <linux/kernel.h>
29 #include <linux/pci.h>
30 #include <linux/init.h>
31 #include <linux/ide.h>
32 #include <linux/dmi.h>
33
34 #ifdef CONFIG_PPC_CHRP
35 #include <asm/processor.h>
36 #endif
37
38 #define VIA_IDE_ENABLE          0x40
39 #define VIA_IDE_CONFIG          0x41
40 #define VIA_FIFO_CONFIG         0x43
41 #define VIA_MISC_1              0x44
42 #define VIA_MISC_2              0x45
43 #define VIA_MISC_3              0x46
44 #define VIA_DRIVE_TIMING        0x48
45 #define VIA_8BIT_TIMING         0x4e
46 #define VIA_ADDRESS_SETUP       0x4c
47 #define VIA_UDMA_TIMING         0x50
48
49 #define VIA_BAD_PREQ            0x01 /* Crashes if PREQ# till DDACK# set */
50 #define VIA_BAD_CLK66           0x02 /* 66 MHz clock doesn't work correctly */
51 #define VIA_SET_FIFO            0x04 /* Needs to have FIFO split set */
52 #define VIA_NO_UNMASK           0x08 /* Doesn't work with IRQ unmasking on */
53 #define VIA_BAD_ID              0x10 /* Has wrong vendor ID (0x1107) */
54 #define VIA_BAD_AST             0x20 /* Don't touch Address Setup Timing */
55
56 /*
57  * VIA SouthBridge chips.
58  */
59
60 static struct via_isa_bridge {
61         char *name;
62         u16 id;
63         u8 rev_min;
64         u8 rev_max;
65         u8 udma_mask;
66         u8 flags;
67 } via_isa_bridges[] = {
68         { "vx800",      PCI_DEVICE_ID_VIA_VX800,    0x00, 0x2f, ATA_UDMA6, VIA_BAD_AST },
69         { "cx700",      PCI_DEVICE_ID_VIA_CX700,    0x00, 0x2f, ATA_UDMA6, VIA_BAD_AST },
70         { "vt8237s",    PCI_DEVICE_ID_VIA_8237S,    0x00, 0x2f, ATA_UDMA6, VIA_BAD_AST },
71         { "vt6410",     PCI_DEVICE_ID_VIA_6410,     0x00, 0x2f, ATA_UDMA6, VIA_BAD_AST },
72         { "vt8251",     PCI_DEVICE_ID_VIA_8251,     0x00, 0x2f, ATA_UDMA6, VIA_BAD_AST },
73         { "vt8237",     PCI_DEVICE_ID_VIA_8237,     0x00, 0x2f, ATA_UDMA6, VIA_BAD_AST },
74         { "vt8237a",    PCI_DEVICE_ID_VIA_8237A,    0x00, 0x2f, ATA_UDMA6, VIA_BAD_AST },
75         { "vt8235",     PCI_DEVICE_ID_VIA_8235,     0x00, 0x2f, ATA_UDMA6, VIA_BAD_AST },
76         { "vt8233a",    PCI_DEVICE_ID_VIA_8233A,    0x00, 0x2f, ATA_UDMA6, VIA_BAD_AST },
77         { "vt8233c",    PCI_DEVICE_ID_VIA_8233C_0,  0x00, 0x2f, ATA_UDMA5, },
78         { "vt8233",     PCI_DEVICE_ID_VIA_8233_0,   0x00, 0x2f, ATA_UDMA5, },
79         { "vt8231",     PCI_DEVICE_ID_VIA_8231,     0x00, 0x2f, ATA_UDMA5, },
80         { "vt82c686b",  PCI_DEVICE_ID_VIA_82C686,   0x40, 0x4f, ATA_UDMA5, },
81         { "vt82c686a",  PCI_DEVICE_ID_VIA_82C686,   0x10, 0x2f, ATA_UDMA4, },
82         { "vt82c686",   PCI_DEVICE_ID_VIA_82C686,   0x00, 0x0f, ATA_UDMA2, VIA_BAD_CLK66 },
83         { "vt82c596b",  PCI_DEVICE_ID_VIA_82C596,   0x10, 0x2f, ATA_UDMA4, },
84         { "vt82c596a",  PCI_DEVICE_ID_VIA_82C596,   0x00, 0x0f, ATA_UDMA2, VIA_BAD_CLK66 },
85         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x47, 0x4f, ATA_UDMA2, VIA_SET_FIFO },
86         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x40, 0x46, ATA_UDMA2, VIA_SET_FIFO | VIA_BAD_PREQ },
87         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x30, 0x3f, ATA_UDMA2, VIA_SET_FIFO },
88         { "vt82c586a",  PCI_DEVICE_ID_VIA_82C586_0, 0x20, 0x2f, ATA_UDMA2, VIA_SET_FIFO },
89         { "vt82c586",   PCI_DEVICE_ID_VIA_82C586_0, 0x00, 0x0f,      0x00, VIA_SET_FIFO },
90         { "vt82c576",   PCI_DEVICE_ID_VIA_82C576,   0x00, 0x2f,      0x00, VIA_SET_FIFO | VIA_NO_UNMASK },
91         { "vt82c576",   PCI_DEVICE_ID_VIA_82C576,   0x00, 0x2f,      0x00, VIA_SET_FIFO | VIA_NO_UNMASK | VIA_BAD_ID },
92         { NULL }
93 };
94
95 static unsigned int via_clock;
96 static char *via_dma[] = { "16", "25", "33", "44", "66", "100", "133" };
97
98 struct via82cxxx_dev
99 {
100         struct via_isa_bridge *via_config;
101         unsigned int via_80w;
102 };
103
104 /**
105  *      via_set_speed                   -       write timing registers
106  *      @dev: PCI device
107  *      @dn: device
108  *      @timing: IDE timing data to use
109  *
110  *      via_set_speed writes timing values to the chipset registers
111  */
112
113 static void via_set_speed(ide_hwif_t *hwif, u8 dn, struct ide_timing *timing)
114 {
115         struct pci_dev *dev = to_pci_dev(hwif->dev);
116         struct ide_host *host = pci_get_drvdata(dev);
117         struct via82cxxx_dev *vdev = host->host_priv;
118         u8 t;
119
120         if (~vdev->via_config->flags & VIA_BAD_AST) {
121                 pci_read_config_byte(dev, VIA_ADDRESS_SETUP, &t);
122                 t = (t & ~(3 << ((3 - dn) << 1))) | ((clamp_val(timing->setup, 1, 4) - 1) << ((3 - dn) << 1));
123                 pci_write_config_byte(dev, VIA_ADDRESS_SETUP, t);
124         }
125
126         pci_write_config_byte(dev, VIA_8BIT_TIMING + (1 - (dn >> 1)),
127                 ((clamp_val(timing->act8b, 1, 16) - 1) << 4) | (clamp_val(timing->rec8b, 1, 16) - 1));
128
129         pci_write_config_byte(dev, VIA_DRIVE_TIMING + (3 - dn),
130                 ((clamp_val(timing->active, 1, 16) - 1) << 4) | (clamp_val(timing->recover, 1, 16) - 1));
131
132         switch (vdev->via_config->udma_mask) {
133         case ATA_UDMA2: t = timing->udma ? (0xe0 | (clamp_val(timing->udma, 2, 5) - 2)) : 0x03; break;
134         case ATA_UDMA4: t = timing->udma ? (0xe8 | (clamp_val(timing->udma, 2, 9) - 2)) : 0x0f; break;
135         case ATA_UDMA5: t = timing->udma ? (0xe0 | (clamp_val(timing->udma, 2, 9) - 2)) : 0x07; break;
136         case ATA_UDMA6: t = timing->udma ? (0xe0 | (clamp_val(timing->udma, 2, 9) - 2)) : 0x07; break;
137         default: return;
138         }
139
140         pci_write_config_byte(dev, VIA_UDMA_TIMING + (3 - dn), t);
141 }
142
143 /**
144  *      via_set_drive           -       configure transfer mode
145  *      @drive: Drive to set up
146  *      @speed: desired speed
147  *
148  *      via_set_drive() computes timing values configures the chipset to
149  *      a desired transfer mode.  It also can be called by upper layers.
150  */
151
152 static void via_set_drive(ide_drive_t *drive, const u8 speed)
153 {
154         ide_hwif_t *hwif = drive->hwif;
155         ide_drive_t *peer = hwif->drives + (~drive->dn & 1);
156         struct pci_dev *dev = to_pci_dev(hwif->dev);
157         struct ide_host *host = pci_get_drvdata(dev);
158         struct via82cxxx_dev *vdev = host->host_priv;
159         struct ide_timing t, p;
160         unsigned int T, UT;
161
162         T = 1000000000 / via_clock;
163
164         switch (vdev->via_config->udma_mask) {
165         case ATA_UDMA2: UT = T;   break;
166         case ATA_UDMA4: UT = T/2; break;
167         case ATA_UDMA5: UT = T/3; break;
168         case ATA_UDMA6: UT = T/4; break;
169         default:        UT = T;
170         }
171
172         ide_timing_compute(drive, speed, &t, T, UT);
173
174         if (peer->present) {
175                 ide_timing_compute(peer, peer->current_speed, &p, T, UT);
176                 ide_timing_merge(&p, &t, &t, IDE_TIMING_8BIT);
177         }
178
179         via_set_speed(HWIF(drive), drive->dn, &t);
180 }
181
182 /**
183  *      via_set_pio_mode        -       set host controller for PIO mode
184  *      @drive: drive
185  *      @pio: PIO mode number
186  *
187  *      A callback from the upper layers for PIO-only tuning.
188  */
189
190 static void via_set_pio_mode(ide_drive_t *drive, const u8 pio)
191 {
192         via_set_drive(drive, XFER_PIO_0 + pio);
193 }
194
195 static struct via_isa_bridge *via_config_find(struct pci_dev **isa)
196 {
197         struct via_isa_bridge *via_config;
198
199         for (via_config = via_isa_bridges; via_config->id; via_config++)
200                 if ((*isa = pci_get_device(PCI_VENDOR_ID_VIA +
201                         !!(via_config->flags & VIA_BAD_ID),
202                         via_config->id, NULL))) {
203
204                         if ((*isa)->revision >= via_config->rev_min &&
205                             (*isa)->revision <= via_config->rev_max)
206                                 break;
207                         pci_dev_put(*isa);
208                 }
209
210         return via_config;
211 }
212
213 /*
214  * Check and handle 80-wire cable presence
215  */
216 static void __devinit via_cable_detect(struct via82cxxx_dev *vdev, u32 u)
217 {
218         int i;
219
220         switch (vdev->via_config->udma_mask) {
221                 case ATA_UDMA4:
222                         for (i = 24; i >= 0; i -= 8)
223                                 if (((u >> (i & 16)) & 8) &&
224                                     ((u >> i) & 0x20) &&
225                                      (((u >> i) & 7) < 2)) {
226                                         /*
227                                          * 2x PCI clock and
228                                          * UDMA w/ < 3T/cycle
229                                          */
230                                         vdev->via_80w |= (1 << (1 - (i >> 4)));
231                                 }
232                         break;
233
234                 case ATA_UDMA5:
235                         for (i = 24; i >= 0; i -= 8)
236                                 if (((u >> i) & 0x10) ||
237                                     (((u >> i) & 0x20) &&
238                                      (((u >> i) & 7) < 4))) {
239                                         /* BIOS 80-wire bit or
240                                          * UDMA w/ < 60ns/cycle
241                                          */
242                                         vdev->via_80w |= (1 << (1 - (i >> 4)));
243                                 }
244                         break;
245
246                 case ATA_UDMA6:
247                         for (i = 24; i >= 0; i -= 8)
248                                 if (((u >> i) & 0x10) ||
249                                     (((u >> i) & 0x20) &&
250                                      (((u >> i) & 7) < 6))) {
251                                         /* BIOS 80-wire bit or
252                                          * UDMA w/ < 60ns/cycle
253                                          */
254                                         vdev->via_80w |= (1 << (1 - (i >> 4)));
255                                 }
256                         break;
257         }
258 }
259
260 /**
261  *      init_chipset_via82cxxx  -       initialization handler
262  *      @dev: PCI device
263  *      @name: Name of interface
264  *
265  *      The initialization callback. Here we determine the IDE chip type
266  *      and initialize its drive independent registers.
267  */
268
269 static unsigned int __devinit init_chipset_via82cxxx(struct pci_dev *dev, const char *name)
270 {
271         struct ide_host *host = pci_get_drvdata(dev);
272         struct via82cxxx_dev *vdev = host->host_priv;
273         struct pci_dev *isa = NULL;
274         struct via_isa_bridge *via_config;
275         u8 t, v;
276         u32 u;
277
278         /*
279          * Find the ISA bridge to see how good the IDE is.
280          */
281         vdev->via_config = via_config = via_config_find(&isa);
282
283         /* We checked this earlier so if it fails here deeep badness
284            is involved */
285
286         BUG_ON(!via_config->id);
287
288         /*
289          * Detect cable and configure Clk66
290          */
291         pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
292
293         via_cable_detect(vdev, u);
294
295         if (via_config->udma_mask == ATA_UDMA4) {
296                 /* Enable Clk66 */
297                 pci_write_config_dword(dev, VIA_UDMA_TIMING, u|0x80008);
298         } else if (via_config->flags & VIA_BAD_CLK66) {
299                 /* Would cause trouble on 596a and 686 */
300                 pci_write_config_dword(dev, VIA_UDMA_TIMING, u & ~0x80008);
301         }
302
303         /*
304          * Check whether interfaces are enabled.
305          */
306
307         pci_read_config_byte(dev, VIA_IDE_ENABLE, &v);
308
309         /*
310          * Set up FIFO sizes and thresholds.
311          */
312
313         pci_read_config_byte(dev, VIA_FIFO_CONFIG, &t);
314
315         /* Disable PREQ# till DDACK# */
316         if (via_config->flags & VIA_BAD_PREQ) {
317                 /* Would crash on 586b rev 41 */
318                 t &= 0x7f;
319         }
320
321         /* Fix FIFO split between channels */
322         if (via_config->flags & VIA_SET_FIFO) {
323                 t &= (t & 0x9f);
324                 switch (v & 3) {
325                         case 2: t |= 0x00; break;       /* 16 on primary */
326                         case 1: t |= 0x60; break;       /* 16 on secondary */
327                         case 3: t |= 0x20; break;       /* 8 pri 8 sec */
328                 }
329         }
330
331         pci_write_config_byte(dev, VIA_FIFO_CONFIG, t);
332
333         /*
334          * Determine system bus clock.
335          */
336
337         via_clock = (ide_pci_clk ? ide_pci_clk : 33) * 1000;
338
339         switch (via_clock) {
340                 case 33000: via_clock = 33333; break;
341                 case 37000: via_clock = 37500; break;
342                 case 41000: via_clock = 41666; break;
343         }
344
345         if (via_clock < 20000 || via_clock > 50000) {
346                 printk(KERN_WARNING "VP_IDE: User given PCI clock speed "
347                         "impossible (%d), using 33 MHz instead.\n", via_clock);
348                 printk(KERN_WARNING "VP_IDE: Use ide0=ata66 if you want "
349                         "to assume 80-wire cable.\n");
350                 via_clock = 33333;
351         }
352
353         /*
354          * Print the boot message.
355          */
356
357         printk(KERN_INFO "VP_IDE: VIA %s (rev %02x) IDE %sDMA%s "
358                 "controller on pci%s\n",
359                 via_config->name, isa->revision,
360                 via_config->udma_mask ? "U" : "MW",
361                 via_dma[via_config->udma_mask ?
362                         (fls(via_config->udma_mask) - 1) : 0],
363                 pci_name(dev));
364
365         pci_dev_put(isa);
366         return 0;
367 }
368
369 /*
370  *      Cable special cases
371  */
372
373 static const struct dmi_system_id cable_dmi_table[] = {
374         {
375                 .ident = "Acer Ferrari 3400",
376                 .matches = {
377                         DMI_MATCH(DMI_BOARD_VENDOR, "Acer,Inc."),
378                         DMI_MATCH(DMI_BOARD_NAME, "Ferrari 3400"),
379                 },
380         },
381         { }
382 };
383
384 static int via_cable_override(struct pci_dev *pdev)
385 {
386         /* Systems by DMI */
387         if (dmi_check_system(cable_dmi_table))
388                 return 1;
389
390         /* Arima W730-K8/Targa Visionary 811/... */
391         if (pdev->subsystem_vendor == 0x161F &&
392             pdev->subsystem_device == 0x2032)
393                 return 1;
394
395         return 0;
396 }
397
398 static u8 __devinit via82cxxx_cable_detect(ide_hwif_t *hwif)
399 {
400         struct pci_dev *pdev = to_pci_dev(hwif->dev);
401         struct ide_host *host = pci_get_drvdata(pdev);
402         struct via82cxxx_dev *vdev = host->host_priv;
403
404         if (via_cable_override(pdev))
405                 return ATA_CBL_PATA40_SHORT;
406
407         if ((vdev->via_80w >> hwif->channel) & 1)
408                 return ATA_CBL_PATA80;
409         else
410                 return ATA_CBL_PATA40;
411 }
412
413 static const struct ide_port_ops via_port_ops = {
414         .set_pio_mode           = via_set_pio_mode,
415         .set_dma_mode           = via_set_drive,
416         .cable_detect           = via82cxxx_cable_detect,
417 };
418
419 static const struct ide_port_info via82cxxx_chipset __devinitdata = {
420         .name           = "VP_IDE",
421         .init_chipset   = init_chipset_via82cxxx,
422         .enablebits     = { { 0x40, 0x02, 0x02 }, { 0x40, 0x01, 0x01 } },
423         .port_ops       = &via_port_ops,
424         .host_flags     = IDE_HFLAG_PIO_NO_BLACKLIST |
425                           IDE_HFLAG_POST_SET_MODE |
426                           IDE_HFLAG_IO_32BIT,
427         .pio_mask       = ATA_PIO5,
428         .swdma_mask     = ATA_SWDMA2,
429         .mwdma_mask     = ATA_MWDMA2,
430 };
431
432 static int __devinit via_init_one(struct pci_dev *dev, const struct pci_device_id *id)
433 {
434         struct pci_dev *isa = NULL;
435         struct via_isa_bridge *via_config;
436         struct via82cxxx_dev *vdev;
437         int rc;
438         u8 idx = id->driver_data;
439         struct ide_port_info d;
440
441         d = via82cxxx_chipset;
442
443         /*
444          * Find the ISA bridge and check we know what it is.
445          */
446         via_config = via_config_find(&isa);
447         pci_dev_put(isa);
448         if (!via_config->id) {
449                 printk(KERN_WARNING "VP_IDE: Unknown VIA SouthBridge, disabling DMA.\n");
450                 return -ENODEV;
451         }
452
453         if (idx == 0)
454                 d.host_flags |= IDE_HFLAG_NO_AUTODMA;
455         else
456                 d.enablebits[1].reg = d.enablebits[0].reg = 0;
457
458         if ((via_config->flags & VIA_NO_UNMASK) == 0)
459                 d.host_flags |= IDE_HFLAG_UNMASK_IRQS;
460
461 #ifdef CONFIG_PPC_CHRP
462         if (machine_is(chrp) && _chrp_type == _CHRP_Pegasos)
463                 d.host_flags |= IDE_HFLAG_FORCE_LEGACY_IRQS;
464 #endif
465
466         d.udma_mask = via_config->udma_mask;
467
468         vdev = kzalloc(sizeof(*vdev), GFP_KERNEL);
469         if (!vdev) {
470                 printk(KERN_ERR "VP_IDE: out of memory :(\n");
471                 return -ENOMEM;
472         }
473
474         rc = ide_pci_init_one(dev, &d, vdev);
475         if (rc)
476                 kfree(vdev);
477
478         return rc;
479 }
480
481 static const struct pci_device_id via_pci_tbl[] = {
482         { PCI_VDEVICE(VIA, PCI_DEVICE_ID_VIA_82C576_1),  0 },
483         { PCI_VDEVICE(VIA, PCI_DEVICE_ID_VIA_82C586_1),  0 },
484         { PCI_VDEVICE(VIA, PCI_DEVICE_ID_VIA_CX700_IDE), 0 },
485         { PCI_VDEVICE(VIA, PCI_DEVICE_ID_VIA_6410),      1 },
486         { PCI_VDEVICE(VIA, PCI_DEVICE_ID_VIA_SATA_EIDE), 1 },
487         { 0, },
488 };
489 MODULE_DEVICE_TABLE(pci, via_pci_tbl);
490
491 static struct pci_driver driver = {
492         .name           = "VIA_IDE",
493         .id_table       = via_pci_tbl,
494         .probe          = via_init_one,
495 };
496
497 static int __init via_ide_init(void)
498 {
499         return ide_pci_register_driver(&driver);
500 }
501
502 module_init(via_ide_init);
503
504 MODULE_AUTHOR("Vojtech Pavlik, Michel Aubry, Jeff Garzik, Andre Hedrick");
505 MODULE_DESCRIPTION("PCI driver module for VIA IDE");
506 MODULE_LICENSE("GPL");