Merge with /home/shaggy/git/linus-clean/
[linux-2.6] / arch / ppc / platforms / 85xx / mpc8540_ads.c
1 /*
2  * arch/ppc/platforms/85xx/mpc8540_ads.c
3  *
4  * MPC8540ADS board specific routines
5  *
6  * Maintainer: Kumar Gala <kumar.gala@freescale.com>
7  *
8  * Copyright 2004 Freescale Semiconductor Inc.
9  *
10  * This program is free software; you can redistribute  it and/or modify it
11  * under  the terms of  the GNU General  Public License as published by the
12  * Free Software Foundation;  either version 2 of the  License, or (at your
13  * option) any later version.
14  */
15
16 #include <linux/config.h>
17 #include <linux/stddef.h>
18 #include <linux/kernel.h>
19 #include <linux/init.h>
20 #include <linux/errno.h>
21 #include <linux/reboot.h>
22 #include <linux/pci.h>
23 #include <linux/kdev_t.h>
24 #include <linux/major.h>
25 #include <linux/console.h>
26 #include <linux/delay.h>
27 #include <linux/irq.h>
28 #include <linux/seq_file.h>
29 #include <linux/root_dev.h>
30 #include <linux/serial.h>
31 #include <linux/tty.h>  /* for linux/serial_core.h */
32 #include <linux/serial_core.h>
33 #include <linux/initrd.h>
34 #include <linux/module.h>
35 #include <linux/fsl_devices.h>
36
37 #include <asm/system.h>
38 #include <asm/pgtable.h>
39 #include <asm/page.h>
40 #include <asm/atomic.h>
41 #include <asm/time.h>
42 #include <asm/io.h>
43 #include <asm/machdep.h>
44 #include <asm/open_pic.h>
45 #include <asm/bootinfo.h>
46 #include <asm/pci-bridge.h>
47 #include <asm/mpc85xx.h>
48 #include <asm/irq.h>
49 #include <asm/immap_85xx.h>
50 #include <asm/kgdb.h>
51 #include <asm/ppc_sys.h>
52 #include <mm/mmu_decl.h>
53
54 #include <syslib/ppc85xx_setup.h>
55
56 /* ************************************************************************
57  *
58  * Setup the architecture
59  *
60  */
61 static void __init
62 mpc8540ads_setup_arch(void)
63 {
64         bd_t *binfo = (bd_t *) __res;
65         unsigned int freq;
66         struct gianfar_platform_data *pdata;
67
68         /* get the core frequency */
69         freq = binfo->bi_intfreq;
70
71         if (ppc_md.progress)
72                 ppc_md.progress("mpc8540ads_setup_arch()", 0);
73
74         /* Set loops_per_jiffy to a half-way reasonable value,
75            for use until calibrate_delay gets called. */
76         loops_per_jiffy = freq / HZ;
77
78 #ifdef CONFIG_PCI
79         /* setup PCI host bridges */
80         mpc85xx_setup_hose();
81 #endif
82
83 #ifdef CONFIG_SERIAL_8250
84         mpc85xx_early_serial_map();
85 #endif
86
87 #ifdef CONFIG_SERIAL_TEXT_DEBUG
88         /* Invalidate the entry we stole earlier the serial ports
89          * should be properly mapped */
90         invalidate_tlbcam_entry(num_tlbcam_entries - 1);
91 #endif
92
93         /* setup the board related information for the enet controllers */
94         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_TSEC1);
95         if (pdata) {
96                 pdata->board_flags = FSL_GIANFAR_BRD_HAS_PHY_INTR;
97                 pdata->interruptPHY = MPC85xx_IRQ_EXT5;
98                 pdata->phyid = 0;
99                 /* fixup phy address */
100                 pdata->phy_reg_addr += binfo->bi_immr_base;
101                 memcpy(pdata->mac_addr, binfo->bi_enetaddr, 6);
102         }
103
104         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_TSEC2);
105         if (pdata) {
106                 pdata->board_flags = FSL_GIANFAR_BRD_HAS_PHY_INTR;
107                 pdata->interruptPHY = MPC85xx_IRQ_EXT5;
108                 pdata->phyid = 1;
109                 /* fixup phy address */
110                 pdata->phy_reg_addr += binfo->bi_immr_base;
111                 memcpy(pdata->mac_addr, binfo->bi_enet1addr, 6);
112         }
113
114         pdata = (struct gianfar_platform_data *) ppc_sys_get_pdata(MPC85xx_FEC);
115         if (pdata) {
116                 pdata->board_flags = 0;
117                 pdata->interruptPHY = MPC85xx_IRQ_EXT5;
118                 pdata->phyid = 3;
119                 /* fixup phy address */
120                 pdata->phy_reg_addr += binfo->bi_immr_base;
121                 memcpy(pdata->mac_addr, binfo->bi_enet2addr, 6);
122         }
123
124 #ifdef CONFIG_BLK_DEV_INITRD
125         if (initrd_start)
126                 ROOT_DEV = Root_RAM0;
127         else
128 #endif
129 #ifdef  CONFIG_ROOT_NFS
130                 ROOT_DEV = Root_NFS;
131 #else
132                 ROOT_DEV = Root_HDA1;
133 #endif
134 }
135
136 /* ************************************************************************ */
137 void __init
138 platform_init(unsigned long r3, unsigned long r4, unsigned long r5,
139               unsigned long r6, unsigned long r7)
140 {
141         /* parse_bootinfo must always be called first */
142         parse_bootinfo(find_bootinfo());
143
144         /*
145          * If we were passed in a board information, copy it into the
146          * residual data area.
147          */
148         if (r3) {
149                 memcpy((void *) __res, (void *) (r3 + KERNELBASE),
150                        sizeof (bd_t));
151         }
152 #ifdef CONFIG_SERIAL_TEXT_DEBUG
153         {
154                 bd_t *binfo = (bd_t *) __res;
155                 struct uart_port p;
156
157                 /* Use the last TLB entry to map CCSRBAR to allow access to DUART regs */
158                 settlbcam(num_tlbcam_entries - 1, binfo->bi_immr_base,
159                           binfo->bi_immr_base, MPC85xx_CCSRBAR_SIZE, _PAGE_IO, 0);
160
161                 memset(&p, 0, sizeof (p));
162                 p.iotype = SERIAL_IO_MEM;
163                 p.membase = (void *) binfo->bi_immr_base + MPC85xx_UART0_OFFSET;
164                 p.uartclk = binfo->bi_busfreq;
165
166                 gen550_init(0, &p);
167
168                 memset(&p, 0, sizeof (p));
169                 p.iotype = SERIAL_IO_MEM;
170                 p.membase = (void *) binfo->bi_immr_base + MPC85xx_UART1_OFFSET;
171                 p.uartclk = binfo->bi_busfreq;
172
173                 gen550_init(1, &p);
174         }
175 #endif
176
177 #if defined(CONFIG_BLK_DEV_INITRD)
178         /*
179          * If the init RAM disk has been configured in, and there's a valid
180          * starting address for it, set it up.
181          */
182         if (r4) {
183                 initrd_start = r4 + KERNELBASE;
184                 initrd_end = r5 + KERNELBASE;
185         }
186 #endif                          /* CONFIG_BLK_DEV_INITRD */
187
188         /* Copy the kernel command line arguments to a safe place. */
189
190         if (r6) {
191                 *(char *) (r7 + KERNELBASE) = 0;
192                 strcpy(cmd_line, (char *) (r6 + KERNELBASE));
193         }
194
195         identify_ppc_sys_by_id(mfspr(SPRN_SVR));
196
197         /* setup the PowerPC module struct */
198         ppc_md.setup_arch = mpc8540ads_setup_arch;
199         ppc_md.show_cpuinfo = mpc85xx_ads_show_cpuinfo;
200
201         ppc_md.init_IRQ = mpc85xx_ads_init_IRQ;
202         ppc_md.get_irq = openpic_get_irq;
203
204         ppc_md.restart = mpc85xx_restart;
205         ppc_md.power_off = mpc85xx_power_off;
206         ppc_md.halt = mpc85xx_halt;
207
208         ppc_md.find_end_of_memory = mpc85xx_find_end_of_memory;
209
210         ppc_md.time_init = NULL;
211         ppc_md.set_rtc_time = NULL;
212         ppc_md.get_rtc_time = NULL;
213         ppc_md.calibrate_decr = mpc85xx_calibrate_decr;
214
215 #if defined(CONFIG_SERIAL_8250) && defined(CONFIG_SERIAL_TEXT_DEBUG)
216         ppc_md.progress = gen550_progress;
217 #endif  /* CONFIG_SERIAL_8250 && CONFIG_SERIAL_TEXT_DEBUG */
218 #if defined(CONFIG_SERIAL_8250) && defined(CONFIG_KGDB)
219         ppc_md.early_serial_map = mpc85xx_early_serial_map;
220 #endif  /* CONFIG_SERIAL_8250 && CONFIG_KGDB */
221
222         if (ppc_md.progress)
223                 ppc_md.progress("mpc8540ads_init(): exit", 0);
224
225         return;
226 }