Xv: improved behavior with NoAccel by disabling blitter and overlay
[nouveau] / src / nv_hw.c
1 /***************************************************************************\
2 |*                                                                           *|
3 |*       Copyright 1993-2003 NVIDIA, Corporation.  All rights reserved.      *|
4 |*                                                                           *|
5 |*     NOTICE TO USER:   The source code  is copyrighted under  U.S. and     *|
6 |*     international laws.  Users and possessors of this source code are     *|
7 |*     hereby granted a nonexclusive,  royalty-free copyright license to     *|
8 |*     use this code in individual and commercial software.                  *|
9 |*                                                                           *|
10 |*     Any use of this source code must include,  in the user documenta-     *|
11 |*     tion and  internal comments to the code,  notices to the end user     *|
12 |*     as follows:                                                           *|
13 |*                                                                           *|
14 |*       Copyright 1993-2003 NVIDIA, Corporation.  All rights reserved.      *|
15 |*                                                                           *|
16 |*     NVIDIA, CORPORATION MAKES NO REPRESENTATION ABOUT THE SUITABILITY     *|
17 |*     OF  THIS SOURCE  CODE  FOR ANY PURPOSE.  IT IS  PROVIDED  "AS IS"     *|
18 |*     WITHOUT EXPRESS OR IMPLIED WARRANTY OF ANY KIND.  NVIDIA, CORPOR-     *|
19 |*     ATION DISCLAIMS ALL WARRANTIES  WITH REGARD  TO THIS SOURCE CODE,     *|
20 |*     INCLUDING ALL IMPLIED WARRANTIES OF MERCHANTABILITY, NONINFRINGE-     *|
21 |*     MENT,  AND FITNESS  FOR A PARTICULAR PURPOSE.   IN NO EVENT SHALL     *|
22 |*     NVIDIA, CORPORATION  BE LIABLE FOR ANY SPECIAL,  INDIRECT,  INCI-     *|
23 |*     DENTAL, OR CONSEQUENTIAL DAMAGES,  OR ANY DAMAGES  WHATSOEVER RE-     *|
24 |*     SULTING FROM LOSS OF USE,  DATA OR PROFITS,  WHETHER IN AN ACTION     *|
25 |*     OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION,  ARISING OUT OF     *|
26 |*     OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOURCE CODE.     *|
27 |*                                                                           *|
28 |*     U.S. Government  End  Users.   This source code  is a "commercial     *|
29 |*     item,"  as that  term is  defined at  48 C.F.R. 2.101 (OCT 1995),     *|
30 |*     consisting  of "commercial  computer  software"  and  "commercial     *|
31 |*     computer  software  documentation,"  as such  terms  are  used in     *|
32 |*     48 C.F.R. 12.212 (SEPT 1995)  and is provided to the U.S. Govern-     *|
33 |*     ment only as  a commercial end item.   Consistent with  48 C.F.R.     *|
34 |*     12.212 and  48 C.F.R. 227.7202-1 through  227.7202-4 (JUNE 1995),     *|
35 |*     all U.S. Government End Users  acquire the source code  with only     *|
36 |*     those rights set forth herein.                                        *|
37 |*                                                                           *|
38  \***************************************************************************/
39 /* $XFree86: xc/programs/Xserver/hw/xfree86/drivers/nv/nv_hw.c,v 1.21 2006/06/16 00:19:33 mvojkovi Exp $ */
40
41 #include "nv_include.h"
42 #include "nv_local.h"
43 #include "compiler.h"
44
45 uint8_t nvReadVGA(NVPtr pNv, uint8_t index)
46 {
47   volatile const uint8_t *ptr = pNv->cur_head ? pNv->PCIO1 : pNv->PCIO0;
48   VGA_WR08(ptr, 0x03D4, index);
49   return VGA_RD08(ptr, 0x03D5);
50 }
51
52 void nvWriteVGA(NVPtr pNv, uint8_t index, uint8_t data)
53 {
54   volatile const uint8_t *ptr = pNv->cur_head ? pNv->PCIO1 : pNv->PCIO0;
55   VGA_WR08(ptr, 0x03D4, index);
56   VGA_WR08(ptr, 0x03D5, data);
57 }
58
59 CARD32 nvReadRAMDAC(NVPtr pNv, uint8_t head, uint32_t ramdac_reg)
60 {
61   volatile const void *ptr = head ? pNv->PRAMDAC1 : pNv->PRAMDAC0;
62   return MMIO_IN32(ptr, ramdac_reg);
63 }
64
65 void nvWriteRAMDAC(NVPtr pNv, uint8_t head, uint32_t ramdac_reg, CARD32 val)
66 {
67   volatile const void *ptr = head ? pNv->PRAMDAC1 : pNv->PRAMDAC0;
68   MMIO_OUT32(ptr, ramdac_reg, val);
69 }
70
71 CARD32 nvReadCRTC(NVPtr pNv, uint8_t head, uint32_t reg)
72 {
73   volatile const void *ptr = head ? pNv->PCRTC1 : pNv->PCRTC0;
74   return MMIO_IN32(ptr, reg);
75 }
76
77 void nvWriteCRTC(NVPtr pNv, uint8_t head, uint32_t reg, CARD32 val)
78 {
79   volatile const void *ptr = head ? pNv->PCRTC1 : pNv->PCRTC0;
80   MMIO_OUT32(ptr, reg, val);
81 }
82
83 void NVLockUnlock (
84     NVPtr pNv,
85     Bool  Lock
86 )
87 {
88     CARD8 cr11;
89
90     nvWriteVGA(pNv, NV_VGA_CRTCX_LOCK, Lock ? 0x99 : 0x57 );
91
92     cr11 = nvReadVGA(pNv, NV_VGA_CRTCX_VSYNCE);
93     if(Lock) cr11 |= 0x80;
94     else cr11 &= ~0x80;
95     nvWriteVGA(pNv, NV_VGA_CRTCX_VSYNCE, cr11);
96 }
97
98 int NVShowHideCursor (
99     NVPtr pNv,
100     int   ShowHide
101 )
102 {
103     int current = pNv->CurrentState->cursor1;
104
105     pNv->CurrentState->cursor1 = (pNv->CurrentState->cursor1 & 0xFE) |
106                                  (ShowHide & 0x01);
107
108     nvWriteVGA(pNv, NV_VGA_CRTCX_CURCTL1, pNv->CurrentState->cursor1);
109
110     if(pNv->Architecture == NV_ARCH_40) {  /* HW bug */
111        volatile CARD32 curpos = nvReadCurRAMDAC(pNv, NV_RAMDAC_CURSOR_POS);
112        nvWriteCurRAMDAC(pNv, NV_RAMDAC_CURSOR_POS, curpos);
113     }
114
115     return (current & 0x01);
116 }
117
118 /****************************************************************************\
119 *                                                                            *
120 * The video arbitration routines calculate some "magic" numbers.  Fixes      *
121 * the snow seen when accessing the framebuffer without it.                   *
122 * It just works (I hope).                                                    *
123 *                                                                            *
124 \****************************************************************************/
125
126 typedef struct {
127   int graphics_lwm;
128   int video_lwm;
129   int graphics_burst_size;
130   int video_burst_size;
131   int valid;
132 } nv4_fifo_info;
133
134 typedef struct {
135   int pclk_khz;
136   int mclk_khz;
137   int nvclk_khz;
138   char mem_page_miss;
139   char mem_latency;
140   int memory_width;
141   char enable_video;
142   char gr_during_vid;
143   char pix_bpp;
144   char mem_aligned;
145   char enable_mp;
146 } nv4_sim_state;
147
148 typedef struct {
149   int graphics_lwm;
150   int video_lwm;
151   int graphics_burst_size;
152   int video_burst_size;
153   int valid;
154 } nv10_fifo_info;
155
156 typedef struct {
157   int pclk_khz;
158   int mclk_khz;
159   int nvclk_khz;
160   char mem_page_miss;
161   char mem_latency;
162   int memory_type;
163   int memory_width;
164   char enable_video;
165   char gr_during_vid;
166   char pix_bpp;
167   char mem_aligned;
168   char enable_mp;
169 } nv10_sim_state;
170
171
172 static void nvGetClocks(NVPtr pNv, unsigned int *MClk, unsigned int *NVClk)
173 {
174     unsigned int pll, N, M, MB, NB, P;
175
176     if(pNv->Architecture >= NV_ARCH_40) {
177        pll = nvReadMC(pNv, 0x4020);
178        P = (pll >> 16) & 0x07;
179        pll = nvReadMC(pNv, 0x4024);
180        M = pll & 0xFF;
181        N = (pll >> 8) & 0xFF;
182        if(((pNv->Chipset & 0xfff0) == CHIPSET_G71) ||
183           ((pNv->Chipset & 0xfff0) == CHIPSET_G73))
184        {
185           MB = 1;
186           NB = 1;
187        } else {
188           MB = (pll >> 16) & 0xFF;
189           NB = (pll >> 24) & 0xFF;
190        }
191        *MClk = ((N * NB * pNv->CrystalFreqKHz) / (M * MB)) >> P;
192
193        pll = nvReadMC(pNv, 0x4000);
194        P = (pll >> 16) & 0x07;  
195        pll = nvReadMC(pNv, 0x4004);
196        M = pll & 0xFF;
197        N = (pll >> 8) & 0xFF;
198        MB = (pll >> 16) & 0xFF;
199        NB = (pll >> 24) & 0xFF;
200
201        *NVClk = ((N * NB * pNv->CrystalFreqKHz) / (M * MB)) >> P;
202     } else
203     if(pNv->twoStagePLL) {
204        pll = nvReadRAMDAC0(pNv, NV_RAMDAC_MPLL);
205        M = pll & 0xFF;
206        N = (pll >> 8) & 0xFF; 
207        P = (pll >> 16) & 0x0F;
208        pll = nvReadRAMDAC0(pNv, NV_RAMDAC_MPLL_B);
209        if(pll & 0x80000000) {
210            MB = pll & 0xFF; 
211            NB = (pll >> 8) & 0xFF;
212        } else {
213            MB = 1;
214            NB = 1;
215        }
216        *MClk = ((N * NB * pNv->CrystalFreqKHz) / (M * MB)) >> P;
217
218        pll = nvReadRAMDAC0(pNv, NV_RAMDAC_NVPLL);
219        M = pll & 0xFF; 
220        N = (pll >> 8) & 0xFF; 
221        P = (pll >> 16) & 0x0F;
222        pll = nvReadRAMDAC0(pNv, NV_RAMDAC_NVPLL_B);
223        if(pll & 0x80000000) {
224            MB = pll & 0xFF;
225            NB = (pll >> 8) & 0xFF;
226        } else {
227            MB = 1;
228            NB = 1;
229        }
230        *NVClk = ((N * NB * pNv->CrystalFreqKHz) / (M * MB)) >> P;
231     } else 
232     if(((pNv->Chipset & 0x0ff0) == CHIPSET_NV30) ||
233        ((pNv->Chipset & 0x0ff0) == CHIPSET_NV35))
234     {
235        pll = nvReadRAMDAC0(pNv, NV_RAMDAC_MPLL);
236        M = pll & 0x0F; 
237        N = (pll >> 8) & 0xFF;
238        P = (pll >> 16) & 0x07;
239        if(pll & 0x00000080) {
240            MB = (pll >> 4) & 0x07;     
241            NB = (pll >> 19) & 0x1f;
242        } else {
243            MB = 1;
244            NB = 1;
245        }
246        *MClk = ((N * NB * pNv->CrystalFreqKHz) / (M * MB)) >> P;
247
248        pll = nvReadRAMDAC0(pNv, NV_RAMDAC_NVPLL);
249        M = pll & 0x0F;
250        N = (pll >> 8) & 0xFF;
251        P = (pll >> 16) & 0x07;
252        if(pll & 0x00000080) {
253            MB = (pll >> 4) & 0x07;
254            NB = (pll >> 19) & 0x1f;
255        } else {
256            MB = 1;
257            NB = 1;
258        }
259        *NVClk = ((N * NB * pNv->CrystalFreqKHz) / (M * MB)) >> P;
260     } else {
261        pll = nvReadRAMDAC0(pNv, NV_RAMDAC_MPLL);
262        M = pll & 0xFF; 
263        N = (pll >> 8) & 0xFF; 
264        P = (pll >> 16) & 0x0F;
265        *MClk = (N * pNv->CrystalFreqKHz / M) >> P;
266
267        pll = nvReadRAMDAC0(pNv, NV_RAMDAC_NVPLL);
268        M = pll & 0xFF; 
269        N = (pll >> 8) & 0xFF; 
270        P = (pll >> 16) & 0x0F;
271        *NVClk = (N * pNv->CrystalFreqKHz / M) >> P;
272     }
273
274 #if 0
275     ErrorF("NVClock = %i MHz, MEMClock = %i MHz\n", *NVClk/1000, *MClk/1000);
276 #endif
277 }
278
279
280 void nv4CalcArbitration (
281     nv4_fifo_info *fifo,
282     nv4_sim_state *arb
283 )
284 {
285     int data, pagemiss, cas,width, video_enable, bpp;
286     int nvclks, mclks, pclks, vpagemiss, crtpagemiss, vbs;
287     int found, mclk_extra, mclk_loop, cbs, m1, p1;
288     int mclk_freq, pclk_freq, nvclk_freq, mp_enable;
289     int us_m, us_n, us_p, video_drain_rate, crtc_drain_rate;
290     int vpm_us, us_video, vlwm, video_fill_us, cpm_us, us_crt,clwm;
291
292     fifo->valid = 1;
293     pclk_freq = arb->pclk_khz;
294     mclk_freq = arb->mclk_khz;
295     nvclk_freq = arb->nvclk_khz;
296     pagemiss = arb->mem_page_miss;
297     cas = arb->mem_latency;
298     width = arb->memory_width >> 6;
299     video_enable = arb->enable_video;
300     bpp = arb->pix_bpp;
301     mp_enable = arb->enable_mp;
302     clwm = 0;
303     vlwm = 0;
304     cbs = 128;
305     pclks = 2;
306     nvclks = 2;
307     nvclks += 2;
308     nvclks += 1;
309     mclks = 5;
310     mclks += 3;
311     mclks += 1;
312     mclks += cas;
313     mclks += 1;
314     mclks += 1;
315     mclks += 1;
316     mclks += 1;
317     mclk_extra = 3;
318     nvclks += 2;
319     nvclks += 1;
320     nvclks += 1;
321     nvclks += 1;
322     if (mp_enable)
323         mclks+=4;
324     nvclks += 0;
325     pclks += 0;
326     found = 0;
327     vbs = 0;
328     while (found != 1)
329     {
330         fifo->valid = 1;
331         found = 1;
332         mclk_loop = mclks+mclk_extra;
333         us_m = mclk_loop *1000*1000 / mclk_freq;
334         us_n = nvclks*1000*1000 / nvclk_freq;
335         us_p = nvclks*1000*1000 / pclk_freq;
336         if (video_enable)
337         {
338             video_drain_rate = pclk_freq * 2;
339             crtc_drain_rate = pclk_freq * bpp/8;
340             vpagemiss = 2;
341             vpagemiss += 1;
342             crtpagemiss = 2;
343             vpm_us = (vpagemiss * pagemiss)*1000*1000/mclk_freq;
344             if (nvclk_freq * 2 > mclk_freq * width)
345                 video_fill_us = cbs*1000*1000 / 16 / nvclk_freq ;
346             else
347                 video_fill_us = cbs*1000*1000 / (8 * width) / mclk_freq;
348             us_video = vpm_us + us_m + us_n + us_p + video_fill_us;
349             vlwm = us_video * video_drain_rate/(1000*1000);
350             vlwm++;
351             vbs = 128;
352             if (vlwm > 128) vbs = 64;
353             if (vlwm > (256-64)) vbs = 32;
354             if (nvclk_freq * 2 > mclk_freq * width)
355                 video_fill_us = vbs *1000*1000/ 16 / nvclk_freq ;
356             else
357                 video_fill_us = vbs*1000*1000 / (8 * width) / mclk_freq;
358             cpm_us = crtpagemiss  * pagemiss *1000*1000/ mclk_freq;
359             us_crt =
360             us_video
361             +video_fill_us
362             +cpm_us
363             +us_m + us_n +us_p
364             ;
365             clwm = us_crt * crtc_drain_rate/(1000*1000);
366             clwm++;
367         }
368         else
369         {
370             crtc_drain_rate = pclk_freq * bpp/8;
371             crtpagemiss = 2;
372             crtpagemiss += 1;
373             cpm_us = crtpagemiss  * pagemiss *1000*1000/ mclk_freq;
374             us_crt =  cpm_us + us_m + us_n + us_p ;
375             clwm = us_crt * crtc_drain_rate/(1000*1000);
376             clwm++;
377         }
378         m1 = clwm + cbs - 512;
379         p1 = m1 * pclk_freq / mclk_freq;
380         p1 = p1 * bpp / 8;
381         if ((p1 < m1) && (m1 > 0))
382         {
383             fifo->valid = 0;
384             found = 0;
385             if (mclk_extra ==0)   found = 1;
386             mclk_extra--;
387         }
388         else if (video_enable)
389         {
390             if ((clwm > 511) || (vlwm > 255))
391             {
392                 fifo->valid = 0;
393                 found = 0;
394                 if (mclk_extra ==0)   found = 1;
395                 mclk_extra--;
396             }
397         }
398         else
399         {
400             if (clwm > 519)
401             {
402                 fifo->valid = 0;
403                 found = 0;
404                 if (mclk_extra ==0)   found = 1;
405                 mclk_extra--;
406             }
407         }
408         if (clwm < 384) clwm = 384;
409         if (vlwm < 128) vlwm = 128;
410         data = (int)(clwm);
411         fifo->graphics_lwm = data;
412         fifo->graphics_burst_size = 128;
413         data = (int)((vlwm+15));
414         fifo->video_lwm = data;
415         fifo->video_burst_size = vbs;
416     }
417 }
418
419 void nv4UpdateArbitrationSettings (
420     unsigned      VClk, 
421     unsigned      pixelDepth, 
422     unsigned     *burst,
423     unsigned     *lwm,
424     NVPtr        pNv
425 )
426 {
427     nv4_fifo_info fifo_data;
428     nv4_sim_state sim_data;
429     unsigned int MClk, NVClk, cfg1;
430
431     nvGetClocks(pNv, &MClk, &NVClk);
432
433     cfg1 = nvReadFB(pNv, NV_PFB_CFG1);
434     sim_data.pix_bpp        = (char)pixelDepth;
435     sim_data.enable_video   = 0;
436     sim_data.enable_mp      = 0;
437     sim_data.memory_width   = (nvReadEXTDEV(pNv, 0x0000) & 0x10) ? 128 : 64;
438     sim_data.mem_latency    = (char)cfg1 & 0x0F;
439     sim_data.mem_aligned    = 1;
440     sim_data.mem_page_miss  = (char)(((cfg1 >> 4) &0x0F) + ((cfg1 >> 31) & 0x01));
441     sim_data.gr_during_vid  = 0;
442     sim_data.pclk_khz       = VClk;
443     sim_data.mclk_khz       = MClk;
444     sim_data.nvclk_khz      = NVClk;
445     nv4CalcArbitration(&fifo_data, &sim_data);
446     if (fifo_data.valid)
447     {
448         int  b = fifo_data.graphics_burst_size >> 4;
449         *burst = 0;
450         while (b >>= 1) (*burst)++;
451         *lwm   = fifo_data.graphics_lwm >> 3;
452     }
453 }
454
455 void nv10CalcArbitration (
456     nv10_fifo_info *fifo,
457     nv10_sim_state *arb
458 )
459 {
460     int data, pagemiss, width, video_enable, bpp;
461     int nvclks, mclks, pclks, vpagemiss, crtpagemiss;
462     int nvclk_fill;
463     int found, mclk_extra, mclk_loop, cbs, m1;
464     int mclk_freq, pclk_freq, nvclk_freq, mp_enable;
465     int us_m, us_m_min, us_n, us_p, crtc_drain_rate;
466     int vus_m;
467     int vpm_us, us_video, cpm_us, us_crt,clwm;
468     int clwm_rnd_down;
469     int m2us, us_pipe_min, p1clk, p2;
470     int min_mclk_extra;
471     int us_min_mclk_extra;
472
473     fifo->valid = 1;
474     pclk_freq = arb->pclk_khz; /* freq in KHz */
475     mclk_freq = arb->mclk_khz;
476     nvclk_freq = arb->nvclk_khz;
477     pagemiss = arb->mem_page_miss;
478     width = arb->memory_width/64;
479     video_enable = arb->enable_video;
480     bpp = arb->pix_bpp;
481     mp_enable = arb->enable_mp;
482     clwm = 0;
483
484     cbs = 512;
485
486     pclks = 4; /* lwm detect. */
487
488     nvclks = 3; /* lwm -> sync. */
489     nvclks += 2; /* fbi bus cycles (1 req + 1 busy) */
490
491     mclks  = 1;   /* 2 edge sync.  may be very close to edge so just put one. */
492
493     mclks += 1;   /* arb_hp_req */
494     mclks += 5;   /* ap_hp_req   tiling pipeline */
495
496     mclks += 2;    /* tc_req     latency fifo */
497     mclks += 2;    /* fb_cas_n_  memory request to fbio block */
498     mclks += 7;    /* sm_d_rdv   data returned from fbio block */
499
500     /* fb.rd.d.Put_gc   need to accumulate 256 bits for read */
501     if (arb->memory_type == 0)
502       if (arb->memory_width == 64) /* 64 bit bus */
503         mclks += 4;
504       else
505         mclks += 2;
506     else
507       if (arb->memory_width == 64) /* 64 bit bus */
508         mclks += 2;
509       else
510         mclks += 1;
511
512     if ((!video_enable) && (arb->memory_width == 128))
513     {  
514       mclk_extra = (bpp == 32) ? 31 : 42; /* Margin of error */
515       min_mclk_extra = 17;
516     }
517     else
518     {
519       mclk_extra = (bpp == 32) ? 8 : 4; /* Margin of error */
520       /* mclk_extra = 4; */ /* Margin of error */
521       min_mclk_extra = 18;
522     }
523
524     nvclks += 1; /* 2 edge sync.  may be very close to edge so just put one. */
525     nvclks += 1; /* fbi_d_rdv_n */
526     nvclks += 1; /* Fbi_d_rdata */
527     nvclks += 1; /* crtfifo load */
528
529     if(mp_enable)
530       mclks+=4; /* Mp can get in with a burst of 8. */
531     /* Extra clocks determined by heuristics */
532
533     nvclks += 0;
534     pclks += 0;
535     found = 0;
536     while(found != 1) {
537       fifo->valid = 1;
538       found = 1;
539       mclk_loop = mclks+mclk_extra;
540       us_m = mclk_loop *1000*1000 / mclk_freq; /* Mclk latency in us */
541       us_m_min = mclks * 1000*1000 / mclk_freq; /* Minimum Mclk latency in us */
542       us_min_mclk_extra = min_mclk_extra *1000*1000 / mclk_freq;
543       us_n = nvclks*1000*1000 / nvclk_freq;/* nvclk latency in us */
544       us_p = pclks*1000*1000 / pclk_freq;/* nvclk latency in us */
545       us_pipe_min = us_m_min + us_n + us_p;
546
547       vus_m = mclk_loop *1000*1000 / mclk_freq; /* Mclk latency in us */
548
549       if(video_enable) {
550         crtc_drain_rate = pclk_freq * bpp/8; /* MB/s */
551
552         vpagemiss = 1; /* self generating page miss */
553         vpagemiss += 1; /* One higher priority before */
554
555         crtpagemiss = 2; /* self generating page miss */
556         if(mp_enable)
557             crtpagemiss += 1; /* if MA0 conflict */
558
559         vpm_us = (vpagemiss * pagemiss)*1000*1000/mclk_freq;
560
561         us_video = vpm_us + vus_m; /* Video has separate read return path */
562
563         cpm_us = crtpagemiss  * pagemiss *1000*1000/ mclk_freq;
564         us_crt =
565           us_video  /* Wait for video */
566           +cpm_us /* CRT Page miss */
567           +us_m + us_n +us_p /* other latency */
568           ;
569
570         clwm = us_crt * crtc_drain_rate/(1000*1000);
571         clwm++; /* fixed point <= float_point - 1.  Fixes that */
572       } else {
573         crtc_drain_rate = pclk_freq * bpp/8; /* bpp * pclk/8 */
574
575         crtpagemiss = 1; /* self generating page miss */
576         crtpagemiss += 1; /* MA0 page miss */
577         if(mp_enable)
578             crtpagemiss += 1; /* if MA0 conflict */
579         cpm_us = crtpagemiss  * pagemiss *1000*1000/ mclk_freq;
580         us_crt =  cpm_us + us_m + us_n + us_p ;
581         clwm = us_crt * crtc_drain_rate/(1000*1000);
582         clwm++; /* fixed point <= float_point - 1.  Fixes that */
583
584           /* Finally, a heuristic check when width == 64 bits */
585           if(width == 1){
586               nvclk_fill = nvclk_freq * 8;
587               if(crtc_drain_rate * 100 >= nvclk_fill * 102)
588                       clwm = 0xfff; /*Large number to fail */
589
590               else if(crtc_drain_rate * 100  >= nvclk_fill * 98) {
591                   clwm = 1024;
592                   cbs = 512;
593               }
594           }
595       }
596
597
598       /*
599         Overfill check:
600
601         */
602
603       clwm_rnd_down = ((int)clwm/8)*8;
604       if (clwm_rnd_down < clwm)
605           clwm += 8;
606
607       m1 = clwm + cbs -  1024; /* Amount of overfill */
608       m2us = us_pipe_min + us_min_mclk_extra;
609
610       /* pclk cycles to drain */
611       p1clk = m2us * pclk_freq/(1000*1000); 
612       p2 = p1clk * bpp / 8; /* bytes drained. */
613
614       if((p2 < m1) && (m1 > 0)) {
615           fifo->valid = 0;
616           found = 0;
617           if(min_mclk_extra == 0)   {
618             if(cbs <= 32) {
619               found = 1; /* Can't adjust anymore! */
620             } else {
621               cbs = cbs/2;  /* reduce the burst size */
622             }
623           } else {
624             min_mclk_extra--;
625           }
626       } else {
627         if (clwm > 1023){ /* Have some margin */
628           fifo->valid = 0;
629           found = 0;
630           if(min_mclk_extra == 0)   
631               found = 1; /* Can't adjust anymore! */
632           else 
633               min_mclk_extra--;
634         }
635       }
636
637       if(clwm < (1024-cbs+8)) clwm = 1024-cbs+8;
638       data = (int)(clwm);
639       /*  printf("CRT LWM: %f bytes, prog: 0x%x, bs: 256\n", clwm, data ); */
640       fifo->graphics_lwm = data;   fifo->graphics_burst_size = cbs;
641
642       fifo->video_lwm = 1024;  fifo->video_burst_size = 512;
643     }
644 }
645
646 void nv10UpdateArbitrationSettings (
647     unsigned      VClk, 
648     unsigned      pixelDepth, 
649     unsigned     *burst,
650     unsigned     *lwm,
651     NVPtr        pNv
652 )
653 {
654     nv10_fifo_info fifo_data;
655     nv10_sim_state sim_data;
656     unsigned int MClk, NVClk, cfg1;
657
658     nvGetClocks(pNv, &MClk, &NVClk);
659
660     cfg1 = nvReadFB(pNv, NV_PFB_CFG1);
661     sim_data.pix_bpp        = (char)pixelDepth;
662     sim_data.enable_video   = 1;
663     sim_data.enable_mp      = 0;
664     sim_data.memory_type    = (nvReadFB(pNv, NV_PFB_CFG0) & 0x01) ? 1 : 0;
665     sim_data.memory_width   = (nvReadEXTDEV(pNv, 0x0000) & 0x10) ? 128 : 64;
666     sim_data.mem_latency    = (char)cfg1 & 0x0F;
667     sim_data.mem_aligned    = 1;
668     sim_data.mem_page_miss  = (char)(((cfg1>>4) &0x0F) + ((cfg1>>31) & 0x01));
669     sim_data.gr_during_vid  = 0;
670     sim_data.pclk_khz       = VClk;
671     sim_data.mclk_khz       = MClk;
672     sim_data.nvclk_khz      = NVClk;
673     nv10CalcArbitration(&fifo_data, &sim_data);
674     if (fifo_data.valid) {
675         int  b = fifo_data.graphics_burst_size >> 4;
676         *burst = 0;
677         while (b >>= 1) (*burst)++;
678         *lwm   = fifo_data.graphics_lwm >> 3;
679     }
680 }
681
682
683 void nv30UpdateArbitrationSettings (NVPtr pNv,
684                                     unsigned     *burst,
685                                     unsigned     *lwm)   
686 {
687     unsigned int MClk, NVClk;
688     unsigned int fifo_size, burst_size, graphics_lwm;
689
690     fifo_size = 2048;
691     burst_size = 512;
692     graphics_lwm = fifo_size - burst_size;
693
694     nvGetClocks(pNv, &MClk, &NVClk);
695     
696     *burst = 0;
697     burst_size >>= 5;
698     while(burst_size >>= 1) (*burst)++;
699     *lwm = graphics_lwm >> 3;
700 }
701
702 #ifdef XSERVER_LIBPCIACCESS
703
704 struct pci_device GetDeviceByPCITAG(uint32_t bus, uint32_t dev, uint32_t func)
705 {
706         const struct pci_slot_match match[] = { {0, bus, dev, func, 0} };
707         struct pci_device_iterator *iterator = pci_slot_match_iterator_create(&match);
708         /* assume one device to exist */
709         struct pci_device *device = pci_device_next(iterator);
710
711         return *device;
712 }
713
714 #endif /* XSERVER_LIBPCIACCESS */
715
716 void nForceUpdateArbitrationSettings (unsigned VClk,
717                                       unsigned      pixelDepth,
718                                       unsigned     *burst,
719                                       unsigned     *lwm,
720                                       NVPtr        pNv
721 )
722 {
723     nv10_fifo_info fifo_data;
724     nv10_sim_state sim_data;
725     unsigned int M, N, P, pll, MClk, NVClk, memctrl;
726
727 #ifdef XSERVER_LIBPCIACCESS
728         struct pci_device tmp;
729 #endif /* XSERVER_LIBPCIACCESS */
730
731     if((pNv->Chipset & 0x0FF0) == CHIPSET_NFORCE) {
732        unsigned int uMClkPostDiv;
733
734 #ifdef XSERVER_LIBPCIACCESS
735         tmp = GetDeviceByPCITAG(0, 0, 3);
736         PCI_DEV_READ_LONG(&tmp, 0x6C, &uMClkPostDiv);
737         uMClkPostDiv = (uMClkPostDiv >> 8) & 0xf;
738 #else
739         uMClkPostDiv = (pciReadLong(pciTag(0, 0, 3), 0x6C) >> 8) & 0xf;
740 #endif /* XSERVER_LIBPCIACCESS */
741        if(!uMClkPostDiv) uMClkPostDiv = 4; 
742        MClk = 400000 / uMClkPostDiv;
743     } else {
744 #ifdef XSERVER_LIBPCIACCESS
745         tmp = GetDeviceByPCITAG(0, 0, 5);
746         PCI_DEV_READ_LONG(&tmp, 0x4C, &MClk);
747         MClk /= 1000;
748 #else
749         MClk = pciReadLong(pciTag(0, 0, 5), 0x4C) / 1000;
750 #endif /* XSERVER_LIBPCIACCESS */
751     }
752
753     pll = nvReadRAMDAC0(pNv, NV_RAMDAC_NVPLL);
754     M = (pll >> 0)  & 0xFF; N = (pll >> 8)  & 0xFF; P = (pll >> 16) & 0x0F;
755     NVClk  = (N * pNv->CrystalFreqKHz / M) >> P;
756     sim_data.pix_bpp        = (char)pixelDepth;
757     sim_data.enable_video   = 0;
758     sim_data.enable_mp      = 0;
759 #ifdef XSERVER_LIBPCIACCESS
760         tmp = GetDeviceByPCITAG(0, 0, 1);
761         PCI_DEV_READ_LONG(&tmp, 0x7C, &(sim_data.memory_type));
762         sim_data.memory_type = (sim_data.memory_type >> 12) & 1;
763 #else
764         sim_data.memory_type = (pciReadLong(pciTag(0, 0, 1), 0x7C) >> 12) & 1;
765 #endif /* XSERVER_LIBPCIACCESS */
766     sim_data.memory_width   = 64;
767
768 #ifdef XSERVER_LIBPCIACCESS
769         /* This offset is 0, is this even usefull? */
770         tmp = GetDeviceByPCITAG(0, 0, 3);
771         PCI_DEV_READ_LONG(&tmp, 0x00, &memctrl);
772         memctrl >>= 16;
773 #else
774         memctrl = pciReadLong(pciTag(0, 0, 3), 0x00) >> 16;
775 #endif /* XSERVER_LIBPCIACCESS */
776
777     if((memctrl == 0x1A9) || (memctrl == 0x1AB) || (memctrl == 0x1ED)) {
778         int dimm[3];
779 #ifdef XSERVER_LIBPCIACCESS
780         tmp = GetDeviceByPCITAG(0, 0, 2);
781         PCI_DEV_READ_LONG(&tmp, 0x40, &dimm[0]);
782         PCI_DEV_READ_LONG(&tmp, 0x44, &dimm[1]);
783         PCI_DEV_READ_LONG(&tmp, 0x48, &dimm[2]);
784         int i;
785         for (i = 0; i < 3; i++) {
786                 dimm[i] = (dimm[i] >> 8) & 0x4F;
787         }
788 #else
789         dimm[0] = (pciReadLong(pciTag(0, 0, 2), 0x40) >> 8) & 0x4F;
790         dimm[1] = (pciReadLong(pciTag(0, 0, 2), 0x44) >> 8) & 0x4F;
791         dimm[2] = (pciReadLong(pciTag(0, 0, 2), 0x48) >> 8) & 0x4F;
792 #endif
793
794         if((dimm[0] + dimm[1]) != dimm[2]) {
795              ErrorF("WARNING: "
796               "your nForce DIMMs are not arranged in optimal banks!\n");
797         } 
798     }
799
800     sim_data.mem_latency    = 3;
801     sim_data.mem_aligned    = 1;
802     sim_data.mem_page_miss  = 10;
803     sim_data.gr_during_vid  = 0;
804     sim_data.pclk_khz       = VClk;
805     sim_data.mclk_khz       = MClk;
806     sim_data.nvclk_khz      = NVClk;
807     nv10CalcArbitration(&fifo_data, &sim_data);
808     if (fifo_data.valid)
809     {
810         int  b = fifo_data.graphics_burst_size >> 4;
811         *burst = 0;
812         while (b >>= 1) (*burst)++;
813         *lwm   = fifo_data.graphics_lwm >> 3;
814     }
815 }
816
817
818 /****************************************************************************\
819 *                                                                            *
820 *                          RIVA Mode State Routines                          *
821 *                                                                            *
822 \****************************************************************************/
823
824 /*
825  * Calculate the Video Clock parameters for the PLL.
826  */
827 static void CalcVClock (
828     int           clockIn,
829     int          *clockOut,
830     CARD32         *pllOut,
831     NVPtr        pNv
832 )
833 {
834     unsigned lowM, highM;
835     unsigned DeltaNew, DeltaOld;
836     unsigned VClk, Freq;
837     unsigned M, N, P;
838     
839     DeltaOld = 0xFFFFFFFF;
840
841     VClk = (unsigned)clockIn;
842     
843     if (pNv->CrystalFreqKHz == 13500) {
844         lowM  = 7;
845         highM = 13;
846     } else {
847         lowM  = 8;
848         highM = 14;
849     }
850
851     for (P = 0; P <= 4; P++) {
852         Freq = VClk << P;
853         if ((Freq >= 128000) && (Freq <= 350000)) {
854             for (M = lowM; M <= highM; M++) {
855                 N = ((VClk << P) * M) / pNv->CrystalFreqKHz;
856                 if(N <= 255) {
857                     Freq = ((pNv->CrystalFreqKHz * N) / M) >> P;
858                     if (Freq > VClk)
859                         DeltaNew = Freq - VClk;
860                     else
861                         DeltaNew = VClk - Freq;
862                     if (DeltaNew < DeltaOld) {
863                         *pllOut   = (P << 16) | (N << 8) | M;
864                         *clockOut = Freq;
865                         DeltaOld  = DeltaNew;
866                     }
867                 }
868             }
869         }
870     }
871 }
872
873 static void CalcVClock2Stage (
874     int           clockIn,
875     int          *clockOut,
876     CARD32         *pllOut,
877     CARD32         *pllBOut,
878     NVPtr        pNv
879 )
880 {
881     unsigned DeltaNew, DeltaOld;
882     unsigned VClk, Freq;
883     unsigned M, N, P;
884
885     DeltaOld = 0xFFFFFFFF;
886
887     *pllBOut = 0x80000401;  /* fixed at x4 for now */
888
889     VClk = (unsigned)clockIn;
890
891     for (P = 0; P <= 6; P++) {
892         Freq = VClk << P;
893         if ((Freq >= 400000) && (Freq <= 1000000)) {
894             for (M = 1; M <= 13; M++) {
895                 N = ((VClk << P) * M) / (pNv->CrystalFreqKHz << 2);
896                 if((N >= 5) && (N <= 255)) {
897                     Freq = (((pNv->CrystalFreqKHz << 2) * N) / M) >> P;
898                     if (Freq > VClk)
899                         DeltaNew = Freq - VClk;
900                     else
901                         DeltaNew = VClk - Freq;
902                     if (DeltaNew < DeltaOld) {
903                         *pllOut   = (P << 16) | (N << 8) | M;
904                         *clockOut = Freq;
905                         DeltaOld  = DeltaNew;
906                     }
907                 }
908             }
909         }
910     }
911 }
912
913 /*
914  * Calculate extended mode parameters (SVGA) and save in a 
915  * mode state structure.
916  */
917 void NVCalcStateExt (
918     NVPtr pNv,
919     RIVA_HW_STATE *state,
920     int            bpp,
921     int            width,
922     int            hDisplaySize,
923     int            height,
924     int            dotClock,
925     int            flags 
926 )
927 {
928     int pixelDepth, VClk;
929         CARD32 CursorStart;
930
931     /*
932      * Save mode parameters.
933      */
934     state->bpp    = bpp;    /* this is not bitsPerPixel, it's 8,15,16,32 */
935     state->width  = width;
936     state->height = height;
937     /*
938      * Extended RIVA registers.
939      */
940     pixelDepth = (bpp + 1)/8;
941     if(pNv->twoStagePLL)
942         CalcVClock2Stage(dotClock, &VClk, &state->pll, &state->pllB, pNv);
943     else
944         CalcVClock(dotClock, &VClk, &state->pll, pNv);
945
946     switch (pNv->Architecture)
947     {
948         case NV_ARCH_04:
949             nv4UpdateArbitrationSettings(VClk, 
950                                          pixelDepth * 8, 
951                                         &(state->arbitration0),
952                                         &(state->arbitration1),
953                                          pNv);
954             state->cursor0  = 0x00;
955             state->cursor1  = 0xbC;
956             if (flags & V_DBLSCAN)
957                 state->cursor1 |= 2;
958             state->cursor2  = 0x00000000;
959             state->pllsel   = 0x10000700;
960             state->config   = 0x00001114;
961             state->general  = bpp == 16 ? 0x00101100 : 0x00100100;
962             state->repaint1 = hDisplaySize < 1280 ? 0x04 : 0x00;
963             break;
964         case NV_ARCH_10:
965         case NV_ARCH_20:
966         case NV_ARCH_30:
967         default:
968             if(((pNv->Chipset & 0xfff0) == CHIPSET_C51) ||
969                ((pNv->Chipset & 0xfff0) == CHIPSET_C512))
970             {
971                 state->arbitration0 = 128; 
972                 state->arbitration1 = 0x0480; 
973             } else
974             if(((pNv->Chipset & 0xffff) == CHIPSET_NFORCE) ||
975                ((pNv->Chipset & 0xffff) == CHIPSET_NFORCE2))
976             {
977                 nForceUpdateArbitrationSettings(VClk,
978                                           pixelDepth * 8,
979                                          &(state->arbitration0),
980                                          &(state->arbitration1),
981                                           pNv);
982             } else if(pNv->Architecture < NV_ARCH_30) {
983                 nv10UpdateArbitrationSettings(VClk, 
984                                           pixelDepth * 8, 
985                                          &(state->arbitration0),
986                                          &(state->arbitration1),
987                                           pNv);
988             } else {
989                 nv30UpdateArbitrationSettings(pNv,
990                                          &(state->arbitration0),
991                                          &(state->arbitration1));
992             }
993             CursorStart = pNv->Cursor->offset;
994             state->cursor0  = 0x80 | (CursorStart >> 17);
995             state->cursor1  = (CursorStart >> 11) << 2;
996             state->cursor2  = CursorStart >> 24;
997             if (flags & V_DBLSCAN) 
998                 state->cursor1 |= 2;
999             state->pllsel   = 0x10000700;
1000             state->config   = nvReadFB(pNv, NV_PFB_CFG0);
1001             state->general  = bpp == 16 ? 0x00101100 : 0x00100100;
1002             state->repaint1 = hDisplaySize < 1280 ? 0x04 : 0x00;
1003             break;
1004     }
1005
1006     if(bpp != 8) /* DirectColor */
1007         state->general |= 0x00000030;
1008
1009     state->repaint0 = (((width / 8) * pixelDepth) & 0x700) >> 3;
1010     state->pixel    = (pixelDepth > 2) ? 3 : pixelDepth;
1011 }
1012
1013
1014 void NVLoadStateExt (
1015     ScrnInfoPtr pScrn,
1016     RIVA_HW_STATE *state
1017 )
1018 {
1019     NVPtr pNv = NVPTR(pScrn);
1020     CARD32 temp;
1021
1022     if(pNv->Architecture >= NV_ARCH_40) {
1023         switch(pNv->Chipset & 0xfff0) {
1024         case CHIPSET_NV44:
1025         case CHIPSET_NV44A:
1026         case CHIPSET_C51:
1027         case CHIPSET_G70:
1028         case CHIPSET_G71:
1029         case CHIPSET_G72:
1030         case CHIPSET_G73:
1031         case CHIPSET_C512:
1032              temp = nvReadCurRAMDAC(pNv, NV_RAMDAC_TEST_CONTROL);
1033              nvWriteCurRAMDAC(pNv, NV_RAMDAC_TEST_CONTROL, temp | 0x00100000);
1034              break;
1035         default:
1036              break;
1037         };
1038     }
1039
1040     if(pNv->Architecture >= NV_ARCH_10) {
1041         if(pNv->twoHeads) {
1042            nvWriteCRTC(pNv, 0, NV_CRTC_FSEL, state->head);
1043            nvWriteCRTC(pNv, 1, NV_CRTC_FSEL, state->head2);
1044         }
1045         temp = nvReadCurRAMDAC(pNv, NV_RAMDAC_NV10_CURSYNC);
1046         nvWriteCurRAMDAC(pNv, NV_RAMDAC_NV10_CURSYNC, temp | (1 << 25));
1047     
1048         nvWriteVIDEO(pNv, NV_PVIDEO_STOP, 1);
1049         nvWriteVIDEO(pNv, NV_PVIDEO_INTR_EN, 0);
1050         nvWriteVIDEO(pNv, NV_PVIDEO_OFFSET_BUFF(0), 0);
1051         nvWriteVIDEO(pNv, NV_PVIDEO_OFFSET_BUFF(1), 0);
1052         nvWriteVIDEO(pNv, NV_PVIDEO_LIMIT(0), pNv->VRAMPhysicalSize - 1);
1053         nvWriteVIDEO(pNv, NV_PVIDEO_LIMIT(1), pNv->VRAMPhysicalSize - 1);
1054         nvWriteVIDEO(pNv, NV_PVIDEO_UVPLANE_LIMIT(0), pNv->VRAMPhysicalSize - 1);
1055         nvWriteVIDEO(pNv, NV_PVIDEO_UVPLANE_LIMIT(1), pNv->VRAMPhysicalSize - 1);
1056         nvWriteMC(pNv, 0x1588, 0);
1057
1058         nvWriteCurCRTC(pNv, NV_CRTC_CURSOR_CONFIG, state->cursorConfig);
1059         nvWriteCurCRTC(pNv, NV_CRTC_0830, state->displayV - 3);
1060         nvWriteCurCRTC(pNv, NV_CRTC_0834, state->displayV - 1);
1061     
1062         if(pNv->FlatPanel) {
1063            if((pNv->Chipset & 0x0ff0) == CHIPSET_NV11) {
1064                nvWriteCurRAMDAC(pNv, NV_RAMDAC_DITHER_NV11, state->dither);
1065            } else 
1066            if(pNv->twoHeads) {
1067                nvWriteCurRAMDAC(pNv, NV_RAMDAC_FP_DITHER, state->dither);
1068            }
1069     
1070            nvWriteVGA(pNv, NV_VGA_CRTCX_FP_HTIMING, state->timingH);
1071            nvWriteVGA(pNv, NV_VGA_CRTCX_FP_VTIMING, state->timingV);
1072            nvWriteVGA(pNv, NV_VGA_CRTCX_BUFFER, 0xfa);
1073         }
1074
1075         nvWriteVGA(pNv, NV_VGA_CRTCX_EXTRA, state->extra);
1076     }
1077
1078     nvWriteVGA(pNv, NV_VGA_CRTCX_REPAINT0, state->repaint0);
1079     nvWriteVGA(pNv, NV_VGA_CRTCX_REPAINT1, state->repaint1);
1080     nvWriteVGA(pNv, NV_VGA_CRTCX_LSR, state->screen);
1081     nvWriteVGA(pNv, NV_VGA_CRTCX_PIXEL, state->pixel);
1082     nvWriteVGA(pNv, NV_VGA_CRTCX_HEB, state->horiz);
1083     nvWriteVGA(pNv, NV_VGA_CRTCX_FIFO1, state->fifo);
1084     nvWriteVGA(pNv, NV_VGA_CRTCX_FIFO0, state->arbitration0);
1085     nvWriteVGA(pNv, NV_VGA_CRTCX_FIFO_LWM, state->arbitration1);
1086     if(pNv->Architecture >= NV_ARCH_30) {
1087       nvWriteVGA(pNv, NV_VGA_CRTCX_FIFO_LWM_NV30, state->arbitration1 >> 8);
1088     }
1089
1090     nvWriteVGA(pNv, NV_VGA_CRTCX_CURCTL0, state->cursor0);
1091     nvWriteVGA(pNv, NV_VGA_CRTCX_CURCTL1, state->cursor1);
1092     if(pNv->Architecture == NV_ARCH_40) {  /* HW bug */
1093        volatile CARD32 curpos = nvReadCurRAMDAC(pNv, NV_RAMDAC_CURSOR_POS);
1094        nvWriteCurRAMDAC(pNv, NV_RAMDAC_CURSOR_POS, curpos);
1095     }
1096     nvWriteVGA(pNv, NV_VGA_CRTCX_CURCTL2, state->cursor2);
1097     nvWriteVGA(pNv, NV_VGA_CRTCX_INTERLACE, state->interlace);
1098
1099     if(!pNv->FlatPanel) {
1100        nvWriteRAMDAC0(pNv, NV_RAMDAC_PLL_SELECT, state->pllsel);
1101        nvWriteRAMDAC0(pNv, NV_RAMDAC_VPLL, state->vpll);
1102        if(pNv->twoHeads)
1103           nvWriteRAMDAC0(pNv, NV_RAMDAC_VPLL2, state->vpll2);
1104        if(pNv->twoStagePLL) {
1105           nvWriteRAMDAC0(pNv, NV_RAMDAC_VPLL_B, state->vpllB);
1106           nvWriteRAMDAC0(pNv, NV_RAMDAC_VPLL2_B, state->vpll2B);
1107        }
1108     } else {
1109        nvWriteCurRAMDAC(pNv, NV_RAMDAC_FP_CONTROL, state->scale);
1110        nvWriteCurRAMDAC(pNv, NV_RAMDAC_FP_HCRTC, state->crtcSync);
1111     }
1112     nvWriteCurRAMDAC(pNv, NV_RAMDAC_GENERAL_CONTROL, state->general);
1113
1114     nvWriteCurCRTC(pNv, NV_CRTC_INTR_EN_0, 0);
1115     nvWriteCurCRTC(pNv, NV_CRTC_INTR_0, NV_CRTC_INTR_VBLANK);
1116
1117     pNv->CurrentState = state;
1118 }
1119
1120 void NVUnloadStateExt
1121 (
1122     NVPtr pNv,
1123     RIVA_HW_STATE *state
1124 )
1125 {
1126     state->repaint0     = nvReadVGA(pNv, NV_VGA_CRTCX_REPAINT0);
1127     state->repaint1     = nvReadVGA(pNv, NV_VGA_CRTCX_REPAINT1);
1128     state->screen       = nvReadVGA(pNv, NV_VGA_CRTCX_LSR);
1129     state->pixel        = nvReadVGA(pNv, NV_VGA_CRTCX_PIXEL);
1130     state->horiz        = nvReadVGA(pNv, NV_VGA_CRTCX_HEB);
1131     state->fifo         = nvReadVGA(pNv, NV_VGA_CRTCX_FIFO1);
1132     state->arbitration0 = nvReadVGA(pNv, NV_VGA_CRTCX_FIFO0);
1133     state->arbitration1 = nvReadVGA(pNv, NV_VGA_CRTCX_FIFO_LWM);
1134     if(pNv->Architecture >= NV_ARCH_30) {
1135        state->arbitration1 |= (nvReadVGA(pNv, NV_VGA_CRTCX_FIFO_LWM_NV30) & 1) << 8;
1136     }
1137     state->cursor0      = nvReadVGA(pNv, NV_VGA_CRTCX_CURCTL0);
1138     state->cursor1      = nvReadVGA(pNv, NV_VGA_CRTCX_CURCTL1);
1139     state->cursor2      = nvReadVGA(pNv, NV_VGA_CRTCX_CURCTL2);
1140     state->interlace    = nvReadVGA(pNv, NV_VGA_CRTCX_INTERLACE);
1141
1142     state->vpll         = nvReadRAMDAC0(pNv, NV_RAMDAC_VPLL);
1143     if(pNv->twoHeads)
1144        state->vpll2     = nvReadRAMDAC0(pNv, NV_RAMDAC_VPLL2);
1145     if(pNv->twoStagePLL) {
1146         state->vpllB    = nvReadRAMDAC0(pNv, NV_RAMDAC_VPLL_B);
1147         state->vpll2B   = nvReadRAMDAC0(pNv, NV_RAMDAC_VPLL2_B);
1148     }
1149     state->pllsel       = nvReadRAMDAC0(pNv, NV_RAMDAC_PLL_SELECT);
1150     state->general      = nvReadCurRAMDAC(pNv, NV_RAMDAC_GENERAL_CONTROL);
1151     state->scale        = nvReadCurRAMDAC(pNv, NV_RAMDAC_FP_CONTROL);
1152     state->config       = nvReadFB(pNv, NV_PFB_CFG0);
1153
1154     if(pNv->Architecture >= NV_ARCH_10) {
1155         if(pNv->twoHeads) {
1156            state->head     = nvReadCRTC(pNv, 0, NV_CRTC_FSEL);
1157            state->head2    = nvReadCRTC(pNv, 1, NV_CRTC_FSEL);
1158            state->crtcOwner = nvReadVGA(pNv, NV_VGA_CRTCX_OWNER);
1159         }
1160         state->extra = nvReadVGA(pNv, NV_VGA_CRTCX_EXTRA);
1161
1162         state->cursorConfig = nvReadCurCRTC(pNv, NV_CRTC_CURSOR_CONFIG);
1163
1164         if((pNv->Chipset & 0x0ff0) == CHIPSET_NV11) {
1165            state->dither = nvReadCurRAMDAC(pNv, NV_RAMDAC_DITHER_NV11);
1166         } else 
1167         if(pNv->twoHeads) {
1168             state->dither = nvReadCurRAMDAC(pNv, NV_RAMDAC_FP_DITHER);
1169         }
1170
1171         if(pNv->FlatPanel) {
1172            state->timingH = nvReadVGA(pNv, NV_VGA_CRTCX_FP_HTIMING);
1173            state->timingV = nvReadVGA(pNv, NV_VGA_CRTCX_FP_VTIMING);
1174         }
1175     }
1176
1177     if(pNv->FlatPanel) {
1178        state->crtcSync = nvReadCurRAMDAC(pNv, NV_RAMDAC_FP_HCRTC);
1179     }
1180 }
1181
1182 void NVSetStartAddress (
1183     NVPtr   pNv,
1184     CARD32 start
1185 )
1186 {
1187     nvWriteCurCRTC(pNv, NV_CRTC_START, start);
1188 }
1189
1190